Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "processor" wg kryterium: Temat


Tytuł:
Energy characteristic of a processor allocator and a network-on-chip
Autorzy:
Zydek, D.
Selvaraj, H.
Borowik, G.
Łuba, T.
Powiązania:
https://bibliotekanauki.pl/articles/907790.pdf
Data publikacji:
2011
Wydawca:
Uniwersytet Zielonogórski. Oficyna Wydawnicza
Tematy:
wzmacniacz mocy
model energetyczny
przydział procesora
CMP
PA
energy model
processor allocation
Opis:
Energy consumption in a Chip MultiProcessor (CMP) is one of the most important costs. It is related to design aspects such as thermal and power constrains. Besides efficient on-chip processing elements, a well-designed Processor Allocator (PA) and a Network-on-Chip (NoC) are also important factors in the energy budget of novel CMPs. In this paper, the authors propose an energy model for NoCs with 2D-mesh and 2D-torus topologies. All important NoC architectures are described and discussed. Energy estimation is presented for PAs. The estimation is based on synthesis results for PAs targeting FPGA. The PAs are driven by allocation algorithms that are studied as well. The proposed energy model is employed in a simulation environment, where exhaustive experiments are performed. Simulation results show that a PA with an IFF allocation algorithm for mesh systems and a torus-based NoC with express-virtual-channel flow control are very energy efficient. Combination of these two solutions is a clear choice for modern CMPs.
Źródło:
International Journal of Applied Mathematics and Computer Science; 2011, 21, 2; 385-399
1641-876X
2083-8492
Pojawia się w:
International Journal of Applied Mathematics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Evaluation Scheme for NoC-based CMP with Integrated Processor Management System
Autorzy:
Zydek, D.
Selvaray, H.
Koszałka, L.
Poźniak-Koszałka, I.
Powiązania:
https://bibliotekanauki.pl/articles/226964.pdf
Data publikacji:
2010
Wydawca:
Polska Akademia Nauk. Czytelnia Czasopism PAN
Tematy:
chip multiprocessor
evaluation system
PA
processor allocation
multiprocessor system
Network on Chip (NoC)
Opis:
With the opportunities and benefits offered by Chip Multiprocessors (CMPs), there are many challenges that need to be addressed in order to exploit the full potential of CMPs. Such aspects as parallel programs, interconnection design, cache arrangement and on-chip cores allocation become a limiting factor. To ensure validity of approaches and research, we propose an evaluation system for CMPs with Network-on-Chip (NoC) and processor management system integrated on one die. The suggested experimentation system is described in details. The proposed system that is used for tests and results of the experiments are presented and discussed. As decision making criteria, we consider energy efficiency of Processor Allocator (PA) and NoC, as well as NoC traffic characteristic (load balance). In order to improve the system understanding, brief overview on most important NoC and PA architectures is also presented. Analyzed results reveal that CMP with a PA controlled by IFF allocation algorithm for mesh systems and torus-based NoC driven by DORLB routing with express-virtual-channel flow control achieved the best traffic balance and energy characteristic.
Źródło:
International Journal of Electronics and Telecommunications; 2010, 56, 2; 157-167
2300-1933
Pojawia się w:
International Journal of Electronics and Telecommunications
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Dobór edytora na potrzeby budowy ontologicznej bazy wiedzy
Selection of the ontology processor for ontological knowledge base development
Autorzy:
Ziemba, Paweł
Ziemba, Agata
Powiązania:
https://bibliotekanauki.pl/articles/586830.pdf
Data publikacji:
2017
Wydawca:
Uniwersytet Ekonomiczny w Katowicach
Tematy:
Baza wiedzy
Edytor ontologii
Fuzzy TOPSIS
Ontologia
Wielokryterialna analiza decyzyjna
Knowledge base
Multi-criteria decision analysis
Ontology
Ontology processor
Opis:
Sprawne zarządzanie wiedzą pozwala uniknąć ponownego poszukiwania rozwiązań problemów, które już wcześniej zostały rozwiązane. Dlatego też wiedzę należy przechowywać w bazach wiedzy, które obecnie są najczęściej konstruowane w postaci ontologicznej. Istotnymi zagadnieniami, związanymi z budową baz wiedzy, są: dobór języka reprezentacji wiedzy, metodyki budowy bazy oraz wybór narzędzia wspierającego taką budowę, tj. edytora ontologii. Celem artykułu jest dobór edytora ontologii w oparciu o metody wielokryterialnej analizy decyzyjnej. Zastosowanie znalazły tutaj metody: wydzielania dla minimalnej wartości atrybutu oraz Fuzzy TOPSIS. W artykule rozpatrzono 8 współczesnych edytorów ontologii. W efekcie zastosowania dwuiteracyjnej procedury wielokryterialnej wskazano edytor Protege jako ten, który charakteryzuje się optymalnym poziomem poszczególnych cech, niezbędnych w tego rodzaju oprogramowaniu.
Efficient knowledge management allows to avoid of re-seeking solutions to the problems that have already been resolved. Therefore, knowledge should be stored in knowledge bases which are currently often developed in the ontological form. The most important issues, related to the construction of knowledge bases, are: the selection of knowledge representation language, the selection of methodology of the knowledge base construction, and the selection of the ontology processor to support of the development such a structure. The paper presents, based on multi-criteria decision analysis methods, the procedure of the ontology processor selection, based on the characteristics of this type of tools. Selection was conducted with the use of the Conjunctive (Satisficing) and the Fuzzy TOPSIS methods. As a result of the multi-criterial procedure, the processor with optimum level of individual characteristics necessary in this type of software has been indicated.
Źródło:
Studia Ekonomiczne; 2017, 342; 179-195
2083-8611
Pojawia się w:
Studia Ekonomiczne
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
"Nasality" processor application for children examination with impaired hearing system
Autorzy:
Zielińska, J.
Powiązania:
https://bibliotekanauki.pl/articles/333330.pdf
Data publikacji:
2004
Wydawca:
Uniwersytet Śląski. Wydział Informatyki i Nauki o Materiałach. Instytut Informatyki. Zakład Systemów Komputerowych
Tematy:
wada słuchu
badanie głosu
hearing defect
voice examination
nasality processor
Opis:
The paper presents a new method of diagnosis and therapy of nasality process, based on two computer attachments, used for visualisation of speech signals analysis. All kinds of nasality: closed, opened and mixed, were taken under consideration. In this article the Nasality Processor application was presented. Works have been illustrated by examples of statements, voiced by children with significantly or deeply impaired reception of a hearing system. The experimental works were discussed, explaining the nasality processes, carried out on statistically important group of children with hearing defects. Based on this research approach the new method of diagnosis and children voice rehabilitation, with oral problems, has been proposed. It concerns the right nasal resonance category that corrects or removes the nasality diseases.
Źródło:
Journal of Medical Informatics & Technologies; 2004, 8; MM77-82
1642-6037
Pojawia się w:
Journal of Medical Informatics & Technologies
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Reconfigurable General-purpose Processor Idea Overview
Autorzy:
Zarzycki, I
Powiązania:
https://bibliotekanauki.pl/articles/397875.pdf
Data publikacji:
2013
Wydawca:
Politechnika Łódzka. Wydział Mikroelektroniki i Informatyki
Tematy:
procesor rekonfigurowalny
FPGA
bezpośrednio programowalna macierz bramek
rekonfiguracja dynamiczna
processor
dynamic reconfiguration
reconfigurable computing paradigm
Opis:
This paper presents the idea of the reconfigurable general-purpose processor implemented as dynamically reconfigurable FPGA (called “reconfigurable processor” in the rest of this document). Proposed solution is compared with currently available general-purpose processors performing instructions sequentially (called “sequential processors” in the rest of this paper). This document presents the idea of such reconfigurable processor and its operation without going into implementation details and technological limitations. The main novelty of reconfigurable processor lays in lack of typical for other processors sequential execution of instructions. All operations (if only possible) are executed in parallel, in hardware also at subistruction level. Solution proposed in this paper should give speed up and lower power consumption in comparison with other processors currently available. Additionally proposed architecture does not requires neither any modifications in source codes of already existing, portable programs nor any changes in development process. All of the changes can be performed by compiler at the stage of compilation.
Źródło:
International Journal of Microelectronics and Computer Science; 2013, 4, 1; 37-42
2080-8755
2353-9607
Pojawia się w:
International Journal of Microelectronics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Analiza metod pomiarowych ciśnienia w komorze spalania silnika spalinowego w aspekcie zastosowania jako sygnału sterującego w silnikach o zapłonie samoczynnym
Analysis methods of measuring the pressure in the combustion chamber of an internal combustion engine in terms of use as a control signal in diesel engines
Autorzy:
Włostowski, R.
Wróbel, R.
Trzmiel, K.
Dyrcz, K.
Dębowski, L.
Powiązania:
https://bibliotekanauki.pl/articles/132868.pdf
Data publikacji:
2013
Wydawca:
Polskie Towarzystwo Naukowe Silników Spalinowych
Tematy:
pomiar ciśnienia
sterowanie
procesor sygnałowy
DSP
pressure measurement
control system
digital signal processor
Opis:
Artykuł porusza obecne problemy z zakresu sterowania silnikiem spalinowym. W algorytmach sterowników silnika spalinowego nie uwzględnia się w sposób bezpośredni przebiegu ciśnienia procesu spalania. Wykorzystywane obecnie metody pomiarowe opierają się głównie o pomiary ciśnienia z użyciem czujników akcelerometrycznych, bądź pomiarów chwilowych zmian prędkości obrotowej wału korbowego, przy wykorzystaniu czujników prędkości obrotowej. W ten sposób otrzymane wyniki zawierają jedynie informację o poprawności bądź jakości procesu spalania. W artykule przeprowadzono analizę obecnie stosowanych metod odczytu ciśnienia w komorze spalania, przeprowadzając rozważania na temat zastosowania pomiarów pośrednich (np. drgań z użyciem wibrometrii laserowej) w celu otrzymania informacji o przebiegu ciśnień.
The paper discusses current problems in the field of internal combustion engine control. The algorithms of the combustion engine control does not include directly the course of the pressure resulting from the combustion process. Currently used measurement methods are mainly based on pressure measurements using the accelerometric sensor, or the measurement of instantaneous changes in crankshaft rotational velocity, using the velocity sensor. In this way, the results obtained provides only information about the accuracy or the quality of the combustion process. The paper analyses the currently used methods of pressure in the combustion chamber measurement, deliberating on the indirect measurements utilisation (e.g., vibration using laser vibrometry) in order to obtain information about the pressure waveform.
Źródło:
Combustion Engines; 2013, 52, 3; 587-592
2300-9896
2658-1442
Pojawia się w:
Combustion Engines
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Testing schemes for systems based on FPGA processor cores
Testowanie systemów FPGA wykorzystujących rdzenie procesorów
Autorzy:
Węgrzyn, M.
Sosnowski, J.
Powiązania:
https://bibliotekanauki.pl/articles/153733.pdf
Data publikacji:
2014
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
testing processor cores
application driven testing
FPGA
testowanie rdzeni procesorowych
testowanie aplikacyjne
Opis:
Many systems implemented in FPGAs are based on embedded processor cores (the so called soft cores). Testing such systems is a challenging task due to possible faults in functional blocks, configuration memory and relevant circuitry. The paper deals with software-based self-test schemes taking into account an important requirement on test memory and time overheads. Special attention is paid to configuration faults caused by SEUs (single event upsets). The effectiveness of the proposed method has been verified in fault injection experiments.
W systemach wbudowanych realizowanych na bazie struktur FPGA coraz częściej wykorzystuje się skonfigurowane rdzenie procesorów. Testowanie takich systemów jest dość dużym wyzwaniem ze względu na dość szeroką klasę możliwych błędów w blokach funkcjonalnych, pamięci konfiguracyjnej i związanej z nią logiką. W pracy przedstawiono koncepcje testowania programowego rdzeni procesorów (podejście funkcjonalne, strukturalne, pseudo przypadkowe i aplikacyjne). Szczególna uwagę poświęcono błędom pamięci konfiguracji wynikającym z błędów przemijających, których źródłem jest promieniowanie kosmiczne, szczątkowe promieniowanie użytych materiałów w systemie, czy tez zakłócenia elektryczne. Dokładniej omówiono koncepcje testów złożonych z sekwencji instrukcji, w których wyniki są jednocześnie argumentami wejściowymi dla kolejnych sekwencji (tzw. sekwencje bijektywne). Rozpatrzono problem optymalizacji takich testów biorąc pod uwagę narzut pamięci i czasowy testu oraz pokrycie błędów. Efektywność testów została zweryfikowana w eksperymentach z symulacją błędów. Podane przykłady dotyczą rdzenia procesora 8 bitowego PicoBlaze. Przedstawiona metodyka może być rozszerzona na inne procesory.
Źródło:
Pomiary Automatyka Kontrola; 2014, R. 60, nr 7, 7; 483-485
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
In-system programming of non-volatile memories on microprocessor-centric boards
Autorzy:
Tsertov, A
Devadze, S.
Jutman, A.
Jasnetski, A
Powiązania:
https://bibliotekanauki.pl/articles/397873.pdf
Data publikacji:
2014
Wydawca:
Politechnika Łódzka. Wydział Mikroelektroniki i Informatyki
Tematy:
in-system programming
processor-centric board
JTAG
non-volatile memory
programowanie w systemie
pamięć nieulotna
Opis:
With the continuous growth of capacity of non-volatile memories (NVM) in-system programming (ISP) has become the most time-consuming step in post-assembly phase of board manufacturing. This paper presents a method to assess ISP solutions for on-chip and on-board NVMs. The major contribution of the approach is the formal basis for evaluation of the state-of-the-art ISP solutions. The proposed comparison pin-points the time losses, that can be eliminated by the use of multiple page buffers. The technique has proven to achieve exceptionally short programming time, which is close to the operational speed limit of modern NVMs. The method is based on the ubiquitous JTAG access bus which makes it applicable for the most board manufacturing strategies despite a slow nature of JTAG bus.
Źródło:
International Journal of Microelectronics and Computer Science; 2014, 5, 1; 25-34
2080-8755
2353-9607
Pojawia się w:
International Journal of Microelectronics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
On In-System Programming of Non-volatile Memories
Autorzy:
Tsertov, A
Devadze, S.
Jutman, A
Jasnetski, a
Powiązania:
https://bibliotekanauki.pl/articles/397831.pdf
Data publikacji:
2013
Wydawca:
Politechnika Łódzka. Wydział Mikroelektroniki i Informatyki
Tematy:
programowanie w systemie
ISP
JTG
pamięć trwała
in-system programming
processor-centric board
JTAG
non-volatile memory
Opis:
With the continuous growth of capacity of non-volatile memories (NVM) in-system programming (ISP) has become the most time-consuming step in post-assembly phase of board manufacturing. This paper presents a method to assess ISP solutions for on-chip and on-board NVMs. The major contribution of the approach is the formal basis for comparison of state-of-the-art ISP solutions. The effective comparison pin-points the time losses, that can be eliminated by the use of multiple page buffers. The technique has proven to achieve exceptionally short programming time, which is close to the operational speed limit of modern NVMs. The method is based on the ubiquitous JTAG access bus which makes it applicable for the most board manufacturing strategies despite a slow nature of JTAG bus.
Źródło:
International Journal of Microelectronics and Computer Science; 2013, 4, 2; 72-78
2080-8755
2353-9607
Pojawia się w:
International Journal of Microelectronics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Sterowanie kaskadowe poziomem wody w układzie dwóch zbiorników
Cascade control of water level in two tanks system
Autorzy:
Tomera, M.
Kula, K.
Powiązania:
https://bibliotekanauki.pl/articles/268112.pdf
Data publikacji:
2014
Wydawca:
Politechnika Gdańska. Wydział Elektrotechniki i Automatyki
Tematy:
układ regulacji kaskadowej
regulator PID
regulator IMC
mikrokontroler sygnałowy
cascade control system
PID controller
internal model controller
IMC
digital signal processor
Opis:
W pracy przedstawiono układ sterowania poziomem wody w układzie dwóch zbiorników o swobodnym wypływie. Do sterowania poziomem wody w dolnym zbiorniku, zastosowany został kaskadowy układ regulacji. Dla porównania uzyskanej jakości sterowania, dodatkowo przeprowadzone zostały badania w układzie z jedną pętlą sprzężenia zwrotnego z zastosowaniem regulatora PID oraz nieliniowego regulatora z modelem wewnętrznym (NIMC). W celu przetestowania opracowanego oprogramowania w środowisku MATLAB/Simulink przeprowadzone zostały wstępne badania układów sterowania a następnie wykonano próby w układzie rzeczywistym, gdzie przygotowywane algorytmy zostały zaimplementowane w mikrokontrolerze sygnałowym TMS320F28335.
The paper presents a control system of the water level in the system of two tanks with free flow. In order to solve the problem of accurate control of the water level in the lower tank cascade control system was used. In order to evaluate the results of the cascade control, additional tests were carried out in internal model and one loop PID control system . Setting of controllers were determined using the direct synthesis method. Preliminary studies of control systems were conducted in MATLAB/Simulink environment to test prepared software. Final tests were performed in a real time system, where the designed control algorithms were programmed in the digital signal processor TMS320F28335. To compare the control performance of used cascade control system.
Źródło:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej; 2014, 40; 127-132
1425-5766
2353-1290
Pojawia się w:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Sterowanie poziomem wody w kaskadzie dwóch zbiorników przy użyciu mikrokontrolera sygnałowego TMS320F28335
The water level control in a double tank cascade with the aid of the digital signal processor TMS320F28335
Autorzy:
Tomera, M.
Kęska, J.
Kasprowicz, A.
Powiązania:
https://bibliotekanauki.pl/articles/266436.pdf
Data publikacji:
2011
Wydawca:
Politechnika Gdańska. Wydział Elektrotechniki i Automatyki
Tematy:
algorytmy sterowania cyfrowego
mikrokontroler sygnałowy
zestaw uruchomieniowy eZdspTMF2835
digital control algorithms
digital signal processor
starter kit system eZdspTM F28335
Opis:
W pracy przedstawiony został algorytm regulatora stanu zawierający sterowanie całkujące, zaimplementowany w prototypowym stanowisku laboratoryjnym przeznaczonym do nauczania metod syntezy i implementacji algorytmów sterowania cyfrowego. Stanowisko to jest cyfrowym układem sterowania wyposażonym w mikrokontroler sygnałowy TMS320F28335 produkowany przez firmę Texas Instruments, który programowany jest w języku C przy pomocy środowiska Code Composer Studio. Obiektem sterowanym jest układ dwóch zbiorników połączonych kaskadowo, wyposażony w pompę oraz dwa czujniki do pomiaru poziomów wody. W celu przeprowadzenia badań symulacyjnych, opracowany został nieliniowy model matematyczny obiektu rzeczywistego, który następnie na potrzeby syntezy regulatora cyfrowego został zlinearyzowany w punkcie pracy. Dodatkowo, w niniejszej pracy zamieszczone zostały szczegóły techniczne wykorzystanego zestawu uruchomieniowego eZdspTMF28335 zawierającego programowany mikrokontroler sygnałowy.
The paper presents an algorithm of the state controller with integral control which has been implemented in a prototype laboratory station used for teaching the methods of synthesis and implementation of digital control algorithms. This laboratory station is the digital control system equipped with a digital signal processor TMS320F28335, made by Texas Instruments, which is programmed in C language with the aid of the Code Composer Studio environment. The object of control is a system of two tanks arranged in a cascade and equipped with a pump and two sensors for measuring the water levels. For the purpose of simulation tests a nonlinear mathematical model of the real object was worked out, and then linearised at the operating point for the purpose of the synthesis of the control algorithms. The paper includes technical details of the starter kit system eZdspTM F28335 which makes use of the digital signal processor.
Źródło:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej; 2011, 30; 123-132
1425-5766
2353-1290
Pojawia się w:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Zastosowanie regulatorów neuronowego i rozmytego do sterowania poziomem wody w układzie kaskadowym dwóch zbiorników
Use of neural and fuzzy controllers to control water level in two-tank cascade system
Autorzy:
Tomera, M.
Kasprowicz, A.
Powiązania:
https://bibliotekanauki.pl/articles/223272.pdf
Data publikacji:
2012
Wydawca:
Akademia Marynarki Wojennej. Wydział Dowodzenia i Operacji Morskich
Tematy:
sterowanie rozmyte
sterowanie neuronowe
radialne funkcje bazowe
układ kaskadowy dwóch zbiorników
mikrokontroler sygnałowy
fuzzy control
neural control
radial base functions
two-tank cascade system
digital signal processor
Opis:
W artykule przedstawione zostały regulatory zbudowane w oparciu o metody sztucznej inteligencji. Klasyczny regulator PID zastosowany do sterowania poziomem wody w układzie kaskadowym dwóch zbiorników zastąpiony został regulatorami rozmytym i neuronowym. Struktura regulatora rozmytego działającego w oparciu o logikę rozmytą wzorowana była na klasycznym liniowym regulatorze PID. Regulator neuronowy jest równoważnikiem regulatora rozmytego zbudowanym w oparciu o sztuczną sieć neuronową o radialnych funkcjach bazowych (RBF). Wstępne badania układów sterowania z rozważanymi regulatorami wykonane zostały w środowisku obliczeniowym MATLAB/Simulink z użyciem modeli symulacyjnych. Badania docelowe przeprowadzone były w układzie fizycznym, w którym algorytmy sterowania zaprogramowane zostały w mikrokontrolerze sygnałowym TMS320F28335, wykorzystanym do automatycznego sterowania poziomem wody w dolnym zbiorniku. Przy porównaniu uzyskanych wyników pod uwagę wzięty został również klasyczny regulator liniowy PID.
This paper presents controllers built according to the methods of artificial intelligence. The classic PID controller used to control the level of water in a cascade of two tanks was replaced with regulators: fuzzy and neural. The structure of fuzzy controller acting on the fuzzy logic was base on a classical linear PID controller. A neural controller is equivalent to a fuzzy controller based on artificial neural network having radial base functions (RBF). Preliminary testing of control systems with the controllers considered were made in computing simulation MATLAB/Simulink. The final investigations were conducted in the target physical system in which the control algorithms were programmed in the signal processor TMS320F28335, used for automatic control of the water level in the lower tank. In comparing the results obtained the classic linear PID controller was considered.
Źródło:
Zeszyty Naukowe Akademii Marynarki Wojennej; 2012, R. 53 nr 3 (190), 3 (190); 123-138
0860-889X
Pojawia się w:
Zeszyty Naukowe Akademii Marynarki Wojennej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Classical and non-classical processor sharing systems with non-homogeneous customers
Autorzy:
Tikhonenko, O.
Powiązania:
https://bibliotekanauki.pl/articles/121683.pdf
Data publikacji:
2009
Wydawca:
Uniwersytet Humanistyczno-Przyrodniczy im. Jana Długosza w Częstochowie. Wydawnictwo Uczelniane
Tematy:
kolejkowanie
system kolejkowania
egalitarne współdzielenie procesora
transformata Laplace'a
queuing
queuing system
egalitarian processor sharing
Laplace transform
Opis:
We discuss a processor sharing system with non-homogeneous customers. There are resources of two types for their service: 1) resource of the first type is discrete, there are N units (servers) of the resource; 2) resource of the second type (capacity) is not-necessary discrete. The type of a customer is defined by the amount of first type resource units which is used for the customer service. Each customer is also characterized by some random capacity or some amount of the second type resource which is also used for his service. The total capacity of customers present in the system is limited by some value V >0, which is called the memory volume of the system. The customer capacity and length (the work necessary for service) are generally dependent. The joint distribution of these random variables also depends on the customer type. For such systems we determine the stationary distribution of the number of customers of each type present in the system and stationary loss probabilities for each type of customers.
Źródło:
Scientific Issues of Jan Długosz University in Częstochowa. Mathematics; 2009, 14; 133-150
2450-9302
Pojawia się w:
Scientific Issues of Jan Długosz University in Częstochowa. Mathematics
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Processor sharing queueing systems with non-homogeneous customers
Autorzy:
Tikhonenko, O.
Powiązania:
https://bibliotekanauki.pl/articles/121919.pdf
Data publikacji:
2010
Wydawca:
Uniwersytet Humanistyczno-Przyrodniczy im. Jana Długosza w Częstochowie. Wydawnictwo Uczelniane
Tematy:
egalitarian processor sharing
EPS
queueing models
egalitarne współdzielenie procesora
modele kolejkowe
Opis:
We investigate processor sharing queueing systems with non-homogeneous customers having some random space requirements. Such systems have been used to model and solve various practical problems occurring in the design of computer or communicating systems. The above non-homogenity means that each customer (independently of others) has some random space requirement and his length (or amount of work for his service) generally depends on the space requirement. In real systems, a total sum of space requirements of customers presenting in the system is limited by some constant value (memory capacity) V > 0. We estimate loss characteristcs for such a system using queueing models with unlimited memory space.
Źródło:
Scientific Issues of Jan Długosz University in Częstochowa. Mathematics; 2010, 15; 149-162
2450-9302
Pojawia się w:
Scientific Issues of Jan Długosz University in Częstochowa. Mathematics
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Lokalny czy globalny. Kierunki rozwoju systemów płatności elektronicznych w Europie – wnioski dla Polski
Local or Global. Review of Selected Systems for Electronic Payments in Europe – Conclusions for Poland
Autorzy:
Tencza, Adam
Jeruzalski, Tomasz
Powiązania:
https://bibliotekanauki.pl/articles/526351.pdf
Data publikacji:
2015
Wydawca:
Uniwersytet Warszawski. Wydawnictwo Naukowe Wydziału Zarządzania
Tematy:
electronic payments system
payments market
local payment scheme
domestic payments processor
systemy płatności elektronicznych
lokalny schemat płatniczy
międzynarodowe organizacje płatnicze
krajowy procesor płatności
Opis:
Payments have an important impact on the development of countries and economies, enabling an efficient exchange of goods and services. Electronic payments are a relatively new instrument which has evolved in different ways in particular countries of Europe. The following article focuses on presenting and comparing retail electronic payment systems, with special consideration given to card payments in three groups of European countries: countries of Western Europe, countries of Central and Eastern Europe, and the so-called “tigers of Europe”, namely Russia and Turkey. The analyzed groups of countries vary in terms of payments markets, and one of the areas with significant differences is the level of development of local payment schemes and national processors that are fundaments of local payment infrastructure and jointly with the infrastructure of international payment schemes allow for effective development of the payment system.
Płatności mają istotne znaczenie dla rozwoju krajów i gospodarek, umożliwiają bowiem efektywną wymianę dóbr i usług. Płatności elektroniczne są zjawiskiem stosunkowo nowym i rozwinęły się w poszczególnych krajach Europy w inny sposób. Niniejsze opracowanie skupia się na przedstawieniu i porównaniu elektronicznych systemów płatności detalicznych, zwłaszcza kartowych, w trzech grupach krajów europejskich: krajach Europy Zachodniej, krajach Europy Środkowej i Wschodniej, oraz tzw. tygrysach Europy (Rosji i Turcji). Analizowane grupy krajów cechują się różną charakterystyką rynków płatniczych, a jednym z obszarów, gdzie widoczne są wyraźne różnice, jest poziom rozwoju lokalnych schematów płatniczych oraz krajowych procesorów płatności. Pełnią one rolę lokalnej infrastruktury płatniczej, która wraz z infrastrukturą międzynarodowych schematów płatniczych pozwala na efektywny rozwój systemu płatniczego.
Źródło:
Problemy Zarządzania; 2015, 3/2015 (54), t.1; 54-64
1644-9584
Pojawia się w:
Problemy Zarządzania
Dostawca treści:
Biblioteka Nauki
Artykuł

Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies