Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "komparator" wg kryterium: Temat


Tytuł:
Current mode sigma-delta modulator designed with the help of transistor’s size optimization tool
Autorzy:
Śniatała, P.
Naumowicz, M.
Handkiewicz, A.
Szczęsny, S.
Melo, J. L. A.
Paulino, N.
Goes, J.
Powiązania:
https://bibliotekanauki.pl/articles/201254.pdf
Data publikacji:
2015
Wydawca:
Polska Akademia Nauk. Czytelnia Czasopism PAN
Tematy:
sigma-delta
current comparator
CAE
komparator
Opis:
The paper presents a second order current mode sigma-delta modulator designed with the help of a new elaborated tool to optimize the transistor sizes. The circuit is composed of two continuous time loop filters, a current comparator and a one bit DAC with a current output. The resulting circuit, designed in a 65 nm 1.2 V CMOS technology, has a bandwidth of 2 MHz for a clock frequency of 250 MHz. The electrical simulation results show that it achieves a maximum signal-to-noise-plus-distortion ratio (SNDR) of 53.6 dB while dissipating 93 μW, which corresponds to an efficiency of 59.7 fJ/conv. The fully current mode structure makes the circuit suitable to be applied in a current mode signal processing like biosensors or image pixels arrays.
Źródło:
Bulletin of the Polish Academy of Sciences. Technical Sciences; 2015, 63, 4; 919-922
0239-7528
Pojawia się w:
Bulletin of the Polish Academy of Sciences. Technical Sciences
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Comparing the concepts of modern comparators of code levelling rods as exemplified by the horizontal comparator of levelling rods UNIBWM (Munich) and the vertical comparator of "levelling systems" TUG (Graz)
Autorzy:
Jastrzębski, S.
Powiązania:
https://bibliotekanauki.pl/articles/224379.pdf
Data publikacji:
2007
Wydawca:
Politechnika Warszawska. Wydział Geodezji i Kartografii
Tematy:
komparator łat kodowych
komparator pionowy
system niwelacyjny
pomiary geodezyjne
code levelling rods
vertical comparator
levelling system
engineering surveying
Źródło:
Reports on Geodesy; 2007, z. 1/82; 111-116
0867-3179
Pojawia się w:
Reports on Geodesy
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Możliwości wykonywania kalibracji sprzętu geodezyjnego w Geodezyjnym Laboratorium Metrologicznym AGH w Krakowie
Calibration of surveying instruments in the Geodesy Metrology Laboratory of the AGH University of Science and Technology in Krakow
Autorzy:
Frukacz, M.
Szczutko, T.
Powiązania:
https://bibliotekanauki.pl/articles/61020.pdf
Data publikacji:
2012
Wydawca:
Polska Akademia Nauk. Stowarzyszenie Infrastruktura i Ekologia Terenów Wiejskich PAN
Tematy:
sprzet geodezyjny
sprzet pomiarowy
niwelatory
dalmierze
teodolity
kalibracja
wzorcowanie
komparator pionowy
komparator poziomy
baza testowa
Geodezyjne Laboratorium Metrologiczne AGH
Opis:
W Geodezyjnym Laboratorium Metrologicznym WGGiIŚ AGH (GLM AGH) od kilku dekad prowadzone są badania związane ze sprawdzaniem, atestacją i kalibracją sprzętu geodezyjnego. Wykorzystanie interferometru laserowego jako wzorca długości w znaczący sposób zwiększyło zakres prac wykonywanych w GLM AGH. Zbudowany został komparator pionowy umożliwiający kalibracją precyzyjnych łat niwelacyjnych z podziałem klasycznym i kodowym, komparator poziomy pozwalający na kalibracją przymiarów wstęgowych, badanie tachimetrów, dalmierzy i niwelatorów, a także komora do wyznaczania współczynnika liniowej rozszerzalności termicznej łat niwelacyjnych. Możliwości badawcze GLM AGH uzupełniają także stanowiska do klasyfikacji instrumentów geodezyjnych, w tym precyzyjnych niwelatorów cyfrowych i teodolitów elektronicznych oraz do badania stałości osi celowej urządzeń. Do badania dalmierzy, tachimetrów i odbiorników GPS wykorzystywana jest także baza testowa „Wisła” i baza łamana. W pracy scharakteryzowano poszczególne stanowiska pomiarowe i przedstawiono zakres możliwych badań sprzętu geodezyjnego wykonywanych w GLM AGH. Opierając się na wynikach prac badawczych, prowadzonych dla wykonawców geodezyjnych, przytoczono także liczne przykłady potwierdzające konieczność okresowego sprawdzania instrumentów i korzyści, jakie z nich płyną dla dokładności wykonywanych pomiarów geodezyjnych.
In the Geodesy Metrology Laboratory of the AGH University of Science and Technology in Krakow (GLM AGH) are conducted research associated with checking, validation and calibration of surveying equipment. Using a laser interferometer as a standard of length measure significantly increased the range of works performed in GLM AGH. There was built a vertical comparator that allows precise calibration of leveling rods (with classic and barcode graduation), horizontal comparator allowing to calibrate invar or steel tapes, test of total stations, electronic distance measuring instruments and levels, as well as the thermal chamber to determine the coefficient of linear thermal expansion of leveling rods. Research capabilities of GLM AGH complement observation stands to the classification of survey instruments, including precise digital levels, electronic theodolites, and to study stability of collimation’s line of instruments. For testing EDM, total stations and GPS receivers is used calibration baseline “Wisa” and polyline calibration base. The paper characterizes the various measurement stands and shows the range of possible tests of geodetic instruments performed in GLM AGH. Based on the results of research work for the surveying contractors, quotes numerous examples proving the necessity of periodically checking the instruments and the benefits for the accuracy of geodetic measurements.
Źródło:
Infrastruktura i Ekologia Terenów Wiejskich; 2012, 1/III
1732-5587
Pojawia się w:
Infrastruktura i Ekologia Terenów Wiejskich
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Low-delay dispersion comparator for level crossing analog to digital converters
Autorzy:
Abbas, Mohamed
Khalil, Kasem
Powiązania:
https://bibliotekanauki.pl/articles/972987.pdf
Data publikacji:
2018
Wydawca:
Politechnika Łódzka. Wydział Mikroelektroniki i Informatyki
Tematy:
comparator
propagation delay dispersion
level-crossing ADCs
komparator
opóźnienie
Opis:
This paper presents a cost-effective technique for reducing the delay dispersion of the conventional comparator for level-crossing Analog-to -Digital Converters. Only three transistors, representing a variable driving-current block (VDCB), have been added to the conventional comparator circuit. The VDCB attempts to control the charging behavior of the difference amplifier’ output node. The added block incurs small area overhead and low power consumption compared with the previous works. The proposed circuit has been implemented in MOSIS 130nm technology. The simulation results indicate that the overdrive-related propagation delay dispersion of the proposed technique is reduced to 23% of its counterpart in the conventional comparator. The active area of the proposed circuit is 140.2 μm2 and the power consumption is 227μW at 200MHz. For the sake of scalability check, the proposed circuit is also designed and simulated using 45nm technology. The simulation results came in the same direction, which implies the scalability of the proposed circuit.
Źródło:
International Journal of Microelectronics and Computer Science; 2018, 9, 2; 72-78
2080-8755
2353-9607
Pojawia się w:
International Journal of Microelectronics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Odtwarzanie jednostki miary indukcyjności z wykorzystaniem komparatora RLC, przy częstotliwości 1 kHz
Realization of the inductance unit using RLC comparator at 1 kHz
Autorzy:
Jursza, J.
Koszarny, M.
Ziółek, A.
Powiązania:
https://bibliotekanauki.pl/articles/157830.pdf
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
pojemność
komparator RLC
wzorcowanie
indukcyjność
calibration
capacitance
inductance
RLC comparator
Opis:
Laboratorium Wzorców Wielkości Elektrycznych GUM posiada kilka zestawów wzorców odniesienia, z których wybrane elementy są wzorcowane w laboratoriach referencyjnych. Laboratorium doskonali swoje metody pomiarowe poprzez powiązanie ze sobą wielkości elektrycznych i uzyskiwanie jak najdokładniejszych wyników pomiarów. Przy użyciu automatycznego komparatora RLC istnieje możliwość odtworzenia jednostki indukcyjności za pośrednictwem wzorca jednostki pojemności elektrycznej. Dzięki zastosowaniu systemu RLC laboratorium będzie mogło ograniczyć ilość wzorcowań w laboratoriach referencyjnych, a jednocześnie częściowo wyeliminować niepożądany wpływu transportu na wzorce. Stabilność temperatury wzorców jest kluczowym składnikiem niepewności, mającym istotny wpływ na najlepszą możliwość pomiarową, dlatego kolejnym etapem rozwoju laboratorium będzie wyposażenie wzorców w indywidualne termostaty.
The Electrical Quantity Standards Laboratory of the Central Office of Measures has several sets of standards. Some of them are calibrated in reference laboratories. The measurement methods used in the laboratory are improved by making relations between electrical quantities in order to obtain the most accurate measurement results. Due to use of an automatic RLC comparator, it is possible to obtain the relation between inductance and capacitance units. The RLC system in the laboratory will enable limiting the number of calibrations in reference laboratories and, partially, eliminating an undesirable transportation impact on the standards. The standard temperature stability is the main component of the uncertainty which influencing essentially the measurement capabilities, so the next stage of laboratory development will be equipping the standards with individual thermostats. The measurement results of 1482-L-type inductance standards of 100 mH nominal values confirmed that the RLC comparator of type 2100 is a device which allows the optimisation of measurements.
Źródło:
Pomiary Automatyka Kontrola; 2010, R. 56, nr 9, 9; 997-999
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Komparatory hierarchiczne - metody opisu, wyniki syntezy
Hierarchical comparators - description methods, synthesis results
Autorzy:
Salauyou, V.
Gruszewski, M.
Powiązania:
https://bibliotekanauki.pl/articles/153646.pdf
Data publikacji:
2014
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
komparator binarny
język Verilog
komparator o strukturze hierarchicznej
funkcja lpm_compare
struktury CPLD/FPGA
binary comparator
Verilog language
hierarchical comparator
lpm_compare function
CPLD/FPGA structures
Opis:
Praca poświęcona jest problematyce syntezy komparatorów binarnych w strukturach CPLD/FPGA. Opracowano metody opisu komparatorów w postaci piramidalnych struktur hierarchicznych. Do budowy komparatorów wykorzystano język Verilog i edytor graficzny. Badania eksperymentalne wykonano dla komparatorów 64-bitowych w środowisku Quartus II firmy Altera. Przeprowadzone badania wykazały, że istnieją struktury hierarchiczne, które są bardziej efektywne od wbudowanej funkcji lpm_compare pakietu Quartus II. W najlepszym przypadku uzyskano zmniejszenie maksymalnego czasu propagacji o 44%.
The paper deals with the problem of binary comparator synthesis in CPLD/FPGA structures. Comparators were built with the usage of the Verilog language and the Quartus II graphics editor [10]. Section 1 describes the notion of a digital comparator, its basic usage [1-4] and research directions [6-10]. Section 2 presents the general hierarchical structure of the comparator (Fig. 2). Section 3 describes the method of building new hierarchical structures of 64-bit comparators. Section 4 presents the results of experimental research. Comparators were built and tested in the Altera Quartus II environment. In the experimental research, the 64-bit hierarchical comparators were compared with the 64-bit comparator built with the direct usage of the lpm_compare library function of the Quartus II package. The research was conducted on three CPLD families (MAX 3000 A, MAX II and MAX V) and two FPGA families (Cyclone III and Arria II GX). Three parameters were compared: implementation cost, maximum propagation delay and overall power dissipation. The conducted research demonstrates the existence of hierarchical structures which are better than the in-built lpm_compare function. For the MAX 3000 A family, the implemented hierarchical methods of comparator synthesis show the improved results: 32% in the implementation cost, 44% in the maximum propagation delay and 18% in the overall power dissipation. The improved results for Arria II are as follows: 17% in the implementation cost and 26% in the maximum propagation delay.
Źródło:
Pomiary Automatyka Kontrola; 2014, R. 60, nr 7, 7; 498-500
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Geodetic work with geotechnic monitoring on slide areas
Autorzy:
Hanek, P.
Zalesky, J.
Janzurowa, I.
Powiązania:
https://bibliotekanauki.pl/articles/224381.pdf
Data publikacji:
2007
Wydawca:
Politechnika Warszawska. Wydział Geodezji i Kartografii
Tematy:
pomiary GPS
GPS
pomiary geodezyjne
komparator poziomy
komparator pionowy
system niwelacyjny
GPS measurements
geodetic survey
slide areas
horizontal comparator
vertical comparator
levelling system
engineering surveying
Źródło:
Reports on Geodesy; 2007, z. 1/82; 103-110
0867-3179
Pojawia się w:
Reports on Geodesy
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Ocena wpływu impedancji pasożytniczych na dokładność cyfrowego niezrównoważonego komparatora impedancji
Evaluation of influence of stray impedances on digital unbalanced impedance comparator accuracy
Autorzy:
Rybski, R.
Kontorski, K.
Powiązania:
https://bibliotekanauki.pl/articles/151239.pdf
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
komparator impedancji
impedancje pasożytnicze
niepewność komparacji
impedance comparator
stray impedances
comparison uncertainty
Opis:
W pracy przedstawiono cyfrowy niezrównoważony komparator przeznaczony do porównań impedancji o dowolnym charakterze, w którym stosunek odpowiednich składowych impedancji wyznaczany jest na podstawie pomiaru stosunku spadków napięcia na porównywanych elementach impedancyjnych oraz napięcia niezrównoważenia układu. Przedstawiono wyniki analiz wpływu niepewności pomiaru napięcia niezrównoważenia na niepewność porównania impedancji dla porównań C-C i R-C. Podano wyniki badań wpływu impedancji pasożytniczych na błąd pomiaru składowych ortogonalnych napięcia niezrównoważenia oraz wpływ tego błędu na dokładność komparacji w układzie niezrównoważonym.
The paper presents an unbalanced digital comparator designed to compare an impedance of any kind. In the comparator the ratio of impedance components is determined by measuring the ratio of voltage drops across the compared impedance elements and the unbalance voltage of the circuit. Conditions of comparison of elements C-C and R-C (Eqs. (7), (8)) are given. The impedances of these elements are described by equation (6). The complex uncertainty of comparison (Eqs . (9), (10)) was calculated, and influence of the measurement uncertainty of the unbalance voltage orthogonal components on that voltage value was examined. Based on the proposed comparator equivalent circuit (Fig. 4), there was determined equation (13) for calculating the influence of stray impedances on the comparison result. Calculation results of the comparison impedance error C-C (Fig. 5) and R-C (Fig. 7) caused by the influence of stray imped-ances shown in Fig. 4 are presented in Section 4. Influence of the balance detector input resistance on the comparison error, when taking into account values of the input impedance of typical commercial data acquisition cards, was also examined. It was pointed out, that stray impedances cause systematic errors which should be taken in to account when determining the final comparison result. However, the uncertainty of determining these errors should be included in a budget of the comparison uncertainty.
Źródło:
Pomiary Automatyka Kontrola; 2011, R. 57, nr 2, 2; 184-187
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
KOMPARATOR – uniwersalny program do kryminalistycznych badań porównawczych i analizy statystycznej parametrów próbek
Autorzy:
Goc, Mieczysław
Jastrzębski, Piotr
Semków, Dorota
Powiązania:
https://bibliotekanauki.pl/articles/45454586.pdf
Data publikacji:
2023-08-23
Wydawca:
Akademia Policji w Szczytnie
Tematy:
Komparator
badania porównawcze
moduł edycji
moduł geometrii
nakładanie i wycinanie obrazów
statystyka
Opis:
W ostatnich latach zarówno w Polsce, jak i zagranicą w coraz szerszym zakresie są wykorzystywane metody analizy komputerowej w badaniach kryminalistycznych. Artykuł zawiera opis działania oraz funkcjonalności programu komputerowego pn. KOMPARATOR będącego wspólnym projektem Polskiego Towarzystwa Kryminalistycznego i Instytutu Kryminalistyki PTK. Program KOMPARATOR służy do rejestracji i prezentacji w 8 oknach skanów (zdjęć) różnego rodzaju obiektów, np. podpisów, zapisów tekstowych, dokumentów lub ich fragmentów oraz innych śladów kryminalistycznych (mechanoskopijnych, śladów na łuskach i pociskach, traseologicznych, antropologicznych itp.). Program umożliwia dokonywanie wielu operacji przydatnych w kryminalistycznych analizach porównawczo-identyfikacyjnych (m.in. rysowanie odcinków, katów, wieloboków, inwersje, pomiary, nakładanie obrazów i ich dopasowanie). Aplikacja łączy zalety programów graficznych i arkuszy kalkulacyjnych – umożliwia przeprowadzenie bezpośrednio analiz statystycznych. Może służyć także jako pomoc dydaktyczna dla wykładowców i prelegentów różnych specjalności, którzy w swoich wykładach chcą skorzystać z prezentacji na ekranie kilku obrazów równocześnie.
Źródło:
Przegląd Policyjny; 2023, 150(2); 43-68
0867-5708
Pojawia się w:
Przegląd Policyjny
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Wykorzystanie komparatora RLC w pomiarach elementów państwowego wzorca jednostki miary pojemności elektrycznej
Use of RLC comparator for measurements of elements of national standard of capacitance unit
Autorzy:
Ziółek, A.
Koszarny, M.
Powiązania:
https://bibliotekanauki.pl/articles/158121.pdf
Data publikacji:
2012
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
wzorcowanie
pojemność elektryczna
komparator RLC
calibration
capacitance
RLC comparator
replacing
substitution
group method
Opis:
W artykule przedstawiono wykorzystanie komparatora RLC w badaniu elementów państwowego wzorca jednostki miary pojemności elektrycznej i jego wzorców odniesienia. Badania przy pomocy komparatora dokonano trzema metodami: metodą bezpośredniego porównania, podstawienia i przestawienia wzorców miejscami. Otrzymane wyniki pokazują, że zastosowanie komparatora RLC do pomiarów wzorców pojemności pozwala na wyznaczenie ich wartości z niższą niepewnością pomiaru w porównaniu ze stosowanymi dotychczas mostkami transforma-torowymi.
The paper presents the use of a comparator RLC for measurements of elements of the national standard of capacitance unit which consists of four 10 pF capacitors of type 11A. The measurements of the national standard were made using transformer bridges: AH 2500A and GR 1621. To calculate the real values of each capacitor the group method was used. The relative combined standard uncertainty for the group method is equal to 0,5 žF/F. The reference standards for the national standard of capacitance units are: capacitor 100 pF of type 11A, capacitors 10 pF and 100 pF of type 1408 and capacitors 10 pF, 100 pF and 1000 pF of type 1404. The measurements of elements of the national standard of capacitance unit by means of the RLC comparator are made using three methods: direct comparison, substitution and replacing of standards. The results obtained show that the use of the comparator RLC for measuring the standards of capacitance allows determining their value with a lower measurement uncertainty compared with the previously used transformer bridges. The relative combined standard uncertainty of the capacitors 10 pF of type 11A is less than 0,2 ×10-6 and of the reference standards is less than 3 ×10-6 for the measurement methods using the RLC comparator.
Źródło:
Pomiary Automatyka Kontrola; 2012, R. 58, nr 8, 8; 693-696
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Komparator do generacji znaczników czasowych w układach odczytowych dla detektorów paskowych
Discrininator for timestamping in strip detector readout integrated circuits
Autorzy:
Kasiński, K.
Powiązania:
https://bibliotekanauki.pl/articles/408032.pdf
Data publikacji:
2013
Wydawca:
Politechnika Lubelska. Wydawnictwo Politechniki Lubelskiej
Tematy:
komparator
wielokanałowe układy scalone
detektory paskowe
mikroelektronika
discriminator
multichannel integrated circuits
strip detectors
microelectronics
Opis:
Artykuł prezentuje projekt niskomocowego komparatora przygotowanego dla potrzeb nadawania znaczników czasowych w wielokanałowym scalonym układzie odczytowym do detektorów paskowych. Przedstawione zostały: zarys analogowego układu front-end z dwutorowym przetwarzaniem, czynniki ograniczające dokładność wyznaczania znacznika czasowego oraz dokładny projekt 3-stopniowego komparatora zoptymalizowanego dla docelowej aplikacji.
This paper presents the design of a low-power comparator for timestamping purposes in multichannel integrated circuit for silicon strip detectors’ readout. A brief introduction to an analog front-end electronics with two signal paths is presented. Moreover, issues regarding accuracy of timestamp determination and details of 3-stage comparator architecture are included.
Źródło:
Informatyka, Automatyka, Pomiary w Gospodarce i Ochronie Środowiska; 2013, 1; 25-28
2083-0157
2391-6761
Pojawia się w:
Informatyka, Automatyka, Pomiary w Gospodarce i Ochronie Środowiska
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Zastosowanie kriogenicznego komparatora prądowego do przekazywania jednostki miary rezystancji
Cryogenic current comparator in resistance unit transferring process
Autorzy:
Mosiądz, M.
Orzepowski, M.
Powiązania:
https://bibliotekanauki.pl/articles/151384.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
komparator kriogeniczny
rezystor wzorcowy
jednostka rezystancji
cryogenic current comparator
standard resistor
resistance unit
CCC
Opis:
Przedstawiono zastosowanie kriogenicznego komparatora prądowego w procesie przekazywania jednostki miary rezystancji. Omówiono jego zasadę działania oraz możliwości pomiarowe w odniesieniu do innych metod transferu jednostki rezystancji.
Article presents role of cryogenic current comparator in the process of resistance unit transfer. Its working principles and measurement possibilities in the comparison to other resistance unit transfer methods are described.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 9, 9; 19-22
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Wnioski wynikające z eksploatacji komparatorów masy pozyskanych dla terenowej administracji miar
The conclusions from the mass comparators exploitation obtained for Regional Administration of Measures
Autorzy:
Kapela, Katarzyna
Powiązania:
https://bibliotekanauki.pl/articles/88848.pdf
Data publikacji:
2020
Wydawca:
Główny Urząd Miar
Tematy:
komparator masy
terenowa administracja miar
procedury zakupu
mass comparator
regional administration of measures
purchase procedures
Opis:
W niniejszym artykule opisano realizację projektu zakupu komparatorów masy, pozyskanych przez terenową administrację miar w listopadzie 2018 r., na drodze wspólnie przeprowadzonego postępowania oraz opisano pierwsze wnioski z ich użytkowania.
In the present article, the realization of the project for mass comparators purchase, obtained for Regional Administration of Measures, held via joint conducted proceeding in November 2018. The first conclusions of their use have been described.
Źródło:
Metrologia i Probiernictwo : biuletyn Głównego Urzędu Miar; 2020, 1 (24); 24-29
2300-8806
Pojawia się w:
Metrologia i Probiernictwo : biuletyn Głównego Urzędu Miar
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Wykorzystanie komparatora próżniowego do przekazywania jednostki miary masy opartej na nowej definicji kilograma
Dissemination of the SI mass unit from the National Prototype of Kilogram using the vacuum mass comparator after the mass unit redefinition
Autorzy:
Ossowski, Rafał L.
Powiązania:
https://bibliotekanauki.pl/articles/952637.pdf
Data publikacji:
2015
Wydawca:
Główny Urząd Miar
Tematy:
jednostka miary masy
kilogram
redefinicja
komparator próżniowy
unit of measure of mass
redefinition
vacuum comparator
Opis:
W artykule omówiono jedną z metod przekazywania jednostki miary masy z wykorzystaniem komparatora próżniowego, po przeprowadzeniu zaplanowanej na rok 2018 redefinicji kilograma. Zatwierdzenie realizacji pierwotnej w oparciu o projekt Avogadro i projekt wykorzystujący wagę wata (Watt balance), pociągnie za sobą konieczność dopracowania spójnych metod przekazywania jednostki miary masy od państwowych wzorców materialnych do wzorców klas niższych oraz do urządzeń, których zasada działania jest powiązana z wyznaczaniem masy– wag lub maszyn wykorzystujących wzorce masy lub obciążniki. Mając na uwadze wzrost niepewności powiązany z redefinicją, nowe metody powinny charakteryzować się większą dokładnością niż metody stosowane obecnie. Właściwym wydaje się być kierunek obrany przez wiodące NMI’s w Europie, m.in. PTB oraz CMI, czyli wykonywanie pomiarów masy– przekazywania jednostki miary masy w próżni lub w atmosferze gazów innych niż powietrze.
This article discussed one of the method for the mass dissemination from the national mass standard using the high vacuum mass comparator after the redefinition of the mass unit which was scheduled for 2018. The mass unit redefinition based on the Avogadro project and the Watt balance project requires to develop a new coherent methods for mass dissemination from the national prototypes to the usable and commercial reference mass standards. The new methods should guarantee higher accuracy then the methods which are currently applying. The right direction seems to be the one chosen by the leading NMI’s in Europe (like PTB & CMI) consisting in the mass unit dissemination in the vacuum and other gases than air conditions.
Źródło:
Metrologia i Probiernictwo : biuletyn Głównego Urzędu Miar; 2015, 1-2 (8-9); 20-26
2300-8806
Pojawia się w:
Metrologia i Probiernictwo : biuletyn Głównego Urzędu Miar
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Implementacja w strukturach CPLD/FPGA komparatorów hierarchicznych z wykorzystaniem równoległo-szeregowej metody syntezy
Implementation of hierarchical comparators with the use of the parallel-serial synthesis method in CPLD/FPGA structures
Autorzy:
Salauyou, V.
Gruszewski, M.
Powiązania:
https://bibliotekanauki.pl/articles/153738.pdf
Data publikacji:
2014
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
komparator binarny
język Verilog
komparator o strukturze hierarchicznej
równoległo-szeregowa metoda syntezy
funkcja lpm_compare
struktury CPLD/FPGA
binary comparator
Verilog language
hierarchical comparator
parallel-serial synthesis method
lpm_compare function
CPLD/FPGA
structures
Opis:
Praca dotyczy syntezy komparatorów binarnych w strukturach CPLD/FPGA. Do budowy komparatorów wykorzystano struktury hierarchiczne i równoległo-szeregowe metody syntezy. Badania eksperymentalne wykonano dla komparatorów 128-bitowych oraz 256-bitowych w środowisku Quartus II firmy Altera. Wybrane parametry porównano z wynikami uzyskanymi za pomocą funkcji lpm_compare. Dla komparatorów 128-bitowych uzyskano zmniejszenie kosztu realizacji o 13% oraz zmniejszenie ich maksymalnego czasu propagacji do 38%. W przypadku komparatorów 256-bitowych uzyskano zmniejszenie kosztu realizacji o 19% oraz zmniejszenie ich maksymalnego czasu propagacji do 54%.
The paper deals with the problem of a binary comparator synthesis in CPLD/FPGA structures. The comparators were built with the usage of the Verilog language and the Quartus II graphics editor [10]. Section 1 describes the notion of a digital comparator, its basic usage [1-4] and research directions [6-10]. Section 2 presents the general hierarchical structure of the comparator (Fig. 1). Section 3 describes the parallel-serial method of the comparator synthesis [10]. This method was used in the first level comparator synthesis in hierarchical structures of 128-bit and 256-bit comparators. Section 4 presents the results of experimental research. The comparators were built and tested in the Altera Quartus II environment. In the experimental investigations, hierarchical comparators (128-bit and 256-bit) were compared with the comparators (128_lpm and 256_lpm) built with the direct usage of the lpm_compare library function of the Quartus II package. The research was conducted on two CPLD families (MAX II and MAX V) and on four FPGA families (Cyclone III, Arria II GX, Arria V GZ and Stratix III). Two parameters, the implementation cost and the maximum propagation delay, were compared. For 128-bit comparators, the implementation cost was reduced by 13% and the maximum propagation delay was reduced up to 38% (depending on the family of FPGA structures). For 256-bit comparators, the implementation cost was reduced by 19% and the maximum propagation delay was reduced up to 54% (depending on the family of FPGA structures).
Źródło:
Pomiary Automatyka Kontrola; 2014, R. 60, nr 7, 7; 468-470
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł

Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies