Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "SOC" wg kryterium: Temat


Tytuł:
Cost-efficient synthesis of multiprocessor heterogeneous systems
Autorzy:
Deniziak, S.
Powiązania:
https://bibliotekanauki.pl/articles/970364.pdf
Data publikacji:
2004
Wydawca:
Polska Akademia Nauk. Instytut Badań Systemowych PAN
Tematy:
rozproszony system komputerowy
HW/SW co-synthesis
distributed systems
SoC
Opis:
In this paper an algorithm for co-synthesis of distributed embedded systems is presented. The algorithm is based on iterative improvement heuristics, taking into consideration sophisticated modifications and possibilities of further improvements. Starting from the solution with the highest performance, architecture of the system is modified until it achieves the lowest cost. It has been observed that the algorithm presented has the capacity of getting out of the local minima. Experimental results showed high efficiency of the algorithm. Almost all results obtained with the help of the algorithm were significantly better than the results obtained with the help of Yen-Wolf algorithm presented in the literature.
Źródło:
Control and Cybernetics; 2004, 33, 2; 341-355
0324-8569
Pojawia się w:
Control and Cybernetics
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Moskiewski konceptualizm - między awangardą a postmodernizmem
Autorzy:
Pietraś, Elżbieta
Powiązania:
https://bibliotekanauki.pl/articles/444279.pdf
Data publikacji:
2007
Wydawca:
Uniwersytet Warmińsko-Mazurski w Olsztynie
Tematy:
conceptualism
underground
soc art
avant-garde
postmodernism
Opis:
The Moscov Conceptualism was one of the famous phenomena of non-official art. It showed emptiness of soviet paintings, literature, art. The Moscow underground was connected by the same feeling and need to change the soviet language poisoned by demagogy of politicians, by the falsity of official slogans and literature. It entered two influential styles in non-formal culture of the 1970s and 1980s. First of them was concentrated on a visual art and used term "soc-art" connected with series of paintings by Vitaly Komar and Alexander Malamid. It compared material forms of soviet ideology (posters, slogans, graphic art) with the profusion of Western commercial advertising products and pop art. The second circle of artists was concentrated near Ilya Kabakov and included not only painters but also great writers like Dmitry Prigov, Lev Rubinstein and Vladimir Sorokin, who used to deconstruct typical socrealistic literature by showing her absurd. This trend was called Moscow Conceptualism and was in many points connected with traditions of avant-garde art, especially futurism and OBERIU.
Źródło:
Acta Neophilologica; 2007, IX; 131-142
1509-1619
Pojawia się w:
Acta Neophilologica
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Algorytmy i metody dwuprocesorowego sterowania precyzyjnym licznikiem czasu
Algorithms and methods for dual processor control system with precision time counter
Autorzy:
Sondej, T.
Gołaszewski, M.
Powiązania:
https://bibliotekanauki.pl/articles/209588.pdf
Data publikacji:
2008
Wydawca:
Wojskowa Akademia Techniczna im. Jarosława Dąbrowskiego
Tematy:
układy cyfrowe
system wieloprocesorowy
układy SoC
FPGA
precyzyjny licznik czasu
digital systems
multiprocessor system
system-on-chip
precision time counter
Opis:
W artykule przedstawiono projekt oprogramowania systemu wieloprocesorowego, składającego się z dwóch procesorów programowych Nios II firmy Altera i precyzyjnego licznika czasu o rozdzielczości około 80 ps. Pierwszy procesor odpowiedzialny jest za komunikację systemu przez interfejs Ethernet z aplikacją uruchamianą na komputerze PC. Drugi procesor steruje licznikiem czasu oraz zajmuje się obliczeniami statystycznymi w czasie wykonywania próby pomiarowej. W artykule przedstawiono również opis projektu sprzętowego oraz problem komunikacji pomiędzy procesorami w systemie wieloprocesorowym.
This paper presents issues of designing and implementing soft ware for multiprocessor systems. Practical example consists of two soft core processors Nios II from Altera. Developed system is designed for control and data processing of precision timer counter with 80-ps resolution. The first processor runs as a server, providing communication and supervision of the system via the Internet. The second processor controls timer counter and performs statistical computation. Shared memory from FPGA resources is used to interchange data between processors.
Źródło:
Biuletyn Wojskowej Akademii Technicznej; 2008, 57, 4; 309-326
1234-5865
Pojawia się w:
Biuletyn Wojskowej Akademii Technicznej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Generator opisów VHDL bloków operacyjnych działających w arytmetyce ułamkowej
Rational fraction arithmetic unit IP-core generator
Autorzy:
Maslennikow, O.
Ratuszniak, P.
Sergiyenko, A.
Powiązania:
https://bibliotekanauki.pl/articles/156200.pdf
Data publikacji:
2008
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
systemy czasu rzeczywistego SoC
arytmetyka ułamkowa RFA
język opisu sprzętu
VHDL
generator IP Core
układy reprogramowalne FPGA
bloki DSP
system on chip
rational fraction arithmetic
FPGA
DSP
Opis:
W niniejszej pracy przedstawiono generator opisów VHDL potokowych bloków operacyjnych działających w arytmetyce ułamkowej (RFA) i przeznaczonych do implementacji w nowoczesnych układach FPGA, mających wbudowane bloki mnożące i/lub DSP. Badania autorów świadczą o mniejszej złożoności sprzętowej jednostek arytmetycznych RFA, wykonujących operacje dodawania i/lub mnożenia i/lub dzielenia w porównaniu z analogicznymi jednostkami operującymi na liczbach stałoprzecinkowych (przy zachowaniu wymaganej dokładności i wydajności obliczeń). Podstawowymi parametrami generatora są: rodzaj operacji arytmetycznej, szerokość danych wejściowych i wyjściowych oraz liczba stopni w potoku.
In this paper, the IP-core generator is proposed, which produces the VHDL description of the arithmetic units operating in rational fraction arithmetic (RFA). Due to RFA, the hardware complexity of the new arithmetic units, which must perform for example the addition or multiplication or division operations, is much lower in comparison with complexity of the similar fixed-point arithmetic units (with the same precision and performance). The architectures of the target RFA units are pipelined and are adapted to the internal structure of the modern reconfigurable devices (like to Xlinx Virtex 4 or Altera Sratix II devices), and use the built-in 18-bit multipliers or DSP blocks. The main tuned parameters of the proposed soft-generator are the type of arithmetic operation, for example addition, multiplication, division, square rooting, RFA to fixed-point format conversion (see tab. 2), the input and output data width, as well as the number of the pipeline stages in the target arithmetic unit.
Źródło:
Pomiary Automatyka Kontrola; 2008, R. 54, nr 8, 8; 514-516
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Skuteczny generator testów dla przesłuchów w połączeniach
Effective BIST for Crosstalk Faults in Inter-connects
Autorzy:
Rudnicki, T.
Garbolino, T.
Gucwa, K.
Hławiczka, A.
Powiązania:
https://bibliotekanauki.pl/articles/154381.pdf
Data publikacji:
2009
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
rejestr liniowy
generator testów
przesłuchy
samotestowanie
system jednoukładowy
sieć połączeń
test pattern generator
crosstalks
BIST
LFSR
SoC
interconnect net
Opis:
W pracy zasygnalizowano konieczność testowania przesłuchów metodą test-per-clock przy pełnej szybkości zegara w sieciach długich połączeń między modułami w jednoukładowych systemach typu SoC. Do generacji testów zaproponowano rejestr LFSR (ang. Linear Feedback Shift Register) z wielomianem pierwotnym oraz z podwojoną liczbą przerzutników, w którym tylko co drugi przerzutnik jest podłączony do testowanej sieci połączeń. Przeprowadzono eksperymenty symulacyjne sprawdzające skuteczność ich wykorzystania do testowania przesłuchów objawiających się albo chwilowym zakłóceniem (szpilką) albo opóźnieniem zbocza.
The paper is devoted to a test-per-clock method of an at-speed testing of crosstalk faults in long interconnects between cores in a System-on-a-Chip. A LFSR composed of 2n flip-flops and implementing primitive polynomial was used as a Test Pattern Generator (TPG) for an interconnect network comprised of n nets. In our approach every second output of the LFSR is connected to the Interconnect Network Under Test. Simulation-based experiments were carried out to verify effectiveness of vector sequences produced by the proposed TPG in detection of crosstalk faults provoked at victim net by simultaneous occurrence of rising (falling) edges 01(10) at k aggressor lines. Crosstalk faults causing occurrence of a positive (negative) glitch at a victim line having constant value 00(11) as well as ones that lead to delaying an edge with an opposite direction 10(01) at a victim line were taken into consideration. The experimental results show that for n ? {8,12,16,20,24,28,32} and k << n all above-mentioned crosstalk faults can be detected by a test sequence having an acceptable length.
Źródło:
Pomiary Automatyka Kontrola; 2009, R. 55, nr 7, 7; 432-434
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Inteligentny system monitorowania i estymacji ładunku SOC dla baterii litowo-jonowych i litowo-polimerowych
Intelligent system for monitoring and estimation of state of charge for lithium-ion and lithium-ion polymer batteries
Autorzy:
Bigaj, P.
Powiązania:
https://bibliotekanauki.pl/articles/275500.pdf
Data publikacji:
2010
Wydawca:
Sieć Badawcza Łukasiewicz - Przemysłowy Instytut Automatyki i Pomiarów
Tematy:
bateria litowa
ładunek SOC
programowanie
lithium batteries
state of charge
programming
Opis:
Praca podejmuje tematykę szacowania i określania pozostałej ilości ładunku elektrycznego (State-of-Charge) baterii litowych. W ramach pracy opracowano nowatorski sposób wyliczania SOC dla systemów bateryjnych o różnych gęstościach mocy. Temat przedstawiony został w ujęciu teoretycznym i praktycznym - jako metoda gotowa do zaimplementowania w systemie wbudowanym. Algorytm metody został przepisany na język programowania pakietu Matlab i przetestowany na zbiorze baterii w celu wykazania poprawności rozumowania autora.
This work is concerned on a subject of estimating and determining the remaining electrical charge (State-of-Charge) for lithium based batteries. The matter is presented taking into account theoretical and practical background. In a result a innovative, ready-to-use method for battery-supplied embedded systems is introduced. The algorithm was implemented in programming language of Matlab, and then tested on a set of batteries for validation.
Źródło:
Pomiary Automatyka Robotyka; 2010, 14, 2; 386-395
1427-9126
Pojawia się w:
Pomiary Automatyka Robotyka
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Moduł dydaktyczny z układem FPGA emulującym mikroprocesor
Use of FPGA chip for emulation of a didactic module microprocessor
Autorzy:
Chrząszcz, J.
Kompa, K.
Mazur, G.
Powiązania:
https://bibliotekanauki.pl/articles/154777.pdf
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
FPGA
SOC
prototypowanie
systemy mikroprocesorowe
dydaktyka
SoC
prototyping
microprocessor systems
training
Opis:
Tematem artykułu jest studium użycia układu FPGA do emulacji działania mikroprocesora w zastosowaniach dydaktycznych. Zaprezentowano proces powstawania rozwiązania od etapu analizy wymagań, przez architekturę do opisu implementacji, ze wskazaniem istotnych uwarunkowań użytkowych i technologicznych oraz kluczowych decyzji. Wynikiem przedstawionych prac jest moduł użyty po raz pierwszy w zajęciach laboratoryjnych w bieżącym semestrze.
The paper presents a case study of using the FPGA chip for emulating a microprocessor system for didactic purposes. Inside the FPGA chip there are implemented an open source Z80 processor core together with code and data memory blocks connected to the proces-sor bus as well as UART peripheral. The emulated processor bus behaviour is compliant with the original Z80 bus. Therefore, a student is able to connect external devices to the bus (by means of the appropriate connectors, three-state buffers and address decoding circuits). The UART peripheral, which is connected to the external USB/UART converter, is used by the NoICE commercial monitoring application. By means of this application, a student is able, among others, to load own program to the Z80 system, execute the code stepwise or in the free run mode, observe and modify content of the memory connected to the Z80 processor bus. Z80 processor core is shared between the NoICE monitor program and the user's code. The presented hardware platform allows for implementation of other 8-bit microprocessors as well. This way students may learn the modern System On Chip concept (SOC). Moreover, the module can be also used to teach the issues of logic circuit implementation inside the FPGA. The result of presented work is a versatile laboratory module, used since 2010 in the microprocessor systems laboratory at the Warsaw University of Technology.
Źródło:
Pomiary Automatyka Kontrola; 2010, R. 56, nr 7, 7; 796-798
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
System typu SoC do kryptoanalizy szyfrów opartych na krzywych eliptycznych
System-on-Chip solution for cryptanalysis of elliptic curve based ciphers
Autorzy:
Orkiszewski, M.
Wojciechowski, T.
Rawski, M.
Powiązania:
https://bibliotekanauki.pl/articles/154686.pdf
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
kryptoanaliza
obliczenia rozproszone
system-on-chip
SoC
krzywe eliptyczne
rho Pollard
ECC
ECDLP
cryptanalysis
distributed computing
system on chip SoC
elliptic curves
Opis:
W pracy zaprezentowano system typu SoC (System-on-Chip) zrealizowany w układach FPGA wspomagający obliczenia pozwalające na złamanie szyfru opartego na krzywych eliptycznych. Do ataku kryptoanalitycznego wykorzystano algorytm rho Pollarda. System zbudowany jest ze sprzętowych jednostek obliczeniowych HardRho pracujących pod kontrolą procesora NiosII i wykorzystuje interfejs Ethernet do komunikacji zewnętrznej. Omówiona została koncepcja budowy rozproszonego systemu obliczeniowego składającego się z jednostek obliczeniowych będących systemami typu SoC.
Public-key cryptosystems allow secure connections and data exchange through unsafe communication channel without the need of a previous secure key exchange. One of popular cryptosystems used nowadays is Elliptic Curve Cryptosystems (ECC). Cryptanalytic attack on ECC system involves solving the Elliptic Curve Discrete Logarithm Prob-lem (ECDLP). The best known algorithm used to solve ECDLP is Pollard's rho method. So far successful attacks on ECC systems have mostly been based on distributed computer networks. In this paper a hardware cryptanalytic system is presented. The system is implemented in FPGA devices and performs computations of rho Pollard's algorithm. System is based on SoC solution (System-on-Chip) and works under control of a central server in order to form a greater distributed computing system. In the first paragraph of this paper there are presented the aim of work as well as the reasons for choosing FPGA devices and SoC solution. The second paragraph gives the theoretical background [3, 4, 5], explains the basic terms and presents the rho Pollard's algorithm [6, 7]. The third paragraph describes HardRho computation unit HardRho hardware (Fig. 1) and shows differences between the current and recent unit version of unit described in [8, 9]). The fourth paragraph of the paper deals with the SoC solution composed of several HardRho units, NiosII processor and Ethernet communication interface. The system structure (Fig. 2) and internal components [11, 12] are presented. The fifth paragraph is nfocused on the results of implementation and the estimated time of cryptanalysis of an elliptic curve ECC2-89 [1] (Tab. 1). The HardRho unit and [13] are compared (Tab. 2). The obtained results suggest high efficiency of the presented SoC solution. The future investigations and possible optimisation of the system are discussed.
Źródło:
Pomiary Automatyka Kontrola; 2010, R. 56, nr 7, 7; 745-748
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Specjalizowane rekonfigurowalne sterowniki poziomu lokalnego w inteligentnych systemach transportowych ITS
Specialized reconfigurable controllers of local level in ITS
Autorzy:
Kawalec, P.
Powiązania:
https://bibliotekanauki.pl/articles/155097.pdf
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
sterowanie ruchem drogowym
sterowniki obszarowe
FPGA
SoC
control traffic
controllers area
Opis:
W artykule przedstawiono możliwość wykorzystania specjalizowanych sterowników ruchu drogowego, zaimplementowanych w układach FPGA, nie tylko na poziomie lokalnym, lecz również w sterowaniu obszarowym, a więc w zakresie właściwych ITS. Na przykładzie rzeczywistego obszaru sterowania, obejmującego kilka skrzyżowań, zaprezentowano proces specyfikacji, syntezy i implementacji takich sterowników w technice SoC.Dla konkretnego układu FPGA przytoczono raporty z wykorzystania zasobów i uzyskanych parametrów czasowych sterownika obszarowego.
In contrast to industrial process control systems, the achievements of contemporary electronics of the last several years, such as work-ing out hardware description language HDL, and accessibility of programmable logic devices FPGA have not been used in designing control devices of local level of ITS [4] up to the present moment. The paper presents an original methodology for design of new class local controllers of road traffic in railway traffic control implemented in programmable logic devices. The research results obtained at the Faculty of Transport (Warsaw University of Technology) of specialized prototypes of single-system reconfiguration controllers SoC show that the operating speed of such controllers exceeds the speed of currently used microprocessor controllers by hundreds of thousands times, with the improvement of reliability parameters by hundreds of times. It has been shown that the proposed class of specialized controllers can be used not only on the local level, but they can also be used for area controlling, encompassing several crossroads. The process of specification, synthesis and implementation of such a controller in SoC technology has been presented for a sample area of three neighboring crossroads (Figs.1 and 2). The example presented shows that specialized reconfigured road traffic controllers implemented in FPGA (Fig. 3)devices can be used not only on the local level, but also on area controlling level, and so in ITS.
Źródło:
Pomiary Automatyka Kontrola; 2011, R. 57, nr 8, 8; 848-850
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
The role of cognitive schemata in the development of posttraumatic stress disorder: results of cross-sectional and longitudinal studies
Autorzy:
Dudek, Bohdan
Szymczak, Wiesław
Powiązania:
https://bibliotekanauki.pl/articles/2185476.pdf
Data publikacji:
2011-03-01
Wydawca:
Instytut Medycyny Pracy im. prof. dra Jerzego Nofera w Łodzi
Tematy:
cross-sectional study
longitudinal study
SOC
PTSD
firefighters
police officers
Opis:
Objective: There are two theories (by Horowitz and by Foa) which attempt at explaining the process of posttraumatic stress disorder (PTSD) development by information dissonance. The purpose of the present study was to verify these theories via cross-sectional and longitudinal studies. Materials and Methods: The study based on a cross-sectional design was performed on a representative group of Polish firefighters. The study using a longitudinal protocol was conducted among police officers. The level of PTSD was assessed using the Questionnaire for PTSD Measurement (K-PTSD). The sense of coherence (SOC) was measured with the Polish adaptation of the Orientation to Life Questionnaire by A. Antonovsky. Results: In the cross-sectional study, the correlation coefficients between K-PTSD and SOC were –0.35 (p < 0.001) in the group of firefighters and –0.47 (p < 0.001) in that of police officers. In the longitudinal study, the relationship between SOC and PTSD symptoms appeared to be curvilinear and had the U-letter shape. Therefore, we used ANOVA for statistical analysis. Unfortunately, the F(2.31) = 1.900 and p > 0.05 indicated that the tendency we observed was not statistically significant. Conclusions: We would like to propose two possible explanations for the difference in the relationships between SOC and PTSD symptoms obtained in the studies employing the cross-sectional and the longitudinal protocols.
Źródło:
International Journal of Occupational Medicine and Environmental Health; 2011, 24, 1; 29-35
1232-1087
1896-494X
Pojawia się w:
International Journal of Occupational Medicine and Environmental Health
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Układ SoC - FPGA do detekcji twarzy w obrazach cyfrowych
A SoC - FPGA for face detection in digital images
Autorzy:
Wujek, P.
Pełka, R.
Powiązania:
https://bibliotekanauki.pl/articles/155042.pdf
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
detekcja twarzy
FPGA
SoC
face detection
Opis:
W artykule przedstawiono wyniki badań dotyczących sprzętowej implementacji algorytmu detekcji twarzy w obrazach cyfrowych z wykorzystaniem układów programowalnych FPGA (Xilinx). Przeprowadzono symulację algorytmu w środowisku PC - Matlab. Przebadany wstępnie algorytm zaimplementowano w układzie FPGA Virtex-4. Wykonano badania eksperymentalne, w których porównano szybkość działania algorytmu w wersji programowej i sprzętowej oraz określono zajętość zasobów układu FPGA.
In this paper there are presented recent results of the authors' work on implementation of face detection algorithms in digital images based on FPGA technology from Xilinx. There was considered a number of existing face detection methods, described in papers [1-3] to find out which one is the best for implementation in a single FPGA device. Then the authors proposed a modified algorithm for face detection that was tested using PC - MATLAB environment. The results of software simulations were used for appropriate adjusting of some essential parameters, according to the requirements of FPGA implementation (the basic limitation is a total number of FPGA resources). The main results of simulations are shown in Tab. 1. The final version of the algorithm was im-plemented in a Virtex-4 FPGA device and tested using a set of example digital images. An important advantage of the proposed SoC for face detection is its speed (2-4 times higher than that for software implementation, as it is shown in Tab. 2). Furthermore, this speed does not depend on the window size used in image analysis. There was also reported the final utilization of FPGA resources (Tab. 3). The experimental results obtained from laboratory tests of the proposed face detection algorithm implemented in a single FPGA device show that the hardware approach to face detection problem has important advantages: high speed, flexibility and relatively low requirements on the total number of FPGA resources.
Źródło:
Pomiary Automatyka Kontrola; 2011, R. 57, nr 8, 8; 889-891
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Poczucie koherencji w grupie ratowników medycznych w kontekście wybranych zmiennych socjodemografiznych
The sense of coherence in a group of paramedics in the context of selected socio-demographic variables
Autorzy:
Rębak, Dorota
Głuszek, Stanisław
Powiązania:
https://bibliotekanauki.pl/articles/437706.pdf
Data publikacji:
2012
Wydawca:
Uniwersytet Rzeszowski. Wydawnictwo Uniwersytetu Rzeszowskiego
Tematy:
SOC
zmienne socjodemografizne
ratownik medyczny
demographic factors
social characteristics
paramedic
Opis:
Wprowadzenie. Poczucie koherencji (SOC) zdefiiowane zostało jako względnie stała orientacja, wyznaczająca okre- ślony sposób spostrzegania świata, jako przewidywalnego, sterowalnego oraz wartego wysiłku i zaangażowania. Materiał i metodyka. Przebadano 336 ratowników medycznych czynnych zawodowo, pracujących w wyjazdowych zespołach ratownictwa medycznego na terenie Polski. Badania realizowano w Stacjach Pogotowia Ratunkowego i Szpitalnych Oddziałach Ratunkowych. Poczucie koherencji oceniono za pomocą kwestionariusza SOC – 29. cel pracy. Celem pracy było ustalenie czy zmienne socjodemografizne różnicują poczucie koherencji i jej składowe w grupie ratowników medycznych. Wyniki. Ogólne poczucie koherencji nie różnicowało kobiet i mężczyzn w grupie ratowników medycznych. Istotna róż- nica zaznaczyła się w podskali zrozumiałości, przy p = 0,020. Z analizy pozostałych danych demografiznych przy użyciu r Spearmana, przy p < 0,05, wynika, że wiek i staż pracy ankietowanych w sposób istotny statystycznie różnicował zrozumiałość. Średni poziom poczucia koherencji dla ratowników medycznych z wykształceniem policealnym wynosił 141,64, przy N = 259 i był nieco niższy w stosunku do grupy z wykształceniem licencjackim, gdzie uzyskano 144,17, przy N = 77. Wnioski. Poczucie koherencji okazało się być stałą zmienną osobowościową u ratowników medycznych. Mniej stabilne było poczucie zrozumiałości.
Introduction. The sense of coherence (SOC) has been defied as relatively constant orientation determining a specifi way of perceiving the world as something predictable, controllable, worth effrt and commitment. Material and methodology. 336 paramedics who lead active working lives have been examined. They all work in paramedical teams reaching patients in need in Poland. The research has been conducted in Ambulance Stations and Hospital Emergency Services. The sense of coherence has been established with the use of SOC-29 Questionnaire. The aim of the study. The aim of the study was to establish whether socio-demographic variables diversify the sense of coherence and its components in a group of paramedics. The results. The general sense of coherence has not been diffrent among women and men in a group of paramedics. A signifiant diffrence has been noticeable on the comprehensibility subscale, with p = 0,020. On the basis of the analysis of the rest of the demographic data, with the use of r Spearman, with p < 0,05, it has appeared that the respondents’ age and work experience has diversifid comprehensibility in a way signifiant statistically. The average level of the sense of coherence in paramedics with college education has amounted to 141,64, with N = 259 and has been slightly lower in comparison with the group with undergraduate education, where the level has amounted to 144,17, with N = 77. conclusion. The sense of coherence has turned out to be a constant variable of a paramedic’s personality. The sense of comprehensibility has been less constant.
Źródło:
Medical Review; 2012, 4; 465-473
2450-6761
Pojawia się w:
Medical Review
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Depresyjność a poczucie koherencji u osób z zaburzeniami lękowymi
Depression and a sense of coherence in case of people with anxiety disorders
Autorzy:
Kurowska, Krystyna
Ciesielska, Lidia
Powiązania:
https://bibliotekanauki.pl/articles/943093.pdf
Data publikacji:
2013
Wydawca:
Medical Communications
Tematy:
acceptance of the disease
anxiety disorders
coping with stress
depression
poziom koherencji (SOC)
the sense of coherence (SOC)
akceptacja choroby
depresja
poziom koherencji (soc)
radzenie sobie ze stresem
zaburzenia lękowe
Opis:
Introduction: Anxiety and depressive disorders belong to the most prevalent mental diseases. Concomitance of anxiety and depression is very strongly correlated with increased sense of guilt, low self-esteem and hopelessness, which significantly contributes to worse social functioning. The sense of coherence (SOC) is a factor which influences the ability to cope with stress and is inseparably related with health. A high level of SOC makes people more self-confident and gives them strength to fight with the disease. Aim: Defining the correlation between the level of the sense of coherence and the level of depression in people treated for anxiety disorders, as a determinant having an influence on maintaining the optimal health. Material and methods: The research was carried out among 96 patients treated in the Anxiety and Affective Disorders Ward in Bydgoszcz. The sense of coherence was assessed using Antonovsky’s Orientation to Life Questionnaire (SOC-29) and the level of depression was assessed using the Beck Depression Inventory. Results: People suffering from anxiety disorders have a low level of the sense of coherence and a high level of depression. A strong negative correlation was found between the level of the sense of coherence and the level of depression: with a lower level of the sense of coherence the level of depression grows and vice versa. Conclusions: The obtained results may significantly affect the level of understanding and accepting the people with anxiety disorders. Determining the level of the sense of coherence and the level of depression may have a signif
Wstęp: Zaburzenia lękowe oraz depresyjne należą do najczęściej występujących zaburzeń psychicznych. Współwystępowanie lęku i depresji ma silny związek z nasileniem poczucia winy, niskiego poczucia własnej wartości i beznadziejności, a to znacząco wpływa na gorsze funkcjonowanie społeczne. Poczucie koherencji (SOC) jest czynnikiem wpływającym na umiejętność radzenia sobie ze stresem i jest nierozerwalnie związane ze zdrowiem. Wysoki poziom SOC sprawia, że ludzie czują się bardziej pewni siebie i mają siłę do walki z chorobą. Cel: Określenie związku pomiędzy poziomem poczucia koherencji a stopniem depresji u osób leczonych z powodu zaburzeń lękowych, jako czynnika wpływającego na utrzymanie optymalnego stanu zdrowia. Materiał i metody: Badaniem objęto 96 pacjentów Oddziału Zaburzeń Lękowych i Afektywnych Collegium Medicum w Bydgoszczy. Poczucie koherencji określono za pomocą Kwestionariusza Orientacji Życiowej (SOC-29) autorstwa Aarona Antonovsky’ego, a stopień depresji oceniono skalą Aarona Becka. Wyniki: Chorzy na zaburzenia lękowe mają niski poziom poczucia koherencji i wysoki stopień depresji. Stwierdzono silny ujemny związek pomiędzy poziomem poczucia koherencji a stopniem depresji – wraz ze spadkiem poziomu poczucia koherencji wzrasta poziom depresji, i odwrotnie. Wnioski: Otrzymane wyniki mogą mieć znaczący wpływ na poziom zrozumienia i akceptacji choroby u osób z zaburzeniami lękowymi. Określenie poziomu poczucia koherencji i stopnia występowania depresji może znacząco wpływać na terapię i posłużyć jako wykładnik w przewidywaniu i planowaniu opieki nad pacjentem.
Źródło:
Psychiatria i Psychologia Kliniczna; 2013, 13, 1; 40-49
1644-6313
2451-0645
Pojawia się w:
Psychiatria i Psychologia Kliniczna
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Implementacja algorytmu detekcji twarzy w obrazach cyfrowych z układem SoC Zynq
SoC Zynq-based implementation of a face detection algorithm in digital images
Autorzy:
Wujek, P.
Pełka, R.
Powiązania:
https://bibliotekanauki.pl/articles/155729.pdf
Data publikacji:
2013
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
detekcja twarzy
FPGA
SoC
face detection
Opis:
W artykule przedstawiono koncepcję i projekt mikrosystemu do detekcji twarzy w obrazach cyfrowych z użyciem układu programowalnego SoC z rodziny Zynq firmy Xilinx [1]. Algorytm detekcji twarzy polega na wyodrębnieniu podstawowych cech twarzy i określeniu ich położenia w obrazie. Przedstawiono wyniki implementacji programowej w środowisku MATLAB/PC oraz implementacji sprzętowej. Obie implementacje przebadano pod względem złożoności oraz szybkości działania. W realizacji sprzętowej uzyskano porównywalną szybkość detekcji/lokalizacji twarzy i ponad 10-krotnie krótszy czas wyodrębniania cech twarzy.
In this paper there is presented the design of an integrated microsystem for face detection in digital images, based on a new SoC Zynq from Xilinx [1]. Zynq is a new class of SoCs which combines an industry-standard ARM dual-core Cortex-A9 processing system with 28 nm programmable logic. This processor-centric architecture delivers a comprehensive platform that offers ASIC levels of performance and power consumption, the ease of programmability and the flexibility of a FPGA. The proposed algorithm for face detection operates on images having the resolution of 640x480 pixels and 24-bit color coding. It uses three-stage processing: normalization, face detection/location [2] and feature extraction. We implemented the algorithm in a twofold way: (1) using MATLAB/PC, and (2) hardware platform based on ZedBoard from Avnet [3] with Zynq XC7Z020 SoC. Both implementations were examined in terms of complexity and speed. The hardware implementation achieved a comparable speed of face detection/location but was over 10-times faster while extracting the features of faces in digital images. A significant speedup of feature extraction results from the parallelized architecture of a hardware accelerator for calculation of mouth and eyes locations. The proposed microsystem may be used in low-cost, mobile applications for detection of human faces in digital images. Since the system is equipped with the Linux kernel, it can be easily integrated with other mobile applications, including www services running on handheld terminals with the Android operating system.
Źródło:
Pomiary Automatyka Kontrola; 2013, R. 59, nr 8, 8; 809-811
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Integrated impedance scanner in selected biomeasurement applications - control circuit
Autorzy:
Przeniosło, Ł.
Walków, M.
Krzeszewska, S.
Pisarek, S.
Biedka, A.
Jaskuła, M.
Matias, D.
Penkala, K.
Powiązania:
https://bibliotekanauki.pl/articles/118374.pdf
Data publikacji:
2013
Wydawca:
Politechnika Koszalińska. Wydawnictwo Uczelniane
Tematy:
bioelectrical impedance
impedance spectroscopy
tissue
analysis of body composition
BIA
bioelectrical impedance analysis
impedance scanner
microprocessor system
SoC
simulation
impedancja bioelektryczna
spektroskopia impedancji
tkanki
analiza składu ciała
analiza impedancji bioelektrycznej
skaner impedancyjny
system mikroprocesorowy
symulacje
Opis:
In the paper the results of preliminary experiments concerning bioelectrical impedance measurements using integrated impedance scanner AD5933 (Analog Devices) are described. Results of performed simulations are also presented. Design of a control circuit based on ARM microprocessor is described. Possible applications of the bioelectrical impedance spectroscopy method in measurements of selected characteristics of the human organism are discussed as well as plans for future development of dedicated, specialized equipment.
W pracy przedstawiono wyniki wstępnych eksperymentów dotyczących pomiarów impedancji bioelektrycznej przy użyciu zintegrowanego skanera AD5933. Zaprezentowano wyniki przeprowadzonych symulacji oraz konstrukcję układu sterowania w oparciu o mikroprocesor. Omówiono możliwe zastosowania tej metody spektroskopii impedancji bioelektrycznej w pomiarach wybranych cech ludzkiego organizmu, a także możliwości przyszłego rozwoju dedykowanego urządzenia specjalistycznego.
Źródło:
Zeszyty Naukowe Wydziału Elektroniki i Informatyki Politechniki Koszalińskiej; 2013, 5; 63-69
1897-7421
Pojawia się w:
Zeszyty Naukowe Wydziału Elektroniki i Informatyki Politechniki Koszalińskiej
Dostawca treści:
Biblioteka Nauki
Artykuł

Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies