Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "układy analogowe" wg kryterium: Temat


Wyświetlanie 1-13 z 13
Tytuł:
Diagnostyka ukladów analogowych z wykorzystaniem magistrali testującej mieszanej sygnałowo IEEE 1149.4
Diagnosis of analog electronic circuits with IEEE 1149.4 test bus
Autorzy:
Bartosiński, B.
Powiązania:
https://bibliotekanauki.pl/articles/154052.pdf
Data publikacji:
2002
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
układy analogowe
magistrala testująca sygnałowo
Opis:
Przedstawiono wyniki badań nad wykorzystaniem magistrali testującej mieszanej sygnałowo zgodnej ze standardem IEEE 1149.4 do diagnostyki wybranych struktur analogowych. Diagnostykę przeprowadzano metodą analityczną, opartą na twierdzeniu Tellegana, metodą oscylacyjną oraz metodą opartą na przekształceniu biliniowym. Do badań użyto prototypowych układów scalonych typu MNABST-1 firmy Matsushita wyposażonych w magistralę IEEE 1149.4. We wszystkich przypadkach przedstawiono metodykę testów i wyniki identyfikacji uszkodzeń oraz zakres zastosowań danej metody. Zwrócono uwagę na ograniczenia związane z konstrukcją prototypowych układów MNABST-1.
Results of investigation mixed signal test bus IEEE 1149.4 for diagnosis of analog electronic circuits are presented. Three methods of diagnosis are investigated: computer aided analytical method based on Tellegen`s theorem, oscillation based method and bilinear tranasformation method. The methodology of tests and some results of fault identification are presented. The Matsushita prototype Analog Boundary Test LSI MNABST-1 equipped with IEEE 1149.4 test bus was used in all methods. The attention is turned to the limitations connected with properties of circuits MNABST-1.
Źródło:
Pomiary Automatyka Kontrola; 2002, R. 48, nr 7/8, 7/8; 17-20
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Calculation of first-, second-order and multiparameter symbolic sensitivity of active circuits by using nullor model and modified coates flow graph
Autorzy:
Asenova, I. N.
Powiązania:
https://bibliotekanauki.pl/articles/398132.pdf
Data publikacji:
2011
Wydawca:
Politechnika Łódzka. Wydział Mikroelektroniki i Informatyki
Tematy:
układy analogowe
grafy przepływowe
analogue circuits
flow graphs
nullor model
symbolic sensitivity analysis
Opis:
A new method of first-, second-order and multiparameter symbolic sensitivity determination based on the nullor model of active devices and modified Coates flow graph is presented. Rules for a symbolic reduction of nullor circuit complexity are described. An algorithm performs symbolic sensitivity analysis with respect to various circuit parameters appeared not only at one location in the modified Coates flow graph. Advantages of the method suggested are that, the matrix inversion is not required and the main drawback of some methods based on the adjoint graph, i.e. the necessity to analyze the corresponding graph twice, is avoided. Illustrative examples on symbolic sensitivity analysis are given.
Źródło:
International Journal of Microelectronics and Computer Science; 2011, 2, 4; 129-135
2080-8755
2353-9607
Pojawia się w:
International Journal of Microelectronics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
VHDL-AMS Models for Current Conveyor Based Monolithic Operational Amplifiers
Autorzy:
Pandiev, Ivailo M.
Powiązania:
https://bibliotekanauki.pl/articles/398082.pdf
Data publikacji:
2018
Wydawca:
Politechnika Łódzka. Wydział Mikroelektroniki i Informatyki
Tematy:
analog circuits
CCII
CCCII
CFOA
integrated circuit modelling
VHDL-AMS
circuit simulation
układy analogowe
symulacja obwodowa
Opis:
This paper focuses on analysis and behavioral modeling of second generation positive and negative current conveyors (CCII+s, CCII‒s), as well current-controlled current conveyors (CCCIIs). On the basis of the proposed CCII+ model improved behavioral models for three-terminal and four-termi-nal monolithic CFOAs are created. The models are developed by using VHDL analog and mixed-signal (VHDL-AMS) language and the descriptions are adapted to the SystemVision (version 5.5) simulation program, which is a part of the Mentor Graphics system. The proposed models simulate static and dynamic para-meters for differential and common-mode input signals at room temperature, including the parameters input offsets, accurate input impedances, non-dominant poles at differential input signals, AC common-mode rejection, PSRR effects, output impe-dances, slew rate limiting and terminal voltage/current operating ranges. The modeling parameters are extracted for commercially available four-terminal CFOA AD844A and CCCII OPA860 by analyzing semiconductor data books or through characterization measurements. For the validation process simulation and experi-mental results for sample electronic circuits are given.
Źródło:
International Journal of Microelectronics and Computer Science; 2018, 9, 1; 34-46
2080-8755
2353-9607
Pojawia się w:
International Journal of Microelectronics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Cascode amplifiers with low-gain variability and gain enhancement using a body-biasing technique
Autorzy:
Pereira, N
Oliveira, L. B.
Goes, J.
Oliveira, J. P.
Powiązania:
https://bibliotekanauki.pl/articles/398063.pdf
Data publikacji:
2013
Wydawca:
Politechnika Łódzka. Wydział Mikroelektroniki i Informatyki
Tematy:
amplifier
body-biasing
cascode
CMOS analog circuits
PVT compensation
wzmacniacz
kaskoda
układy analogowe CMOS
kompensacja PVT
Opis:
This paper presents a simple circuit technique to reduce gain variability with PVT variations in cascode amplifiers using a body-biasing scheme, while enhancing the overall gain of the amplifier. Simulation results of a standard telescopic-cascode amplifier, in two different nanoscale CMOS technologies (130 nm and 65 nm) show that the proposed compensated circuit amplifier exhibits a (DC) gain variability smaller (below ± 0.5 dB) than the original (uncompensated) circuit, while reaching a gain enhancement of about 3 dB. The required auxiliary biasing circuit dissipates around 5% of the main amplifier circuit.
Źródło:
International Journal of Microelectronics and Computer Science; 2013, 4, 3; 98-102
2080-8755
2353-9607
Pojawia się w:
International Journal of Microelectronics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Versatile low-output-resistance low-voltage current-to-voltage analog converter
Autorzy:
Wojtyna, R.
Powiązania:
https://bibliotekanauki.pl/articles/397867.pdf
Data publikacji:
2016
Wydawca:
Politechnika Łódzka. Wydział Mikroelektroniki i Informatyki
Tematy:
CMOS analog integrated circuits
low-voltage signal processing
current to voltage conversion
transresistor
układy analogowe CMOS
układy scalone CMOS
przetwarzanie sygnałów
konwersja prąd na napięcie
transrezystor
Opis:
The paper presents a simple low-voltage transresistor attractive for on-chip analog-signal-processing. The proposed circuit offers not only an almost rail-to-rail operation and quite good linearity of DC transfer characteristic but also reasonably low value of its output resistance. This enables a voltage mode operation even if the transresistor is loaded by a not necessarily very high loading resistance. The obtained result is due to adding to the transresistor-input-stage a simple rail-to-rail voltage follower. The presented solution is an original proposal of the author. Input stage of the transresistor is built of only 4 MOS transistors and creates a simple quasi-linear current-to-voltage convertor. Output stage of it is built of 9 MOS transistors, plays a role of a very precise atypical voltage follower. In respect of simplicity and headroom, the proposed follower is better than conventional OA-based voltage followers. Preliminary simulation results are in a good agreement with the theory presented.
Źródło:
International Journal of Microelectronics and Computer Science; 2016, 7, 2; 73-78
2080-8755
2353-9607
Pojawia się w:
International Journal of Microelectronics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Low voltage, high-speed four-quadrant cmos transconductance multiplier
Niskonapięciowy szybki czteroćwiartkowy trans-konduktancyjny układ mnożący w technologii cmos
Autorzy:
Jasielski, J.
Kuta, S.
Machowski, W.
Kołodziejski, W.
Powiązania:
https://bibliotekanauki.pl/articles/389872.pdf
Data publikacji:
2010
Wydawca:
Politechnika Bydgoska im. Jana i Jędrzeja Śniadeckich. Wydawnictwo PB
Tematy:
analog VLSI
four-quadrant multiplier
CMOS
analogowe układy VLSI
czteroćwiartkowy układ mnożący
technologia CMOS
Opis:
The paper presents an analog four-quadrant transconductance multiplier designed in CMOS technology, suitable for low voltage and operating at high-speed. The transconductance multiplier with Gilbert-like architecture uses a cascade of a combination of two linear current dividers implemented by means of the differential pairs to produce a linear dependence between the tail current and the two output currents. To adopt the circuit for low voltage, simple current mirrors have been applied to couple the first- and the second stage of the current dividers cascade. High-speed operation is possible thanks to simple architecture of building blocks using RF CMOS transistors with sufficiently large biasing currents. A complete circuits schematic with input driving peripherials, as well as simulation results of entire multiplier have also been presented.
W artykule zaprezentowano szybki niskonapięciowy czteroćwiartkowy układ mnożący zaprojektowany w technologii CMOS. Architektura układu oparta jest o strukturę typu Gilberta. W układzie zastosowano kaskadowe połączenie dwóch stopni transkonduktancyjnych zrealizowanych w oparciu o pary różnicowe. Aby układ mógł pracować w zakresie niskich napięć zasilających poszczególne stopnie zostały sprzęgnięte przy pomocy prostych luster prądowych. Duża szybkość działania została osiągnięta dzięki prostej architekturze układu oraz zastosowaniu tranzystorów RF pracujących przy odpowiednio dużych wartościach prądów. W pracy zaprezentowano również wejściowe niskonapięciowe bloki pomocnicze oraz wyniki symulacji kompletnego układu mnożącego.
Źródło:
Zeszyty Naukowe. Telekomunikacja i Elektronika / Uniwersytet Technologiczno-Przyrodniczy w Bydgoszczy; 2010, 13; 115-124
1899-0088
Pojawia się w:
Zeszyty Naukowe. Telekomunikacja i Elektronika / Uniwersytet Technologiczno-Przyrodniczy w Bydgoszczy
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Niskonapięciowe analogowe bloki funkcjonalne realizowane w oparciu o inwertery CMOS
Lov-Voltage Analog Functional Blocks Based on CMOS Inverters
Autorzy:
Kuta, S.
Machowski, W.
Jasielski, J.
Powiązania:
https://bibliotekanauki.pl/articles/154213.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
CMOS
analogowe bloki funkcjonalne
układy mieszane
układy niskonapięciowe
Analog Building Blocks
mixed mode
low voltage
Opis:
W artykule opisano wybrane rozwiązania układowe liniowych i nieliniowych niskonapięciowych analogowych bloków funkcjonalnych zrealizowanych w oparciu o inwertery CMOS (lub ich niewielkie modyfikacje). Rozwiązania te charakteryzują się tym, że w obwodzie zasilania występuje zawsze stos dwóch komplementarnych tranzystorów MOS, zatem są to układy pozwalające na stosowanie najniższych z możliwych napięć zasilających - takich samych jak układy cyfrowe. Podano przykłady syntezy filtrów czasu ciągłego w trybie prądowym (C-Gm) o dowolnych transmitancjach, wzmacniaczy operacyjnych ze sprzężeniem prądowym, konwejerów prądowych drugiej i trzeciej generacji oraz przedstawiono najbardziej reprezentatywny i uniwersalny układ nieliniowy - czteroćwiartkowy układ mnożący. Symulacje przeprowadzono w programie SPICE dla modelu BSIM3v3 w technologii 0,35um z AMS.
The paper describes the CMOS implementation of low-voltage linear and non-linear elementary analog circuit blocks realized on inverters (eventually their very small modifications). The characteristic feature of presented circuit solutions is only two transistor stacks in-between supply rails, therefore the circuits in question are suited for the lowest possible supply and are simultaneously fully compatibile with digital part. A synthesis procedure for continuous time analog filters with arbitrary characteristics, current feedback amplifiers as well as second and third generation current conveyors is presented. The most representative and versatile nonlinear circuit block - a four-quadrant multiplier has also been constructed using inverter-like circuit elements. SPICE simulation results for 0.35 um process parameters from AMS are presented.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 3, 3; 70-77
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Uniwersalne układy wejść - wyjść do zastosowania w pojazdach szynowych z wykorzystaniem mikrosystemu cyfrowego PSoC CY29466 firmy CYPRESS
Universal input-output systems for application in the rail vehicles with using the digital microsystem PsoC CY29466 of CYPRESS company
Autorzy:
Bocian, Stanisław
Iwanowski, Jarosław
Powiązania:
https://bibliotekanauki.pl/articles/34671002.pdf
Data publikacji:
2008
Wydawca:
Sieć Badawcza Łukasiewicz - Poznański Instytut Technologiczny
Tematy:
uniwersalne układy wejść-wyjść
mikrosystem cyfrowy PSoC CY29466
CYPRESS
sygnały cyfrowe
sygnały analogowe
układy sterujące
akwizycja danych
Opis:
W artykule opisano uniwersalne układy wejść - wyjść zrealizowane dla mikrosystemu cyfrowego (mikrokontrolera) PSoC CY29466 firmy CYPRESS. Układ ten umożliwia zamianę sygnałów analogowych z reluktancyjnych czujników na dane wejściowe do mikroprocesora. Przekształca sygnały analogowe na równoważne sygnały cyfrowe, umożliwia zbieranie sygnałów analogowych i cyfrowych, wejściowych i wyjściowych w celu ich dalszej obróbki do współpracy ze sterownikami przemysłowymi, komputerami i innymi układami sterującymi. Mikrokontroler może także realizować akwizycje danych z różnych układów wejściowych. Praca jest kontynuacją artykułu "Przyszłościowe współbieżne mikroprocesorowe inteligentne systemy mechatroniczne w sterowaniu i diagnostyce pojazdów szynowych ''przedstawione w czasopiśmie "Pojazdy Szynowe " 4/2007; 1/2008; 2/2008. Artykuł powstał w wyniku realizacji projektu badawczego KBN 4T12C 04929 pt. "Rozproszone współbieżne mikroprocesorowe inteligentne podsystemy mechatroniczne w sterowaniu i diagnostyce pojazdów szynowych ".
The universal input-output systems realized for the digital microsystem (microcontroller) PsoC CY29466 of CYPRESS company are described in this article. This system enables to turn the analog signals from the reluctance sensors in the input data for the microprocessor. It converts the analog signals into the equivalent digital signals, it enables to collect the analog and digital, input and output signals in order to their farther working for cooperation with the industrial controllers, the computers and the other control systems. The microcontroller can also realize the travelling of the data from the different input systems. This work is continuation of the article "Future synchronous microprocessor intelligent mechatronic systems in controlling and diagnostic of the rail vehicles" presented in the Journal "Rail Vehicles" 4/2007; 1/2008; 2/2008. This article was madę as a results of realization of the research project of the KBN 4T 12C 04929 under the title: "The scattered synchronous microprocessor intelligent mechatronic subsystems in controlling and diagnostic of the rail vehicles".
Źródło:
Rail Vehicles/Pojazdy Szynowe; 2008, 3; 32-38
0138-0370
2719-9630
Pojawia się w:
Rail Vehicles/Pojazdy Szynowe
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Analogowe i numeryczne modelowanie rozkładu natężenia pola elektrycznego w układach izolacyjnych urządzeń elektroenergetycznych
Analog and numerical modeling of the electric field strength distribution in insulating systems of electrical power equipment
Autorzy:
Fuśnik, Ł.
Szafraniak, B.
Bonk, M.
Pyrkosz, P.
Powiązania:
https://bibliotekanauki.pl/articles/267339.pdf
Data publikacji:
2018
Wydawca:
Politechnika Gdańska. Wydział Elektrotechniki i Automatyki
Tematy:
układy izolacyjne
pole elektryczne
modelowanie analogowe
modelowanie numeryczne
insulating systems
electric field
analog modeling
numerical modeling
Opis:
Podczas projektowania układów izolacyjnych urządzeń elektroenergetycznych koniecznym jest określenie wartości maksymalnych oraz roboczych natężenia pola elektrycznego. Równocześnie, dąży się zwykle do tego, aby uzyskane rozkłady natężenia pola elektrycznego były zbliżone do równomiernego. Analiza rozkładu natężenia pola w izolacji urządzenia pozwala na ocenę poprawności projektu jego konstrukcji oraz na optymalizację parametrów wpływających na ten rozkład. Artykuł przedstawia zastosowanie analogowych i numerycznych metod modelowania rozkładu natężenia pola elektrycznego dla analizy układów izolacyjnych wybranych urządzeń elektroenergetycznych: kabla 3-fazowego SN oraz stojana maszyny elektrycznej. Porównano i poddano dyskusji wyniki uzyskane dwiema metodami wyznaczania rozkładów natężenia pola elektrycznego, występującego w warunkach eksploatacji, w wybranych układach izolacyjnych: 1) metodą modelowania analogowego z digitalizacją wyników; 2) symulacji numerycznych opartych na metodzie elementów skończonych (MES). Obie metody mają znaczny potencjał edukacyjny i są stosowane podczas zajęć dydaktycznych dla studentów studiów inżynierskich na kierunku Elektrotechnika.
The permissible value of the operating field strength is a fundamental requirement for the selection of high voltage equipment. It determines the electrical strength of insulating materials used in insulating systems and the effects of various operating stresses. By determining the distribution of the electric field intensity in the tested insulation system, the maximum value of the electric field strength is obtained. The knowledge of the electrical field strength distribution E is also necessary during laboratory tests on new insulating systems. The article presents a description of a laboratory stand used to determine the distribution of electric field strength in several typical insulation systems, the results of measurements during the exercise, and the description and results of the computer simulation of electrical field strength E in the model insulation.
Źródło:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej; 2018, 60; 19-22
1425-5766
2353-1290
Pojawia się w:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
On influence of feedback on harmonics in mildly nonlinear analog circuits
O wpływie sprzężenia zwrotnego na składowe harmoniczne w układach analogowych z małymi nieliniowościami
Autorzy:
Borys, A.
Powiązania:
https://bibliotekanauki.pl/articles/389850.pdf
Data publikacji:
2009
Wydawca:
Politechnika Bydgoska im. Jana i Jędrzeja Śniadeckich. Wydawnictwo PB
Tematy:
analiza zniekształceń harmonicznych
sprzężenie zwrotne
układy i systemy analogowe pracujące w zakresie tzw. małych nieliniowośc
wpływ sprzężenia zwrotnego na składowe harmoniczne wyższych rzędów
szereg Volterry
harmonic
distortion analysis
mildly nonlinear circuits and systems
feedback
influence of feedback on harmonics
Volterra series
Opis:
First, it is shown that applying the linear feedback increases the order of nonlinearity of the whole mildly nonlinear amplifier in comparison with that characterizing the amplifier without this feedback. Second, the impact of this fact on harmonics, which appear in the feedback amplifier driven by a single complex harmonic signal, is analyzed in detail. Finally, the associated model of the feedback amplifier is derived. It is shown that using this model, and only then, it is possible to interpret correctly the means of harmonic distortion calculations in weakly nonlinear amplifiers proposed by Palumbo and Pennisi in one of their recent papers.
W pracy pokazano, że zastosowanie liniowego sprzężenia zwrotnego w układzie wzmacniacza analogowego pracującego w zakresie tzw. małych nieliniowości powoduje zwiększenie rzędu nieliniowości wykazywanej przez ten wzmacniacz w porównaniu ze wzmacniaczem bez sprzężenia. Przeanalizowano wpływ powyższego zjawiska na składowe harmoniczne wyższych rzędów, powstające przy pobudzeniu wzmacniacza pojedynczym sygnałem harmonicznym. Ponadto wyprowadzono model stowarzyszony wzmacniacza ze sprzężeniem zwrotnym. Pokazano, że wykorzystując ten model, i tylko wtedy, można zinterpretować w sposób prawidłowy metodę obliczeń zniekształceń harmonicznych we wzmacniaczach analogowych pracujących w zakresie tzw. małych nieliniowości, która to została zaproponowana przez Palumbo i Pennisi w jednym z ich ostatnio opublikowanych artykułów.
Źródło:
Zeszyty Naukowe. Telekomunikacja i Elektronika / Uniwersytet Technologiczno-Przyrodniczy w Bydgoszczy; 2009, 12; 5-20
1899-0088
Pojawia się w:
Zeszyty Naukowe. Telekomunikacja i Elektronika / Uniwersytet Technologiczno-Przyrodniczy w Bydgoszczy
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-13 z 13

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies