Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "tablica przeglądowa" wg kryterium: Temat


Wyświetlanie 1-2 z 2
Tytuł:
An inductance lookup table application for analysis of reluctance stepper motor model
Autorzy:
Bernat, J.
Kołota, J.
Stępień, S.
Szymański, G.
Powiązania:
https://bibliotekanauki.pl/articles/141315.pdf
Data publikacji:
2011
Wydawca:
Polska Akademia Nauk. Czytelnia Czasopism PAN
Tematy:
silnik krokowy
metoda elementów skończonych
tablica przeglądowa
stepper motor
finite element method
control
inductance lookup table
Opis:
This research presents a method of modeling and numerical simulation of a reluctance stepper motor using reduced finite-element time-stepping technique. In presented model, the circuit equations are reduced to non-stationary differential equations, i.e. the inductance mapping technique is used to find relationship between coil inductance and rotor position. A strongly coupled field-circuit model of the stepper motor is presented. In analyzed model the magnetostatic field partial differential equations are coupled with rotor motion equation and solved simultaneously in each iterative step. The nonlinearity problem is solved using Newton-Raphson method with spline approximation of the B-H curve.
Źródło:
Archives of Electrical Engineering; 2011, 60, 1; 15-21
1427-4221
2300-2506
Pojawia się w:
Archives of Electrical Engineering
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Reduction in the number of LUT elements for control units with code sharing
Autorzy:
Barkalov, A.
Titarenko, L.
Bieganowski, J.
Powiązania:
https://bibliotekanauki.pl/articles/908135.pdf
Data publikacji:
2010
Wydawca:
Uniwersytet Zielonogórski. Oficyna Wydawnicza
Tematy:
mikroprogramowany układ sterujący
współdzielenie kodów
układ programowalny
tablica przeglądowa
field programmable gate array (FPGA)
lookup table
design
Embedded Memory Block
compositional microprogram control unit (CMCU)
code sharing
operational linear chain
Opis:
Two methods are proposed targeted at reduction in the number of look-up table elements in logic circuits of compositional microprogram control units (CMCUs) with code sharing. The methods assume the application of field-programmable gate arrays for the implementation of the combinational part of the CMCU, whereas embedded-memory blocks are used for implementation of its control memory. Both methods are based on the existence of classes of pseudoequivalent operational linear chains in a microprogram to be implemented. Conditions for the application of the proposed methods and examples of design are shown. Results of conducted experiments are given.
Źródło:
International Journal of Applied Mathematics and Computer Science; 2010, 20, 4; 751-761
1641-876X
2083-8492
Pojawia się w:
International Journal of Applied Mathematics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-2 z 2

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies