Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "procesor" wg kryterium: Temat


Tytuł:
Zintegrowany odbiornik cyfrowy spektrometru EPR
Integrated Digital Receiver for the EPR Spectrometer
Autorzy:
Froncisz, W.
Gurbiel, R.
Kasperek, J.
Kozioł, J.
Kucharzyk, M.
Rajda, P. J.
Powiązania:
https://bibliotekanauki.pl/articles/155675.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
FPGA
procesor wbudowany
PowerPC
EPR
embedded processor
Opis:
W pracy przedstawiono koncepcję zintegrowanego, cyfrowego odbiornika spektrometru EPR (elektronowego rezonansu paramagnetycznego), przeznaczoną do realizacji w technologii SoC na platformie Virtex-II Pro. Krótko opisano środowisko eksperymentu EPR, skupiając się na interesujących aspektach projektu, m.in. wykorzystaniu wbudowanego procesora. Zaprezentowano budowę całego systemu przetwarzania danych, składającego się z: interfejsu szybkiego przetwornika analogowo-cyfrowego, jednostki wstępnego przetwarzania (akumulacji) danych oraz wbudowanego procesora PowerPC 405, realizującego końcową obróbkę danych. Omówiono interesujące szczegóły konstrukcyjne interfejsu przetwornika, strukturę bloku wstępnej akumulacji danych, blok sterownika oraz podsystem sygnałów zegarowych. Przedstawiono także architekturę nadrzędnego systemu procesorowego, opartego na mikroprocesorze PowerPC. Opisano metodologię i wykorzystane narzędzia projektowe, jak również sposób weryfikacji układu i wyniki testów.
The paper describes a design of an integrated digital receiver for the Electron Paramagnetic Resonance spectrometer. The design, based on a SoC technology, utilizes the PowerPC processor embedded in the Virtex-II Pro FPGA. Description shortly introduces an experimental environment (Fig. 1), focusing on interesting FPGA design issues. Two concepts of the device are presented. The first one was developed with the use of DSP (Fig. 2), and another includes an embedded microprocessor (Fig. 3). The design of FPGA includes a digital interface for fast, 800Msps analog-to-digital converter. Another important part of the design is a digital signal preprocessing unit, allowing fast, multiple data accumulation for separation weak signals from the noise. There are also given some details on construction of dual-ported accumulation buffers, accumulation controller and clocking system. Additionally the unit provides some means to control the remaining part of a measurement device as well as the pulse stimulation generator.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 7, 7; 89-91
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Zastosowanie procesora sygnałowego TMS320F2812 w cyfrowym sterowaniu silnikiem obcowzbudnym prądu stałego
DSP TMS320F2812 application in digital control system of separately excited DC motor
Autorzy:
Sieklucki, G.
Sykulski, R.
Zdrojewski, A.
Powiązania:
https://bibliotekanauki.pl/articles/320267.pdf
Data publikacji:
2008
Wydawca:
Akademia Górniczo-Hutnicza im. Stanisława Staszica w Krakowie. Wydawnictwo AGH
Tematy:
przekształtnikowy napęd prądu stałego
regulacja prędkości kątowej
kryterium kształtu
cyfrowy układ regulacji
procesor sygnałowy DSP
converter DC drive
angular speed control
form criterion
digital control system
processor DSP
Opis:
Przedstawiono standardową strukturę kaskadowego układu regulatorów w cyfrowym układzie sterowania napędem prądu stałego. Zaprezentowano metodę doboru nastaw regulatorów prądu i prędkości. Omówiono procesor DSP TMS320F2812 pod kątem zastosowania w układzie sterowania napędem elektrycznym. Omówione zagadnienia poparto wynikami badań laboratoryjnych.
Standard structure of digital cascade controller system in DC drive is presented. Speed and current controller parameters selection methods are proposed. Processor DSP in converter DC drive is presented and result of this control system are discussed.
Źródło:
Elektrotechnika i Elektronika; 2008, 27, 1; 48-55
1640-7202
Pojawia się w:
Elektrotechnika i Elektronika
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Wykorzystanie procesorów graficznych do szybkiego renderingu krajobrazu sferycznego
Efficient GPU-based approach to a spherical terrain rendering
Autorzy:
Tomaszewska, A.
Osobniak, O.
Powiązania:
https://bibliotekanauki.pl/articles/154799.pdf
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
generowanie terenu
programowalny procesor graficzny
technologia CUDA
geometry clipmaps
terrain generation
graphics processing unit
CUDA technology
Opis:
W artykule zaprezentowano sposób generowania w czasie rzeczywistym planety o dużej powierzchni oraz wysokim poziomie szczegółowości. Algorytm opracowano na podstawie techniki wykorzystującej mapy obcięcia geometrii, umożliwiając generowanie na bieżąco dowolnego wycinka terenu na podstawie parametrów ustawienia kamery. Algorytm zaprojektowano pod kątem implementacji sprzętowej z wykorzystaniem programowalnego procesora graficznego oraz technologii CUDA.
In the paper there is presented a fast method for large and detailed spherical terrain rendering. Rendering terrain with a high degree of realism is an ongoing need in real-time computer graphics applications. To render scenes of increased sizes and complexity, several terrain rendering algorithms have been proposed in the literature. One of the recent techniques called geometry clipmaps relies on the position of the viewpoint to create multi-resolution representation of the terrain, using nested meshes. In [1] there is proposed very efficient, GPU based approach of this technique for large terrain models. In the paper there are presented techniques which combine procedural approach and geometry clipmaps together. It enables rendering an arbitrary piece of terrain on fly based on the camera parameters. To improve the algorithm efficience most computations were performed on GPU with use of vertex and pixel shaders and CUDA technology. The paper is organized as follows: Section 2 discusses the previous works, Section 3 presents the application of procedural terrein generetion based on the clipmaps and its hardware implementation, whereas the results obtained are given in Section 4. Thge conclusions are presented at the end of the paper.
Źródło:
Pomiary Automatyka Kontrola; 2010, R. 56, nr 7, 7; 790-792
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Wykorzystanie procesora sygnałowego do sterowania silnikiem z magnesami trwałymi
The Use of The Dsp to Control of Permanent Magnet Motor
Autorzy:
Rudnicki, T.
Czerwiński, R.
Powiązania:
https://bibliotekanauki.pl/articles/1368327.pdf
Data publikacji:
2013
Wydawca:
Sieć Badawcza Łukasiewicz - Instytut Napędów i Maszyn Elektrycznych Komel
Tematy:
stanowisko laboratoryjne
silnik z magnesami trwałymi
uśrednianie
procesor sygnałowy
enkoder
przetwornik prądowy
laboratory workbench
PMSM
average
DSP
encoder
current transducer
Opis:
The paper describes a laboratory workbench for prototyping and run tests of electric motors with permanent magnets. The workbench enables examination of permanent magnet motors with the power up to 1 kW. The solution required engineering of a frequency converter with sufficient output power. The workbench is provided with a signal processor with the JTAG interface to enable recording of test results in the real time mode.
W artykule opisano prototypowe stanowisko laboratoryjne do uruchamiania silników z magnesami trwałymi. Stanowisko pozwala na badanie silników z magnesami trwałymi o mocy do ok. 1kW. To wymagało wykonanie falownika o odpowiedniej mocy. Interfejs JTAG procesora sygnałowego pozwala na rejestrację wyników pomiarowych w czasie rzeczywistym.
Źródło:
Maszyny Elektryczne: zeszyty problemowe; 2013, 2, 99; 259-263
0239-3646
2084-5618
Pojawia się w:
Maszyny Elektryczne: zeszyty problemowe
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Wspomaganie sprzętowe do wyznaczenia statystyk obrazów naturalnych wyższego rzędu
GPU-based natural images statistics calculation
Autorzy:
Tomaszewska, A.
Powiązania:
https://bibliotekanauki.pl/articles/155066.pdf
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
statystyki obrazów naturalnych
system wizualny człowieka
programowalny procesor graficzny
GPGPU
natural image statistics
human visual system
graphics processing unit
Opis:
Statystyki obrazów naturalnych, definiowanych jako nieprzetworzone obrazy rejestrowane przez człowieka, charakteryzują się dużą regularnością. Ich cechy wykorzystywane są w wielu aplikacjach grafiki komputerowej takich jak usuwanie szumu, czy kompresja. W artykule przedstawiono algorytm do szybkiego obliczenia statystyk wyższego rzędu na podstawie współczynników falek z wykorzystaniem programowalnego procsora graficznego. W rezultatach przedstawiono wyniki przyspieszenia uzyskanego przy wykorzystaniu GPU w porównaniu z implementacją na CPU.
A natural image is unprocessed reproduction of a natural scene observed by a human. The Human Visual System (HVS), during its evolution, has been adjusted to the information encoded in natural images. Computer images are interpreted best by a human when they fit natural image statistics that can model the information in natural images. The main requirement of such statistics is their striking regularity. It hepls separate the information from noise, reconstruct information which is not avaiable in an image, or only partially avaiable. Other applications of statistics is compression, texture synthesis or finding distortion model in image like blur kernel. The statistics are translation and scale invariant, therefore a distribution of statistics does not depend on the object position in the image and on its size. In this paper there are presented higher order natural image statistics calculations based on GPU. The characteristic of the statistics is that they are independent of the scale and rotation transformations. Therefore, they are suitable for many graphic applications. To analyze images there is used statistics computed in the wavelet domain and there is considered the image contrast. The computation speedup is presented in the results. The paper is organized as follows: the overview of natural images sta-tistics is introduced in Section 2. In Section 3 the GPU-based implementation is described. The obtained results are given in Section 4. Finally, there are presented the concluding remarks.
Źródło:
Pomiary Automatyka Kontrola; 2011, R. 57, nr 8, 8; 899-901
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Wpływ mocy procesora ultradźwiękowego na biodegradowalność osadów ściekowych
Effect of sonicator power on the biodegradability of sewage sludge
Autorzy:
Zawieja, I.
Wolny, L.
Powiązania:
https://bibliotekanauki.pl/articles/1819474.pdf
Data publikacji:
2011
Wydawca:
Politechnika Koszalińska. Wydawnictwo Uczelniane
Tematy:
biodegradowalność osadów ściekowych
procesor ultrdźwiękowy
kwasy lotne
biodegradation of sewage sludge
volatile acids
Opis:
Osady nadmierne, w odróżnieniu od osadów wstępnych, posiadają strukturę kłaczkowatą, którą tworzą komórki mikroorganizmów za pomocą polimerów i biopolimerów. Można stwierdzić, że osady to "magazyn" substancji organicznych, które zwykle stanowią ponad 70% suchej masy, w dużej mierze niedostępnej w procesach stabilizacyjnych i niepodlegającej biologicznemu rozkładowi [8]. Dezintegracja osadów za pomocą metod fizycznych jest obecnie najczęściej stosowaną metodą ich wstępnej obróbki. Zaletą tej metody obróbki, wykorzystującej energię procesów fizycznych jest możliwość ingerencji w proces, jak również brak ubocznych produktów, których potencjalna możliwość wystąpienia istnieje podczas stosowania innych metod. Najczęściej stosowaną metodą spośród fizycznych metod dezintegracji jest wykorzystanie fal ultradźwiękowych, czyli sonifikacja osadów. Celem przeprowadzonych badań była ocena wpływu mocy procesora ultradźwiękowego na wzrost podatności na biochemiczny rozkład dezintegrowanych osadów nadmiernych w aspekcie wzrostu wartości chemicznego zapotrzebowania tlenu (ChZT) oraz wartości lotnych kwasów tłuszczowych (LKT).
Among methods of disintegration which are based on the physical phenomena, the use of ultrasonic active field acting due to the relatively low energy inputs, while a significant destructive force of ultrasonic field on the structure of medium-treated, technology is a promising solution. In addition, the method of sludge disintegration in ultrasonic field is called non-waste technology. Submission of excess sludge conditioning by ultrasonic field (UD), increases the degree of their disintegration, and ultimately leads to initiate the process of sonolysis conditioning the course of hydrolytic phase of methane fermentation. Generation of volatile fatty acids, which are an important intermediate product of anaerobic stabilization process, already in prefield ultrasonic sludge treatment leads to increased efficiency of acid digestion. The effect of increasing susceptibility to biodegradation of sediment is observed during the first days of fermentation faster and more intense generation of volatile fatty acids. Our results confirmed the correlation between the increase in acoustic power ultrasonic processor, used vibration amplitude and an increase in suscep-tibility, ultrasonic field disintegrated excess sludge, on the biodegradation. The greatest effectiveness of the ultrasonic field as a disintegration factor was observed for the processing of ultrasonic acoustic power 1500 W, for which after 360 seconds, the preparation of sludge with an amplitude of vibration of ultrasonic field 16 m were obtained approximately 97% increase in the value of chemical oxygen demand (COD) and about 82% increase in value in volatile fatty acids (VFA). Ultrasonic processor with power 180W and similar conditions of preparation time, i.e. 360 s and the vibration amplitude of 16 m were obtained approximately 87% increase in the value of chemical oxygen demand (COD) and 52% increase in value in volatile fatty acids (VFA).
Źródło:
Rocznik Ochrona Środowiska; 2011, Tom 13; 1719-1730
1506-218X
Pojawia się w:
Rocznik Ochrona Środowiska
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Uszkodzenia drzew i odnowienia w wyniku ręczno-maszynowego pozyskania drewna z wykorzystaniem urządzeń agregowanych z ciągnikami rolniczymi
Damage to trees and regeneration as a result of motor-manual timber harvesting using equipment aggregated with farm tractors
Autorzy:
Stańczykiewicz, A.
Powiązania:
https://bibliotekanauki.pl/articles/973972.pdf
Data publikacji:
2011
Wydawca:
Polskie Towarzystwo Leśne
Tematy:
odnowienia lasu
pozyskiwanie drewna
procesor HYPRO
procesor NIAB 5-15
technologia pozyskiwania
uszkodzenia drzew
wciagarka Fransgard 6000 GS
ciecia pielegnacyjne
zebiegi pielęgnacyjne
agregaty ciągnikowe
ciągniki rolnicze
drzewostany młode
leśnictwo
drzewa leśne
thinning processor
cable winch
farm tractor
selective early thinning
pine stands
Opis:
The research was conducted in thinned pine stands, age class II, where cutting was carried out with chainsaws. Subsequent operations were performed using a NIAB 5−15 and HYPRO 450 delimber−bucker processor and a FRANSG RD 6000 cable winch aggregated with farm tractors. The timber harvesting technology was applied with a cut−to−length system using processors, and with a tree−length system using a cable winch. In the selected stands, nine study plots were established, in which the inventory of stand layers: trees and undercanopy regeneration was carried out twice (before and after felling). Based on the obtained data, the level of damage to trees and regeneration after thinning operations was calculated. In the case of the technology using processors, the level of damage to trees in individual manipulation plots was within the range of 4.3%−8.6% (total 7%), while for the winch technology it was from 3.1% to 5.8% (total 4.5%). As regards regeneration, damage resulting from the harvesting and skidding of timber using processors in individual manipulation plots was at a level of 4.1%−13.5% (total 8.5%) and damage resulting from the harvesting and skidding using a winch cable from 5.8% to 17.0% (total 9%).
Źródło:
Sylwan; 2011, 155, 02; 129-137
0039-7660
Pojawia się w:
Sylwan
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
The use of computer modeling in teaching the economic and mathematical disciplines to future economists
Zastosowanie modelowania komputerowego w nauczaniu przedmiotów ekonomicznych i matematycznych na kierunkach ekonomicznych
Autorzy:
RUMYANTSEVA, Kateryna
POGRISCHUK, Borys
LYSYUK, Olena
Powiązania:
https://bibliotekanauki.pl/articles/456462.pdf
Data publikacji:
2012
Wydawca:
Uniwersytet Rzeszowski
Tematy:
computer modeling
tabular processor MS Excel
future economists
modelowanie komputerowe
tabelaryczny procesor MS Excel
ekonomiści
Opis:
The article surveys the use of informational technologies, partially of a table composing processor MS Excel, in the process of studying economic and mathematical subjects at faculties of economics. The advantages of the programmer in question over other similar software are analyzed.
W artykule opisano wyniki rozważań na temat wykorzystania technologii informacyjnych oraz wykorzystanie programu MS Excel w nauczaniu przedmiotów ekonomicznych i matematycznych na ekonomicznych kierunkach studiów. Zalety i wady innych programów tego rodzaju są przedmiotem dalszych analiz.
Źródło:
Edukacja-Technika-Informatyka; 2012, 3, 2; 286-290
2080-9069
Pojawia się w:
Edukacja-Technika-Informatyka
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
System sterowania generatora reluktancyjnego przełączalnego z zastosowaniem procesora sygnałowego i układu FPGA
Control system of switched reluctance generator based on DSP and FPGA
Autorzy:
Bogusz, P.
Korkosz, M.
Powrózek, A.
Powiązania:
https://bibliotekanauki.pl/articles/1367623.pdf
Data publikacji:
2015
Wydawca:
Sieć Badawcza Łukasiewicz - Instytut Napędów i Maszyn Elektrycznych Komel
Tematy:
generator reluktancyjny przełączalny
procesor sygnałowy
układ FPGA
switched reluctance generator
DSP
FPGA
Opis:
In the paper a structure of a control system of four-phase 8/6 switched reluctance generator was presented. The control system was built based on DSP: dSPACE’s DS1104 card and FPGA: XILINX’s evaluation board Spartan 3-AN. DSP and FPGA were coupled together through serial port and proper functions in control process were assigned to them. Exemplary results of laboratory studies as waveforms of voltages and currents were given.
W niniejszej pracy przedstawiono strukturę systemu sterowania czteropasmowego generatora reluktancyjnego przełączalnego 8/6. Układ sterowania zbudowano z zastosowaniem karty DS1104 firmy dSPACE wyposażonej w procesor sygnałowy DSP (ang. Digital Signal Processor) oraz układu programowalnego FPGA (ang. Field Programmable Gate Arrays) – zestaw uruchomieniowy Spartan-3AN firmy XILINX. Oba układy zostały ze sobą sprzęgnięte poprzez port szeregowy i przydzielono im odpowiednie funkcje w procesie sterowania. Zamieszczono przykładowe wyniki badań eksperymentalnych w postaci przebiegów napięć i prądów.
Źródło:
Maszyny Elektryczne: zeszyty problemowe; 2015, 3, 107; 69-73
0239-3646
2084-5618
Pojawia się w:
Maszyny Elektryczne: zeszyty problemowe
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
System sterowania cyfrowego DLH z procesorami DSP i układami CPLD/FPGA - nowe moduły jednostek centralnych
New CPU modules for digital control system DLH based on digital signal processors and programmable logic
Autorzy:
Dębowski, L.
Powiązania:
https://bibliotekanauki.pl/articles/159208.pdf
Data publikacji:
2005
Wydawca:
Sieć Badawcza Łukasiewicz - Instytut Elektrotechniki
Tematy:
moduł jednostki centralnej
system sterowania DLH
procesor DSP
układy programowalne CPLD/FPGA
Opis:
Przedstawiono architekturę elastycznego systemu sterowania DLH przeznaczonego do współczesnych urządzeń energoelektronicznych i pomiarowych. Omówiono własności nowych generacji procesorów DSP. Przedstawiono nowe rozwiązania szybkich modułów jednostek centralnych z procesorami sygnałowymi i układami programowalnymi CPLD/FPGA. Podano przykłady zastosowań zaproponowanych rozwiązań.
The paper presents an overview of the flexible digital control system DLH. The system is dedicated for advanced power electronics and industrial measurement applications. The basic features of high-peformance 32-bit digital signal processors are summarized. New designs of fast CPU modules based on DSPs and CPLDs/FPGAs with some application examples of the DLH system are presented.
Źródło:
Prace Instytutu Elektrotechniki; 2005, 222; 139-162
0032-6216
Pojawia się w:
Prace Instytutu Elektrotechniki
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
System przetwarzania i wizualizacji sygnałów szybkozmiennych wykorzystujący proces sygnałowy
System for processing and visualization of high speed signals using signal processor
Autorzy:
Głomb, G.
Borkowski, J.
Mroczka, J.
Powiązania:
https://bibliotekanauki.pl/articles/158348.pdf
Data publikacji:
2004
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
oscyloskop cyfrowy
analizator widma
procesor sygnałowy
FFT
digital oscilloscope
spectrum analyser
signal processor
Opis:
W niniejszej pracy został przedstawiony system przetwarzania i wizualizacji sygnałów szybkozmiennych wykorzystujący procesor syganłowy i komputer PC. Omówiono strukturę poszczególnych bloków tego systemu oraz funkcje jakie realizują. W celu prezentacji funkcjonalności i elastyczności systemu została w nim zaimplementowana aplikacja oscyloskopu cyfrowego z analizatorem widma.
In this paper the system for processing and visualization of high speed signals using signal processor and PC computer was presented. The structure of the system blocks and realized functions were discussed. A block diagram of this system was shown. To present functionality and flexibility of this system the application of the digital oscilloscope with the spectrum analyser was implemented. In a screenshot of the ADLab software that controls the digital oscilloscope on the PC computer was shown.
Źródło:
Pomiary Automatyka Kontrola; 2004, R. 50, nr 7-8, 7-8; 32-34
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
System impedancyjnej tomografii komputerowej bazujący na procesorze sygnałowym o niskim poborze mocy
Electrical impedance tomography hardware system based on low power digital signal processor
Autorzy:
Olchowy, D.
Powiązania:
https://bibliotekanauki.pl/articles/408602.pdf
Data publikacji:
2013
Wydawca:
Politechnika Lubelska. Wydawnictwo Politechniki Lubelskiej
Tematy:
tomografia impedancyjna
procesor sygnałowy
electrical impedance tomography
digital signal processor
Opis:
Artykuł zawiera opis rozwiązania systemu pomiarowego tomografii impedancyjnej bazującego na procesorze sygnałowym o niskim poborze mocy.
Article contains description of the measurement system electrical impedance tomography solutions based on digital signal processor with low power consumption.
Źródło:
Informatyka, Automatyka, Pomiary w Gospodarce i Ochronie Środowiska; 2013, 3; 57-58
2083-0157
2391-6761
Pojawia się w:
Informatyka, Automatyka, Pomiary w Gospodarce i Ochronie Środowiska
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Symulacja układu dynamicznego z wykorzystaniem procesora ARM
Simulation of a dynamic system implemented on ARM processor
Autorzy:
Nowik, M.
Powiązania:
https://bibliotekanauki.pl/articles/152644.pdf
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
symulacje układów dynamicznych
procesor ARM
symulacje w czasie rzeczywistym
dynamic system simulations
ARM processors
real-time simulations
Opis:
W artykule opisano etapy wykonania interaktywnej symulacji zachowania mechanicznego obiektu dynamicznego na przenośnej platformie z procesorem ARM. Zamierzeniem autora było praktyczne zbadanie przydatności mikrokontrolera do tego typu zastosowań. W przyszłości podobna platforma ma zostać użyta w przenośnym urządzeniu pomiarowym. Pewien etap algorytmu realizowanego przez nie, będzie stanowiło rozwiązanie odwrotnego zagadnienia przewodzenia ciepła.
The paper describes all stages of interactive simulation imitating behaviour of a mechanical dynamic system. The aim is to prove that such computations can be run on a low cost ARM processor. At first the dynamic system is described with differential equations (Section 2). The simulations were performed using Matlab (Section 3). All parameters of the simulated system were selected. The solution was found using different solvers (ode45, RK2, RK4, Euler) and the most suitable one was chosen for the following stages. The code was rewritten in C language and compiled to ARM machine code. In order to let the user affect the simulations, the platform peripherials were enriched by adding an accelerometer. In the paper one can find all necessary equations, the system trajectories obtained when using different solvers and photos of the working platform. As mentioned before, the simulations include a practical test of the CortexM3 processor that was chosen to build the advanced measurement equipment. In future the machine should be able to solve the inverted heat transfer problem.
Źródło:
Pomiary Automatyka Kontrola; 2010, R. 56, nr 8, 8; 890-892
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Symulacja stanów pracy układu elektrycznego z wykorzystaniem symulatora opartego na procesorze sygnałowym
Operating states simulation of the electric system using the simulator based on the DSP
Autorzy:
Fajfer, M.
Powiązania:
https://bibliotekanauki.pl/articles/378007.pdf
Data publikacji:
2014
Wydawca:
Politechnika Poznańska. Wydawnictwo Politechniki Poznańskiej
Tematy:
symulator pracujący w czasie rzeczywistym
procesor DSP
symulacja układów elektrycznych
Opis:
W artykule przedstawiono wyniki symulacji stanów pracy przykładowego układu elektrycznego z wykorzystaniem symulatora, opartego na procesorze sygnałowym. Jest to rodzaj symulatora układu elektrycznego pracującego w czasie rzeczywistym. Analizowano stany ustalone oraz stany przejściowe. Symulacja dotyczyła załączenia odbiornika przy zerowych warunkach początkowych. Rozpatrywano również stan pracy układu podczas jednofazowego zwarcia przemijającego. Zaprezentowano oscylogramy napięć węzłowych układu oraz prądy występujące w stanie ustalonym i stanach przejściowych, jakie zostały zarejestrowane podczas pracy symulatora. Uzyskane wyniki eksperymentu porównano z wynikami uzyskanymi za pośrednictwem pakietu symulacyjnego Matlab. Zastosowano metodę symulacji, którą wykorzystuje się w implementacjach dyskretnych modeli matematycznych złożonych układów w symulatorach pracujących w czasie rzeczywistym. Podstawową zaletą symulatora jest możliwość jego współpracy z rzeczywistymi urządzeniami (np. regulatorami).
This paper presents results of the operating states simulation exemplary electric circuit with using simulator based on the signal processor. In this article author analyzed steady states and transition states. Simulation to concerned turn on the load with zero initial conditions and transient fault state. Moreover this paper present oscilloscope traces of the nodes voltages and currents steady states and transition states. Experiment results was to compare with results based on the Matlab simulation environment. Proposed simulation method is for implementation of the discrete mathematical models complicated circuits. It is real time simulation. Basic advantage of the simulator is possibility cooperation with real objects (for example regulators).
Źródło:
Poznan University of Technology Academic Journals. Electrical Engineering; 2014, 80; 35-46
1897-0737
Pojawia się w:
Poznan University of Technology Academic Journals. Electrical Engineering
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Research and development of an electric traction drive based on a switched reluctance motor
Autorzy:
Buriakovsky, S.
Maslii, A.
Pasko, O.
Denys, I.
Powiązania:
https://bibliotekanauki.pl/articles/375320.pdf
Data publikacji:
2018
Wydawca:
Politechnika Śląska. Wydawnictwo Politechniki Śląskiej
Tematy:
switched reluctance motor
torque
microcontroller
quadrature encoder
electronic switches
silnik reluktancyjny przełączalny
moment obrotowy
mikrokontroler
procesor sygnałowy
przełączniki elektroniczne
Opis:
In the most developed countries, intensive studies are being carried out to utilize various types of electric machines such as synchronous motors with permanent magnets and traction motors with non-traditional magnetic systems on traction electric drives. Switched Reluctance Motors (SRM) are one of the most simple, reliable, and cost-efficient technology used in manufacture and operation. Its convenient traction performance, combined with the high overload capacity, makes its use promising for both freight and passenger rolling stock. Our research is directed to develop a control system for a four-phase SRM. The procedure of fuzzy-regulator synthesis is presented. A physical model of a switched reluctance drive is created, namely, it is a system of a wheel set and a motor. The efficiency of the control system with different types of speed regulators was checked and their main quality indicators were determined. According to the results of the analysis, it was found that the fuzzy regulator more precisely controls the regulated value.
Źródło:
Transport Problems; 2018, 13, 2; 69-79
1896-0596
2300-861X
Pojawia się w:
Transport Problems
Dostawca treści:
Biblioteka Nauki
Artykuł

Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies