Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "pal" wg kryterium: Temat


Tytuł:
Prefabrykowane pale żelbetowe – wymagania normowe i znakowanie
Precast reinforced concrete piles – standard requirements and marking
Autorzy:
Lenart, M.
Powiązania:
https://bibliotekanauki.pl/articles/162168.pdf
Data publikacji:
2018
Wydawca:
Polski Związek Inżynierów i Techników Budownictwa
Tematy:
pal prefabrykowany
pal żelbetowy
technologia
wymagania normowe
oznakowanie
prefabricated pile
reinforced concrete pile
technology
standard requirements
marking
Opis:
Stosowanie pali żelbetowych w budownictwie mostowym jest powszechne. Wśród nich na szczególną uwagę zasługują pale prefabrykowane, których zastosowanie ma wiele zalet. Zgodnie z Rozporządzeniem UE nr 305/2011, grupa wyrobów związana z betonem, zaprawą i zaczynem (w tym prefabrykowane pale żelbetowe) podlega obowiązkowemu oznakowaniu CE. W artykule przedstawiono nie tylko wymagania, ale również zawartość dokumentów wymaganych przy dostarczeniu gotowych prefabrykowanych pali na plac budowy.
The use of reinforced concrete piles in bridge construction is common. In accordance with the EU Regulation No. 305/2011, the group of products related to concrete, mortar and paste (including precast reinforced concrete piles) is subjected to compulsory CE marking. The requirements for precast piles as well as the content of documents required for the delivery of the finished elements at construction site are presented in the paper.
Źródło:
Przegląd Budowlany; 2018, 89, 1; 15-19
0033-2038
Pojawia się w:
Przegląd Budowlany
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Synthesis of Moore finite state machine with transformation of extended state codes
Synteza skończonego automatu stanu typu Moorea z transformacją rozszerzonej przestrzeni kodowej
Autorzy:
Barkalov, A.
Titarenko, L.
Hebda, O.
Powiązania:
https://bibliotekanauki.pl/articles/153066.pdf
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat typu Moore'a
CPLD
stany pseudorównoważne
makrokomórka PAL
Moore FSM
pseudoequivalent states
classes
PAL macrocells
hardware reduction
Opis:
The method for reduction of the number of programmable array logic macrocells in a microprogrammed Moore finite state machine circuit is proposed. It is based on representation of the state code as a concatenation of a code for the class of pseudoequivalent states and a code of states inside this class. Such an approach allows eliminating the dependence between states and microoperations. The special code converter is used for formation of microoperations. As a result, both circuits for generation of input memory functions and microoperations are optimized. An example of the proposed method application is given.
Model skończonego automatu stanu typu Moore'a jest często stosowany w jednostkach sterujących [1]. Postęp w technologii półprzewodnikowej powoduje pojawienie się coraz bardziej złożonych układów cyfrowych, takich jak złożone programowalne układy cyfrowe, gdzie funkcje logiczne są implementowane przy użyciu programowalnych bloków logicznych (ang. Programmable Array Logic, PAL). Jedną z osobliwości PAL jest ograniczona ilość termów [6, 7]. Dla tego jest potrzebna minimalizacja realizowanych funkcji. Układ automatu Moore'a składa się z bloku funkcji wzbudzenia pamięci (BFWP) i bloku mikrooperacji (BMO) (rys. 1), które są implementowane przy użyciu makrokomórek PAL. Znane metody syntezy automatu Moore'a mogą optymalizować tylko jeden z bloków. W artykule proponowana jest metoda zorientowana na redukcję ilości makrokomórek PAL potrzebnych do implementacji skończonego automatu stanu typu Moore'a. Ta metoda bazuje na przedstawieniu kodu stanu jako konkatenacji kodu klasy stanów pseudo-równoważnych i kodu stanów wewnątrz tej klasy. Takie podejście pozwala usunąć zależność między stanami oraz mikrooperacjami. Dla formowania mikrooperacji został użyty specjalny przetwornik kodów (rys. 2). Zaproponowane podejście pozwala zoptymalizować blok wejściowych funkcji pamięci i blok mikrooperacji . Artykuł przedstawia także przykład zastosowania proponowanej metody.
Źródło:
Pomiary Automatyka Kontrola; 2011, R. 57, nr 6, 6; 652-655
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Optimization of Moore FSM with refined state encoding
Optymalizacja zasobów sprzętowych w układach cyfrowych przy użyciu automatów Moorea
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/156272.pdf
Data publikacji:
2008
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
PAL makrokomórka
CPLD
schemat blokowy algorytmu
Moore finite-state-machine
PAL macrocells
flow-chart of algorithm
Opis:
Method of decrease in the number of PAL macrocells in logic circuit of Moore FSM is proposed. The method is based on simultaneous application of refined state assignment and transformation of the codes of pseudoequivalent states into codes of their classes. The proposed approach permits to decrease the hardware amount without decrease of digital system performance. The results of experiments are shown.
W pracy przedstawiona została metoda zmniejszania ilości makrokomórek w układach typu PAL przy pomocy automatów Moore'a FSM. Metoda ta bazuje na wykorzystaniu wyznaczonych stanów i przekształceniu kodu klasy pseudorównoważnych stanów w odpowiedni kod danej klasy. Zaproponowane podejście pozwala zmniejszyć ilość wymaganego zużycia sprzętowego bez zmniejszenia wydajności systemów cyfrowych. Podany również jest przykład aplikacji zaproponowanego rozwiązania.
Źródło:
Pomiary Automatyka Kontrola; 2008, R. 54, nr 8, 8; 553-555
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Optimization of control unit based on construction of CPLD
Optymalizacja jednostki kontrolnej bazująca na budowie układów CPLD
Autorzy:
Barkalov, A.
Titarenko, L.
Smoliński, Ł.
Powiązania:
https://bibliotekanauki.pl/articles/156385.pdf
Data publikacji:
2012
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
CPLD
PAL
mikroprogram control unit
microprogram control unit
Opis:
The method of hardware reduction dedicated for a compositional microprogram control unit implemented in CPLD is proposed. The method is based on using more than one source of microinstruction address. Such an approach enables decreasing the number of logic blocks used for implementation of the controller in the target CPLD. The paper presents the conditions required to use the method and a calculation example of its application.
W artykule przedstawiona została metoda zmniejszenia powierzchni sterowników sprzętowych realizowanych w układach typu CPLD. Wprowadzono modyfikacje w strukturze sterownika, modyfikacje których głównym zadaniem jest redukcja liczby wykorzystanych elementów logicznych podczas implementacji sterownika w układach CPLD. Zaprezentowana została bazowa metodologia projektowa, dla której wprowadzono odpowiednie modyfikacje. Modyfikacje, które pozwalają zmniejszyć liczbę potrzebnych elementów logicznych wykorzystanych przy implementacji realizowanego sterownika. Przedstawione modyfikacje bazują na wykorzystaniu więcej niż jednego źródła danych przy wyznaczaniu kolejnego adresu mikroinstrukcji. W artykule przedstawiony został schemat logiczny dla zmodyfikowanej struktury sterownika. Zaprezentowano i omówiono warunki potrzebne do zastosowania zaprezentowanej metody oraz podano odpowiednie przykłady obliczeniowe. W artykule przedstawione zostały wyniki oraz wnioski z badań przeprowadzonych przez autorów.
Źródło:
Pomiary Automatyka Kontrola; 2012, R. 58, nr 1, 1; 93-96
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Minimization of Moore FSM on CPLD using PAL technology
Minimalizacja automatów Moorea przy użyciu technologii typu PAL
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/154023.pdf
Data publikacji:
2009
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
makrokomórka PAL
CPLD
wbudowany blok pamięci
GSA
Moore finite-state-machine
PAL macrocells
embedded memory blocks
Opis:
Method of decreasing of the number of PAL macrocells in logic circuit in Moore FSM is proposed. This method is based on the use of free outputs of embedded memory blocks to represent the code of the class of pseudoequivalent states. The proposed approach allows minimizing the hardware without decreasing of the digital system performance. An example of application of the proposed method is given.
Wzrost zużycia zasobów sprzętowych jest jednym z aktualnych problemów w logicznych układach jednostki sterującej. Specyficzną cechą układu PAL jest duża ilość wejść makrokomórek i ilość termów na makrokomórkę. Cechą automatów Moore'a jest istnienie pseudorównoważnych stanów i regularny charakter mikrooperacji, które daje się implementować z użyciem EMB (ang. Embedded Memory Blocks). W artykule proponowana jest metoda pozwalająca zmniejszyć wykorzystanie zużycia sprzętowego bez zmniejszania wydajności systemów cyfrowych, przy użyciu wyżej wspomnianych cech. Podany również jest przykład aplikacji zaproponowanego rozwiązania.
Źródło:
Pomiary Automatyka Kontrola; 2009, R. 55, nr 8, 8; 675-677
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Technologia CFA w budownictwie mostowym?
Autorzy:
Sobala, D.
Powiązania:
https://bibliotekanauki.pl/articles/364911.pdf
Data publikacji:
2017
Wydawca:
Nowoczesne Budownictwo Inżynieryjne
Tematy:
geotechnika
pal CFA
palowanie
geotechnics
CFA pile
piling
Opis:
Technologię pali CFA (znaną w Polsce także jako FSC, a w Stanach Zjednoczonych jako ACIP) opracowano w latach 60. XX w. jako szybką i tanią alternatywę dla innych rodzajów pali, przede wszystkim pali wierconych. Bazuje ona na konstrukcji wiertła ślimakowego stosowanego w palach wierconych, rozwiniętego o centralną rurę przystosowaną do podawania mieszanki betonowej.
Źródło:
Nowoczesne Budownictwo Inżynieryjne; 2017, 6; 42-47
1734-6681
Pojawia się w:
Nowoczesne Budownictwo Inżynieryjne
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Badania ciągłości pali prefabrykowanych
Low-strain integrity testing of driven piles
Autorzy:
Modl, A.
Rybak, J.
Powiązania:
https://bibliotekanauki.pl/articles/350194.pdf
Data publikacji:
2009
Wydawca:
Akademia Górniczo-Hutnicza im. Stanisława Staszica w Krakowie. Wydawnictwo AGH
Tematy:
pal prefabrykowany
ciągłość
driven pile
integrity
low-strain
Opis:
W pracy zwrócono uwagę na możliwość wdrożenia badań nieniszczących w diagnostyce pali prefabrykowanych. Współcześnie istnieje wiele technik umożliwiających badanie pali zarówno pod względem nośności, jak również jakości ich wykonania. Sprawdzenie ciągłości i długości pali metodami Low-strain jest badaniem prostym, tanim oraz szybkim do wykonania. Trudności może przysporzyć jedynie analiza wyników, zwłaszcza dobranie prędkości rozchodzenia się fal oraz niejednoznaczność otrzymanych sygnałów. Jednak korzyść, jaką jest niewątpliwie możliwość kontroli zgodności wykonanego palowania z projektem oraz jakości pali przemawiają za coraz powszechniejszym stosowaniem zaprezentowanej metody.
This work addresses the possibility of the implementation of non-destructive testing (NDT) in the diagnostics of pre-cast concrete piles. At present, numerous techniques are available in order to test the piles from the point of view of both their load capacity and also their quality. The testing of the pile integrity and length by means of Low-strain methods has the advantage of being simple, cheap and quick. The only possible difficulty may occur during the analysis of the results, especially as far as the velocity of wave propagation, as well as the ambiguity of the signals received, is concerned. Undoubtedly, however, the possibility to control the conformity of an executed piling with its design is the main reason why the presented method should become commonly used.
Źródło:
Górnictwo i Geoinżynieria; 2009, 33, 1; 443-451
1732-6702
Pojawia się w:
Górnictwo i Geoinżynieria
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Optimization of logic circuit of Moore FSM on CPLD
Optymalizacja skończonych automatów Moorea w układach CPLD
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/152661.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
PAL makrokomórka
CPLD
wbudowany blok pamięci
schemat blokowy algorytmu
PAL macrocells
embedded memory blocks
flow-chart of algorithm
Opis:
Method of decrease of number of PAL macrocells in the circuit of Moore FSM is proposed. Method is based on usage of free outputs of embedded memory blocks to represent the code of the class of the pseudoequivalent states. Proposed approach permits to decrease the hardware amount without decrease of digital system performance. An example of application of proposed method is given.
W pracy przedstawiona została metoda zmniejszania ilości makro-komórek w układach typu PAL przy pomocy automatów Moore'a FSM. Metoda ta jest oparta na wykorzystaniu nieużywanych wyjść osadzonych obszarów pamięci w celu reprezentacji kodu klasy pseudo-równoważnych stanów. Zaproponowane podejście pozwala zmniejszyć ilość wymaganego zużycia sprzętowego bez zmniejszenia wydajności systemów cyfrowych. Podany również jest przykład aplikacji zaproponowanego rozwiązania.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 5, 5; 18-20
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Latające samochody
The flying cars
Autorzy:
Berner, B.
Powiązania:
https://bibliotekanauki.pl/articles/314555.pdf
Data publikacji:
2018
Wydawca:
Instytut Naukowo-Wydawniczy "SPATIUM"
Tematy:
latające samochody
ekologia
bezpieczeństwo
flying cars
pal-V
ecology
Opis:
W artykule przedstawiono historię początków produkcji latających samochodów. Opisano współczesne wyzwania stojące przed konstruktorami latających samolotów. Zaprezentowano firmy zajmujące się konstruowaniem oraz produkcją latających samochodów. Przedstawiono niektóre z trwających prac nad projektowaniem oraz omówione zostały przyszłe strategie ich rozwoju.
The article presents the history of the origins of the production of flying cars. The contemporary challenges faced by the constructors of flying aircraft have been described. The companies involved in the design of structures and the production of flying cars have been presented. Some of the ongoing works on design were presented and future strategies for their development were discussed.
Źródło:
Autobusy : technika, eksploatacja, systemy transportowe; 2018, 19, 9; 37-40
1509-5878
2450-7725
Pojawia się w:
Autobusy : technika, eksploatacja, systemy transportowe
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Zastosowanie diagramów BDD w syntezie logicznej dla układów typu PAL
Application of BDD in Logic Synthesis for PAL-based Devices
Autorzy:
Milik, A.
Kania, D.
Powiązania:
https://bibliotekanauki.pl/articles/155584.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
BDD
PAL
PLD
synteza logiczna
dekompozycja
logic synthesis
decomposition
Opis:
W artykule przedstawiono zastosowanie diagramów BDD w procesie syntezy dla układów typu PAL. Diagramy BDD wykorzystywane są w procesie dekompozycji funkcji w celu szybkiego wyszukania możliwych do implementacji w pojedynczej komórce PAL podukładów.
The paper presents the BDD based method of function decomposition for PAL-based devices. A BDD diagram is successfully used for function mapping for LUT based FPGAs [3]. In opposite to LUT-based circuits PAL-based devices are limited in number of products while number of inputs to the block is large (Fig. 1). Before decomposition procedure can be applied, function variables are ordered. Decomposition procedure searches BDD tree for suitable decomposition starting from variables with the largest index (just above terminals 0 and 1). When satisfying function is found its subtree is substituted by node that belong to newly created variable (Fig. 3 a,b,c,d). Procedure is applied iteratively until root node is reached. Decomposition procedure efficiency is proofed with use of ISCAS LG89 benchmarks. Obtained implementation results are compared to classical approach in Tab. 1.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 7, 7; 118-120
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Advanced field investigations of screw piles and columns
Zaawansowane badania terenowe pali i kolumn wkręcanych
Autorzy:
Krasiński, A.
Powiązania:
https://bibliotekanauki.pl/articles/230507.pdf
Data publikacji:
2011
Wydawca:
Polska Akademia Nauk. Czytelnia Czasopism PAN
Tematy:
pal wkręcany
kolumna wkręcana
pal CMC
przemieszczenie
nośność
badanie terenowe
screw column
screw pile
CMC column
displacement
bearing capacity
field investigation
Opis:
Field investigations concerning screw piles and columns have been carried out for the "Bearing capacity and work in the soil of screw piles" research project, financed by the Polish Ministry of Science and Higher Education - project No N N506 369234. The tests of three instrumented screw piles were conducted together with CPTU tests and measurements of pile installation parameters (especially torque). The objectives of field investigations and the entire research project include discovering how screw piles work in the soil, locating and describing the correlations between CPTU results and rotation resistance during pile auger installation and next establishing correlations between CPTU results, rotation resistance and the bearing capacity of this kind of piles. The paper describes the investigation procedure and the basic results of tests carried out in the first of a series of sites.
Dla potrzeb projektu badawczego "Nośność i praca w gruncie pali wkręcanych" finansowanego przez Ministerstwo Nauki i Szkolnictwa Wyższego - projekt nr N N506 369234 rozpoczęto badania terenowe pali i kolumn wkręcanych. W artykule opisano badania na pierwszym zorganizowanym do tego celu poletku doświadczalnym. Przeprowadzono na nim badania trzech pali wkręcanych z użyciem specjalnego systemu pomiarowego oraz w połączeniu z badaniami podłoża gruntowego za pomocą sondowań CPTU oraz z pomiarami parametrów wykonawstwa pali (moment wkręcający i inne). Celem badań terenowych i całego projektu badawczego jest rozpoznanie charakteru pracy pali wkręcanych w gruncie oraz określenie zależności pomiędzy wynikami sondowań CPT a oporami wkręcania i nośnością pali wkręcanych. W artykule zawarto opis przebiegu oraz podstawowe wyniki wykonanych badań.
Źródło:
Archives of Civil Engineering; 2011, 57, 1; 45-57
1230-2945
Pojawia się w:
Archives of Civil Engineering
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Fundamenty palowe. Cz. 1. Charakterystyka i zastosowanie
Piling Foundations. Part 1. Characteristics and Use
Autorzy:
Szruba, M.
Powiązania:
https://bibliotekanauki.pl/articles/365495.pdf
Data publikacji:
2014
Wydawca:
Nowoczesne Budownictwo Inżynieryjne
Tematy:
fundamenty palowe
pal
projektowanie
zastosowanie
pile foundation
design
application
Opis:
W czasach panowania rzymskiego cesarza Augusta jego architekt pisał: „Jeżeli zaś nie znajdzie się gruntu stałego, lecz do głębi sięgać będzie ziemia naniesiona lub bagnista, wtedy trzeba w tym miejscu ziemię wykopać i usunąć ją, a teren umocnić i osmalonymi palami olchowymi, oliwkowymi albo dębowymi i za pomocą machin jak najgęściej powbijać. Wolną przestrzeń między palami należy wypełnić węglem, a następnie założyć fundament z jak najsolidniejszego muru” [1]. Dziś wiele się w tej kwestii zmieniło.
During the reign of the Roman Emperor Augustus, his architect wrote: "If you do not find solid ground, and deposited or swampy earth goes deep down, then you need to dig up the ground in this place and remove it, and strengthen the area with scorched alder, olive, or oak wood piles, driving them in as deep as possible using machines. Free space between the piles should be filled with coal, and then, a foundation made with a wall as solid as possible should be set up". Today, many things have changed in this regard.
Źródło:
Nowoczesne Budownictwo Inżynieryjne; 2014, 4; 26-29
1734-6681
Pojawia się w:
Nowoczesne Budownictwo Inżynieryjne
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Metody obliczania nośności granicznej pali fundamentowych
Methods of computation of foundation piles failure load
Autorzy:
Rybak, J.
Powiązania:
https://bibliotekanauki.pl/articles/349282.pdf
Data publikacji:
2008
Wydawca:
Akademia Górniczo-Hutnicza im. Stanisława Staszica w Krakowie. Wydawnictwo AGH
Tematy:
pal
próbne obciążenie
nośność graniczna
pile
load test
failure load
Opis:
Wprowadzenie próbnych obciążeń dynamicznych znacząco zwiększyło niezawodność realizowanych robót palowych. Dla przykładu: w latach 2005-2007 liczba przebadanych pali prefabrykowanych przekraczała już średnio 2,5 na każde 1000 mb wbitych pali. Dla porównania wymagania normowe nakazują przebadanie niewiele ponad 1 pala na każde 100 (co przy średniej długości przekraczającej 10 m daje wskaźnik ok. 1,0 na każde 1000 mb). Szerokie wprowadzenie badań dynamicznych pali prefabrykowanych nie ograniczyło wcale liczby wykonywanych badań statycznych. Nie stanowią już one podstawowego badania nośności, mającego na celu weryfikację projektu, a raczej traktowane są jako test referencyjny dla większej liczby badań dynamicznych. Z tego powodu należy tak projektować badania statyczne, by w ich wyniku wyznaczyć nośność graniczną pala lub, co najmniej, uzyskać dane do wyznaczenia nośności granicznej przez ekstrapolację. W pracy przedstawiono metody obliczania nośności granicznej i wyniki obliczeń nośności granicznej dla przebadanych wcześniej pali. Przedstawiona w pracy metoda 80%, po jej przetestowaniu na większej liczbie badań, może być skutecznym narzędziem w obliczaniu nośności granicznej pali na podstawie badań statycznych.
The introduction of dynamic load tests considerably increased the reliability of implemented pile works. For example: in the years 2005-2007 the number of tested pre-cast concrete piles already exceeded the average 2,5 for every 1000 running metres of driven piles. Comparatively, in Polish Code regulations it is required to test not much more than 1 pile for each 100 (which, by the average pile length of more than 10 m, gives the ratio of 1,0 for every 100 running metres). The fact that the dynamic tests have become widespread does not at all mean that the amount of static tests has decreased. They ceased to be, however, the basic load capacity tests, whose goal was to verify the design, since now, the static tests are rather the reference test for a larger number of dynamic tests. For that reason, the static load tests must be designed in such way, so that they lead to the determination of failure load, or - at least - so that they make it possible to obtain the data necessary for the identification of failure load by extrapolation. This work presents the methods of the computation of pile failure load and the results of failure load calculations for the previously tested piles. The 80%-method described in the work, after it has been examined on a larger amount of tests, may be, in future, a functional tool in the computing of pile failure load on the basis of static tests.
Źródło:
Górnictwo i Geoinżynieria; 2008, 32, 2; 267-276
1732-6702
Pojawia się w:
Górnictwo i Geoinżynieria
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Decrease of the number of PAL macrocells for Moore FSM
Zmniejszenie zużycia makrokomórek PAL w automatach Moorea
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/154321.pdf
Data publikacji:
2009
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
PAL makrokomórka
CPLD
wbudowany blok pamięci
algorytmiczna maszyna stanów
Moore finite-state-machine
PAL macrocells
embedded memory blocks
algorithmic state machine
Opis:
Method of decrease in the number of PAL macrocells in logic circuit of Moore FSM is proposed. This method is based on the implementation of free outputs of embedded memory blocks to represent the code of the class of the pseudoequivalent states. The proposed approach allows minimizing hardware without decreasing of the digital system performance. An example of application of the proposed method is given.
Wzrost zużycia zasobów sprzętowych jest jednym z aktualnych problemów w logicznych układach jednostki sterującej. Specyficzną cechą układu PAL jest duża ilość wejść makrokomórek i ilość termów na makrokomórkę. Cechą automatów Moore'a jest istnienie pseudorównoważnych stanów i regularny charakter mikrooperacji, które daje się implementować z użyciem EMB (ang. Embedded Memory Blocks). W tym artykule proponowana jest metoda pozwalająca zmniejszyć wykorzystanie zużycia sprzętowego bez zmniejszania wydajności systemów cyfrowych, przy użyciu wyżej wspomnianych cech.
Źródło:
Pomiary Automatyka Kontrola; 2009, R. 55, nr 7, 7; 476-478
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł

Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies