Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "niskie napięcie" wg kryterium: Temat


Wyświetlanie 1-3 z 3
Tytuł:
A 2.3-dB NF CMOS low voltage LNA optimized for medical applications at 600MHz
Autorzy:
Borrego, R
Powiązania:
https://bibliotekanauki.pl/articles/397807.pdf
Data publikacji:
2013
Wydawca:
Politechnika Łódzka. Wydział Mikroelektroniki i Informatyki
Tematy:
DTMOS
balun
low voltage
low power
niskie napięcie
mała moc
Opis:
In this paper it is presented a balun LNA, with voltage gain control that combines a common-gate and common-source stage, in which transistors biased in triode region replace the resistive loads. This last approach in conjunction with a dynamic threshold reduction technique allows a low supply voltage operation. Furthermore, a significant chip area reduction can be exploited by adopting an inductor-less configuration. Simulations results with a 130 nm CMOS technology show that the gain is up to 19.3 dB and the NF is below 2.3 dB. The total dissipation is 4 mW, leading to an FOM of 2.26 for 0.6 V supply.
Źródło:
International Journal of Microelectronics and Computer Science; 2013, 4, 3; 87-91
2080-8755
2353-9607
Pojawia się w:
International Journal of Microelectronics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
A novel high-swing high-speed with 187 µW power consumption Common-Mode Feedback Block (CMFB) based on rail-to-rail technique
Autorzy:
Mahdavi, S.
Noruzpur, F.
Ghadimi, E.
Khanshan, T. M.
Powiązania:
https://bibliotekanauki.pl/articles/397734.pdf
Data publikacji:
2017
Wydawca:
Politechnika Łódzka. Wydział Mikroelektroniki i Informatyki
Tematy:
common-mode feedback
high-speed
low voltage
folded cascode
high swing
sprzężenie zwrotne dla sygnału wspólnego
niskie napięcie
kaskoda odwrócona
Opis:
This paper presents a new high-swing, high-speed and low power continuous-time Common-Mode Feedback Block (CMFB) based on rail-to-rail technique. The main purposes of the proposed idea are to achieve high-speed, low settling time error, large output swing, and low power as well. Moreover, applying the worst case simulation (initial condition 0 and 1.8 volts) on the proposed CMFB circuit, the output voltage can be settled in the desired level just after 1.18ns noticeably. The settling time error and the power consumption of the suggested common-mode feedback circuit are just 103|iV and 187µW with the power supply of 1.8 volts respectively. Meanwhile, DC gain and phase margin of the amplifier are 74dB and 67 degree correspondingly, and 0.5pF capacitor load is applied to the output nodes of the amplifier. It is noteworthy that, the proposed idea is a good candidate for low voltage applications too. Because it just needs 2 overdrive voltage (AV) to start its performance. Applying the proposed idea on the folded cascode amplifier it achieves SNDR of 68.68dB with the Effective Number of Bits (ENOB) 11.15 bits respectively. The proposed CMFB occupies an active area of 155.58µm2 (10.56µm*14.73µm). Finally, the proposed structure is simulated in whole process corner condition and different temperatures from -70°C to +70°C. Simulation results are performed using the HSPICE BSIM3 model of a 0.18µm CMOS technology.
Źródło:
International Journal of Microelectronics and Computer Science; 2017, 8, 2; 50-56
2080-8755
2353-9607
Pojawia się w:
International Journal of Microelectronics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Design of a novel cascoded CMOS OpAmp with high gain and ± 1.5 V power supply voltage
Autorzy:
Lipka, B
Kleine, U.
Scheytt, J. -C.
Schmalz, K.
Powiązania:
https://bibliotekanauki.pl/articles/397853.pdf
Data publikacji:
2010
Wydawca:
Politechnika Łódzka. Wydział Mikroelektroniki i Informatyki
Tematy:
niskie napięcie
CMOS wzmacniacz operacyjny
stopień kaskodowy
zagnieżdżona kompensacja Millera
low voltage
CMOS operational amplifier
cascoded stage
nested Miller compensation
Opis:
The design of a novel CMOS operational amplifier with two differential input stages is described. Prototype circuits have been fabricated and measured successfully. By using a nested Miller compensation the stability of the operational amplifier is ensured. The layout has been created automatically by using the ALADIN tool [6-9]. The small signal model for the amplifier is depicted and the test results are presented.
Źródło:
International Journal of Microelectronics and Computer Science; 2010, 1, 1; 15-18
2080-8755
2353-9607
Pojawia się w:
International Journal of Microelectronics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-3 z 3

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies