Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "circuit synthesis" wg kryterium: Temat


Wyświetlanie 1-7 z 7
Tytuł:
Many-Valued Gates for Reducing the Chip-Area of Integrated Circuits
Autorzy:
Novikov, S.
Powiązania:
https://bibliotekanauki.pl/articles/92803.pdf
Data publikacji:
2007
Wydawca:
Uniwersytet Przyrodniczo-Humanistyczny w Siedlcach
Tematy:
programmable logic array
logical synthesis
semi-custom integrated circuit
many valued gate
reducing of chip-area
Opis:
In this paper are proposed new many-valued gates K-PLA, T(2/K) and T(K/2) for a logical synthesis of digital integrated circuits. The semi-custom integrated circuit K-PLA has the architecture of a Programmable Logic Array of a type AND-OR and includes new K-valued valves MAX, MIN and GATE(A,j). A gate T(2/K) ( T(K/2)) is intended for transformation binary (K-valued ) entrance words into K-valued (binary) output words. The method of the logical synthesis with the use K-PLA, T(2/K) and T(K/2) allows to reduce nearly three times the chip-area, which is essential for placing of the circuit’s realization of the system of partial Boolean functions .
Źródło:
Studia Informatica : systems and information technology; 2007, 1(8); 7-17
1731-2264
Pojawia się w:
Studia Informatica : systems and information technology
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Synteza odwracalnych układów logicznych
Synthesis of reversible logic circuits
Autorzy:
Kerntopf, P.
Powiązania:
https://bibliotekanauki.pl/articles/155614.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
odwracalne bramki logiczne
algorytmy syntezy odwracalnych układów
reversible logic gates
algorithms for reversible circuit synthesis
Opis:
Opracowywanie metod syntezy binarnych odwracalnych układów logicznych rozpoczęto niedawno. Artykuł zawiera krótki przegląd publikacji na ten temat, w tym wyniki autora.
The development of synthesis methods for binary reversible logic circuits has started recently. The paper presents a brief survey of publications on the topic including the author's results.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 7, 7; 78-80
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Synthesis of FSMs Based on Architectural Decomposition with Joined Multiple Encoding
Autorzy:
Bukowiec, A.
Powiązania:
https://bibliotekanauki.pl/articles/227248.pdf
Data publikacji:
2012
Wydawca:
Polska Akademia Nauk. Czytelnia Czasopism PAN
Tematy:
Boolean algebra
circuit synthesis
field programmable gate array (FPGA)
sequential circuits
Opis:
The method of synthesis of the logic circuit of finite state machine (FSM) with Mealy's outputs is proposed in this paper. Proposed method is based on the innovate encoding of microinstructions split into subsets. Code of microinstruction is represented as a part of current state code and code of microinstruction inside of current subset. It leads to realization of FSM as s double-level structure. It leads to diminishing of number of variables required for encoding of microinstructions. Such approach permits to decrease the number of required outputs of combinational part of FSM.
Źródło:
International Journal of Electronics and Telecommunications; 2012, 58, 1; 35-41
2300-1933
Pojawia się w:
International Journal of Electronics and Telecommunications
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Synteza układów odwracalnych metodą różnicową
Difference method of reversible circuits synthesis
Autorzy:
Skorupski, A.
Pawłowski, M.
Gracki, K.
Kerntopf, P.
Powiązania:
https://bibliotekanauki.pl/articles/152913.pdf
Data publikacji:
2013
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
odwracalne układy logiczne
projektowanie układów
reversible logic circuits
circuit synthesis
Opis:
W niniejszej pracy przedstawiony jest prosty algorytm projektowania układów odwracalnych. Proponowany algorytm polega na wyznaczeniu dla danej funkcji zbioru bramek (nazywanego zbiorem bramek pierwszych), które mogą znajdować się na początku układu kaskadowego realizującego zadaną funkcję. Po wyznaczeniu takiego zbioru można wybrać jeden z jego elementów, a następnie powtórzyć algorytm dla tzw. funkcji resz-towej. Postępuje się tak, aż do momentu, gdy funkcja resztowa stanie się funkcją identycznościową. Liczba iteracji algorytmu jest równa liczbie bramek projektowanej kaskady.
Research on reversible logic circuits is motivated by advances in quantum computing, nanotechnology and low-power design. Im-plementation of such functions is realized by special gates. These gates always form a cascade circuit. Minimization of such circuits is a very difficult problem. In this paper a novel concept of synthesis of reversible logic is presented. For simplicity, the method is described for three variables only but it is scalable for more variables. The proposed method is based on XOR function applied to input and output sides of the truth table of a function to be synthesized. The result of applying XOR function indicates bits in the truth table which have to be changed by reversible gates. Due to this property the number of analyzed gates is small. We present the comparison of three variants of the difference method. Each of them leads to different numbers of 3-variable functions for which exact optimal circuits have been found.
Źródło:
Pomiary Automatyka Kontrola; 2013, R. 59, nr 8, 8; 784-786
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Zastosowanie syntezy i analizy obwodów elektrycznych do wyznaczania oporów naczyniowych tkanki mózgowej
The use of the synthesis and analysis of the electrical circuits for determining the brain tissue vascular resistance
Autorzy:
Muc, A.
Szarmach, A.
Szurowska, E.
Dzierżanowski, J.
Powiązania:
https://bibliotekanauki.pl/articles/277417.pdf
Data publikacji:
2014
Wydawca:
Sieć Badawcza Łukasiewicz - Przemysłowy Instytut Automatyki i Pomiarów
Tematy:
synteza obwodów
zastępczy schemat obwodowy
tkanka mózgowa
perfuzja TK
synthesis of circuits
equivalent electric circuit
brain tissue
perfusion TC
Opis:
W pracy przedstawiono schemat obwodowy odwzorowujący przepływ krwi przez tkankę mózgową oraz metodę identyfikacji jego parametrów elektrycznych na podstawie rzeczywistych danych medycznych otrzymanych w wyniku zastosowania nieinwazyjnych procedur zabiegowych. Celem modelowania i identyfikacji jest usprawnienie diagnostyki patologii mózgowych o podłożu naczyniowym. Podczas identyfikacji uwzględniono średnie wartości regionalnego przeływu krwi (rCBF) i ciśnienia tętniczego (MAP), którym w schemacie obwodowym odpowiada stały prąd i napięcie. Dysponując jedynie stałym napięciem i prądem syntezowano obwód prądu stałego, w którym rezystancjom odpowiadają wypadkowe opory naczyniowe warstw skanowanej tkanki mózgowej. Praca została wykonana w ramach projektu „Interdyscyplinarna kadra akademicka na rzecz rozwoju gospodarki opartej na wiedzy” współfinansowanego ze środków Unii Europejskiej w ramach Europejskiego Funduszu Społecznego.
In this study, the results of computed tomography perfusion (p-CT) was used to create a model of blood flow through the brain tissue as a constant current circuit. The equivalent electric circuit of the blood flow has been developed on the basis of similarities between electrical engineering and haemodynamics. Created model allows us to determine the additional hemodynamic brain blood flow in the form of resistance. The resistances in circuit are corresponding to vascular resistance for the individual layers and the entire scanned area of the brain. The mathematical model that results from the electric circuit, allows the analysis of the relationship between the layers of p-CT. The purpose of the modeling of brain tissue using an electrical circuit and then the identification of his parameters is a need to improve the diagnosis of cerebral vascular pathology. This work was financially supported by the European Community from the European Social Fund within the INTERKADRA project.
Źródło:
Pomiary Automatyka Robotyka; 2014, 18, 3; 107-111
1427-9126
Pojawia się w:
Pomiary Automatyka Robotyka
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Equivalent diagrams of fractional order elements
Autorzy:
Różowicz, Sebastian
Włodarczyk, Maciej
Zawadzki, Andrzej
Powiązania:
https://bibliotekanauki.pl/articles/27324011.pdf
Data publikacji:
2023
Wydawca:
Polska Akademia Nauk. Czasopisma i Monografie PAN
Tematy:
fractional order derivative
Laplace transform for fractional order systems
CFE method
circuit synthesis
numerical experiments
Opis:
This paper presents equivalent impedance and operator admittance systems for fractional order elements. Presented models of fractional order elements of the type: sαL,sub>α and 1/sαCsub>α, (0 α 1) were obtained using the Laplace transform based on the expansion of the factor sign to an infinite fraction with varying degrees of accuracy – the continued fraction expansion method (CFE). Then circuit synthesis methods were applied. As a result, equivalent circuit diagrams of fractional order elements were obtained. The obtained equivalent schemes consist both of classical RLC elements, as well as active elements built based on operational amplifiers. Numerical experiments were conducted for the constructed models, presenting responses to selected input signals.
Źródło:
Archives of Control Sciences; 2023, 33, 4; 801--827
1230-2384
Pojawia się w:
Archives of Control Sciences
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Optimal SAT Solver Synthesis of Quantum Circuits Representing Cryptographic Nonlinear Functions
Autorzy:
Jagielski, Adam
Powiązania:
https://bibliotekanauki.pl/articles/27311913.pdf
Data publikacji:
2023
Wydawca:
Polska Akademia Nauk. Czasopisma i Monografie PAN
Tematy:
quantum computing
circuit synthesis
cryptography
satisfiability problem
Opis:
In this article we present a procedure that allows to synthesize optimal circuit representing any reversible function within reasonable size limits. The procedure allows to choose either the NCT or the MCT gate set and specify any number of ancillary qubits to be used in the circuit. We will explore efficacy of this procedure by synthesizing various sources of nonlinearity used in contemporary symmetric ciphers and draw conclusions about properties of those transformations in quantum setting. In particular we will try to synthesize optimal circuit representing ASCON cipher SBOX which recently won NIST competition for Lightweight Cryptography standard.
Źródło:
International Journal of Electronics and Telecommunications; 2023, 69, 2; 261--267
2300-1933
Pojawia się w:
International Journal of Electronics and Telecommunications
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-7 z 7

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies