Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "asynchronous" wg kryterium: Temat


Tytuł:
A comparison of ATM and IP QoS network capabilities for handling LAN traffic with QoS differentiation
Autorzy:
Bęben, A.
Burakowski, W.
Pyda, P.
Powiązania:
https://bibliotekanauki.pl/articles/309369.pdf
Data publikacji:
2003
Wydawca:
Instytut Łączności - Państwowy Instytut Badawczy
Tematy:
traffic control
IP QoS
asynchronous transfer mode
Opis:
Now, a network operator must choose between two packet switched technologies for providing QoS in WAN networks, which are ATM and IP QoS [3, 4, 9]. As ATM has reached the maturity with capabilities for offering a number of different network services (i.e. CBR, VBR, ABR, UBR, GFR), the IP QoS with network services like expedited forwarding, assured forwarding, etc. is still at developing phase but never-theless is commonly regarded as capable to guarantee in near future similar QoS level as ATM. This paper tries to compare the efficiency of the mentioned technologies (in case of IP QoS network the AQUILA network concept [1, 2] is investigated) for handling traffic generated by LANs with QoS differentiation. This is extremely required since the applications running in LAN differ in QoS requirements and emitted traffic profiles (streaming, elastic). Therefore, a classification process of outgoing LAN traffic into predefined sub-streams should be performed at the entry point to WAN network (edge ATM switch or IP router). Furthermore, particular sub-streams are submitted to adequate WAN network service, available in ATM or IP QoS. The paper presents the experimental results, measured in the test bed, corresponding to QoS level and QoS differentiation provided by ATM and IP QoS core.For this purpose, a set of representative applications currently available to a LAN user was selected demanding from the core different QoS level. They correspond to streaming applications like VoIP with QoS objectives represented mainly by packet delay characteristics and elastic applications controlled by TCP protocol with minimum guaranteed through-put/goodput as target.
Źródło:
Journal of Telecommunications and Information Technology; 2003, 4; 25-31
1509-4553
1899-8852
Pojawia się w:
Journal of Telecommunications and Information Technology
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
ASimJava: a Java-based library for distributed simulation
Autorzy:
Niewiadomska-Szynkiewicz, E.
Sikora, A.
Powiązania:
https://bibliotekanauki.pl/articles/308988.pdf
Data publikacji:
2004
Wydawca:
Instytut Łączności - Państwowy Instytut Badawczy
Tematy:
parallel computations
parallel asynchronous simulation
computer networks simulation
Opis:
The paper describes the design, performance and applications of ASimJava, a Java-based library for distributed simulation of large networks. The important issues associated with the implementation of parallel and distributed simulation are discussed. The focus is on the effectiveness of different synchronization protocols implemented in ASimJava. The practical example -computer network simulation - is provided to illustrate the operation of the presented software tool.
Źródło:
Journal of Telecommunications and Information Technology; 2004, 3; 12-17
1509-4553
1899-8852
Pojawia się w:
Journal of Telecommunications and Information Technology
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Distributed asynchronous algorithms in the Internet - new routing and traffic control methods
Autorzy:
Karbowski, A.
Powiązania:
https://bibliotekanauki.pl/articles/309014.pdf
Data publikacji:
2005
Wydawca:
Instytut Łączności - Państwowy Instytut Badawczy
Tematy:
computer networks
optimization
shortest path
traffic control
decomposition
distributed computations
asynchronous algorithms
Opis:
The paper presents several new algorithms concerning the third (network) and the fourth (transport) layer of ISO/OSI network model. For the third layer two classes of the shortest paths algorithms - label correcting and auction algorithms - are proposed. For the fourth layer an application of price decomposition to network optimization and Internet congestion control is suggested.
Źródło:
Journal of Telecommunications and Information Technology; 2005, 3; 29-36
1509-4553
1899-8852
Pojawia się w:
Journal of Telecommunications and Information Technology
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Contactless multipolar double-fed asynchronous generator for windmills
Autorzy:
Levin, M.
Pugachov, V.
Ribickis, L.
Zhiravetska, A.
Powiązania:
https://bibliotekanauki.pl/articles/262719.pdf
Data publikacji:
2006
Wydawca:
Akademia Górniczo-Hutnicza im. Stanisława Staszica w Krakowie
Tematy:
doubly-fed
multipole
asynchronous generator
contactless
teeth-zone
module
Opis:
A multipolar contactless doubly-fed asynchronous generator is considered where the primary and secondary generation windings are arranged on the teeth of the stator, while the rotor is tooth-like and without windings. Analytical treatment of such a generator has been performed and the basic equations that allow the parameters and performance of the machine to be calculated in generation mode of operation have been obtained. The results of experimental investigations are presented for the physical model of the generator and comparison with the calculation data is given.
Źródło:
Electrical Power Quality and Utilisation. Journal; 2006, 12, 2; 53-57
1896-4672
Pojawia się w:
Electrical Power Quality and Utilisation. Journal
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Distributed, asynchronous algorithms for network control with contracted flow rates - a review
Autorzy:
Karbowski, A.
Powiązania:
https://bibliotekanauki.pl/articles/308928.pdf
Data publikacji:
2006
Wydawca:
Instytut Łączności - Państwowy Instytut Badawczy
Tematy:
computer networks
asynchronous algorithms
distributed optimization
routing
service level agreement
service quality
Opis:
The paper reviews current algorithms for distributed, asynchronous control of networks when the customer is guaranteed to get some predetermined (e.g., as a part of a service level agreement - SLA) values of flow. Two cases are considered - both with single and multiple commodity. It is assumed, that the flow cost functions are convex with special attention devoted to linear and strictly convex cases.
Źródło:
Journal of Telecommunications and Information Technology; 2006, 4; 46-52
1509-4553
1899-8852
Pojawia się w:
Journal of Telecommunications and Information Technology
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Dynamika silnika indukcyjnego z uszkodzoną klatką wirnika
Dynamics of induction motor with broken rotor bars
Autorzy:
Sołbut, A.
Powiązania:
https://bibliotekanauki.pl/articles/327858.pdf
Data publikacji:
2006
Wydawca:
Polska Akademia Nauk. Polskie Towarzystwo Diagnostyki Technicznej PAN
Tematy:
maszyna asynchroniczna
diagnostyka
modelowanie
symulacja
asynchronous motor
diagnostics
modeling
simulation
Opis:
W artykule przedstawiono model matematyczny oraz program symulacyjny dynamiki silnika asynchronicznego uwzględniający uszkodzenia klatki wirnika. Prezentowany program zrealizowano przy użyciu techniki programowania obiektowego w języku C++. Rozwiązanie takie daje możliwość szybkiej budowy aplikacji ułatwiającej testowanie algorytmów diagnostycznych.
The mathematical model and a program for simulation of dynamics of an asynchronous motor, including the damages of rotor bars, are presented in the paper. The presented program has been implemented using object-oriented programming techniques in C++ language. Such a solution gives an ability of quick building of applications, which can be used for testing of diagnostic algorithms.
Źródło:
Diagnostyka; 2006, 4(40); 89-92
1641-6414
2449-5220
Pojawia się w:
Diagnostyka
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Ograniczenia skalowalności systemów asynchronicznych
Scalability limitations of asynchronous systems
Autorzy:
Grabowski, F.
Strzałka, D.
Powiązania:
https://bibliotekanauki.pl/articles/155694.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
skalowalność
system asynchroniczny
nieekstensywność
scalability
asynchronous system
nonextesitivity
Opis:
Referat dotyczy ograniczeń skalowalności systemów asynchronicznych. Istotą badań był wpływ procesów o charakterze długoterminowym na degradację wydajności i czasu odpowiedzi systemu o skończonych zaso-bach. Pokazano, że generowanie procesów o charakterze długoterminowym można wyjaśnić na bazie termodynamiki nieekstensywnej.
This paper deals with scalability limitations of asynchronous systems, Fig. 1. The impact of long-term processes on system performance degradation and response time, Fig. 4, has been investigated. As starting point of analysis we assume that asynchronous system is complex system in contrast to traditional models which based on simple systems, Fig. 2. This mean that investigations concern of influence of all system components together on performance disturbances in contradiction to independent particular component in the case of classical models. The idea presented in this paper shows how complex system behavior provide a good perspective to analysis and application asynchronous system.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 7, 7; 6-8
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Universal Asynchronous Sensor Interfaces
Autorzy:
Meijer, G.
Powiązania:
https://bibliotekanauki.pl/articles/155350.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
smart sensor systems
sensor interfaces
smart sensors
asynchronous interfaces
Opis:
Sensor interfaces should provide an output signal that can be read out by a microcontroller. This paper shows, that besides digital output signals also time-modulated signals are suited to be read out by microcontrollers. It is shown, that the attractive features of time-modulated signals concern the simplicity of the circuits and the flexibility of the signal processing. It is shown that precision interface chips can be implemented with low-cost CMOS technology. To make the interface chips universal, specific physical problems for typical applications and measurements have been taken into account. Interface chips in which dedicated measurement techniques have been applied, including autocalibration, two-port measurement and advanced chopping, can be very users friendly. Moreover, these techniques enable selective detection of the measurand with a high immunity for parasitic effects of the sensing elements, and for the effects of the connecting wires. As case studies, interface systems have been presented for capacitive sensors, resistive-bridge sensors.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 9 bis, 9 bis; 1-8
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Modernizacja systemu napędu elektrycznego zespołu trakcyjnego EN57 z zastosowaniem silników asynchronicznych
Modernisation of the system of the electric drive of the emu class EN57 with applying asynchronous engines
Autorzy:
Biliński, J.
Frydrysiak, R.
Gmurczyk, E.
Powiązania:
https://bibliotekanauki.pl/articles/249754.pdf
Data publikacji:
2008
Wydawca:
Instytut Naukowo-Wydawniczy TTS
Tematy:
napęd elektryczny
silnik asynchroniczny
zespół trakcyjny
asynchronous engine
electric drive
Opis:
Elektryczne zespoły trakcyjne serii EN/EW/ED były zaprojektowane w większości przez Centralne Biuro Konstrukcyjne Przemysłu Taboru Kolejowego (późniejszy Ośrodek Badawczo-Rozwojowy Pojazdów Szynowych) w Poznaniu i wyprodukowane przez Fabrykę Wagonów "Patawag" Wrocław. Przeznaczone były do obsługi ruchu aglomeracyjnego i podmiejskiego, ale często wykorzystywano je również dla realizacji ruchu regionalnego i międzyregionalnego. Obecnie zespoły są eksploatowane w większości przez PKP Przewozy Regionalne, spółki "Szybka Kolej Miejska" w Gdyni, "Szybka Kolej Miejska" w Warszawie oraz przez spółkę "Koleje Mazowieckie"
Źródło:
TTS Technika Transportu Szynowego; 2008, 12; 36-40
1232-3829
2543-5728
Pojawia się w:
TTS Technika Transportu Szynowego
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Zastosowanie grafu niezgodności i dopełnień w procesie kodowania automatów asynchronicznych
An application of the Incompatibility and Complement Graph to asynchronous FSM coding
Autorzy:
Kania, D.
Kulisz, J.
Powiązania:
https://bibliotekanauki.pl/articles/156212.pdf
Data publikacji:
2008
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
problem pokrycia i dopełnienia
teoria grafów
kodowanie stanów
sekwencyjne układy asynchroniczne
covering and complement problem
graph theory
state assignment
asynchronous FSMs
Opis:
W artykule przedstawiono przykład zastosowania nowego rodzaj grafu - grafu niezgodności i dopełnień. Specyficzną cechą tego grafu jest to, że zawiera on dwa rodzaje krawędzi: krawędzie skojarzone z relacjami niezgodności oraz krawędzie skojarzone z relacjami dopełniania. Graf może być wykorzystywany w szeregu problemów optymalizacyjnych, w których rozważane są relacje niegodności i dopełniania wzorców bitowych. W artykule zaprezentowano wykorzystanie grafu w procesie kodowania stanów asynchronicznych układów sekwencyjnych. Przedstawiono też odpowiednie algorytmy tworzenia grafu i kolorowania jego wierzchołków.
The paper presents an application of a novel concept of graph - the Incompatibility and Complement Graph. A specific feature of the graph is that it contains two kinds of edges: connecting mutually incompatible nodes, and connecting mutually complementing nodes [3, 4]. The graph can be useful in certain class of optimization problems, in which compatibility of bit patterns in both the true and the complemented form has to be analyzed [5]. An example of such a problem is covering analysis in asynchronous FSM coding. The relevant coding method was presented by Tracey [1]. The method consists of several steps. In one of the steps a Boolean matrix is built, describing partitions of the relevant state set, which are required to provide coding free form critical races. In the subsequent step the Boolean matrix has to be reduced. During this step compatibility of the matrix rows both in the true, and the complemented form has to be analysed. For this purpose the Row Incompatibility and Complement graph can be used. The paper presents a simple example explaining the method. Appropriate algorithms for the graph building (Fig. 3) and colouring (Fig. 4) are also presented.
Źródło:
Pomiary Automatyka Kontrola; 2008, R. 54, nr 8, 8; 486-488
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Projektowanie złożonych systemów elektronicznych w postaci asynchronicznej - analiza układów i narzędzi
Design of complex electronic systems in the asynchronous form - analysis of circuits and tools
Autorzy:
Stachańczyk, D.
Powiązania:
https://bibliotekanauki.pl/articles/154323.pdf
Data publikacji:
2009
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
projektowanie układów asynchronicznych
projektowanie procesorów asynchronicznych
komponent wirtualny
komponent asynchroniczny
asynchronous circuit design
asynchronous processor design
asynchronous virtual components
Opis:
Pomimo złożoności problemu syntezy i ograniczonej dostępności narzędzi wspomagających proces projektowania potencjalne korzyści wynikające z zastosowania architektury asynchronicznej powodują, że problemem realizacji tego typu układów interesuje się coraz więcej ośrodków badawczych na całym świecie. W artykule przedstawiono wybrane zagadnienia związane z projektowaniem systemów asynchronicznych oraz ich najważniejsze zalety w stosunku do układów synchronicznych. Przedstawiona została również analiza wybranych asynchronicznych procesorów oraz przegląd dostępnych narzędzi wspomagających projektowanie układów asynchronicznych.
Substantial complexity of the synthesis problem and limited selection of tools supporting asynchronous circuit design cause that most of the designed nowadays electronic systems are implemented in a synchronous form. Unlike synchronous circuits that use a clock signal to synchronise data flow, in a case of asynchronous circuits the implementation of additional logic to control data flow is required. This causes that design of an asynchronous circuit is more problematic and the fabricated chip occupies more silicon area. On the other hand, the asynchronous implementation of the complex electronic system can bring several significant advantages over synchronous circuits. The most important asynchronous circuit features are low power consumption, less emission of electromagnetic noise and high operation speed. Therefore, despite an increased design complexity, more and more research and design groups are interested in asynchronous circuit design nowadays. The research carried out is mainly focused on the design of asynchronous processors whose performance could be the same or even better than synchronous equivalents and which would consume much less energy at the same time. The most important, existing implementations of different asynchronous processors are discussed in the paper. The described processors have usually been designed manually, mostly at transistor level, so their designs have been very complex and time consuming. Since the choice of the efficient EDA tools supporting asynchronous circuit design is still very limited, some relevant examples of the existing tools are also presented in the paper.
Źródło:
Pomiary Automatyka Kontrola; 2009, R. 55, nr 7, 7; 473-475
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
System bieżącego monitorowania pracy maszyn oraz precyzyjnego diagnozowania stanów awaryjnych
Intelligent logger for monitoring the operation of electric motors
Autorzy:
Noga, M.
Mikoś, Z.
Wróbel, G.
Hayduk, G.
Jachimski, M.
Kwasnowski, P.
Ożadowicz, A.
Powiązania:
https://bibliotekanauki.pl/articles/256204.pdf
Data publikacji:
2009
Wydawca:
Sieć Badawcza Łukasiewicz - Instytut Technologii Eksploatacji - Państwowy Instytut Badawczy
Tematy:
system sterowania
automatyka przemysłowa
napęd synchroniczny
napęd asynchroniczny
monitoring
diagnostyka
control system
synchronous motor
asynchronous motor
process automation
Opis:
W artykule opisana została realizacja systemu monitorowania pracy napędów średniej i dużej mocy, pozwalającego na rejestrację parametrów pracy zarówno ruchowych, jak i awaryjnych. System umożliwia akwizycję istotnych parametrów napędu w trakcie normalnej pracy, jak i przede wszystkim analizę post faktum danych pomiarowych zapamiętanych w trakcie awarii napędu. Pomiary trójfazowych prądów i napięć napędu realizowane i zapamiętywane są z okresem minimalnie 1 ms, a pomiary dodatkowych parametrów jak na przykład temperatury łożysk, prąd wzbudzenia, czy też stan zabezpieczeń napędu są realizowane i zapamiętywane z okresem 1 s. Wszystkie dane pomiarowe mogą być na bieżąco transmitowane do systemu nadrzędnego za pomocą łącza RS485 lub opcjonalnie Ethernet z częstotliwością 1 s, a w przypadku zaistnienia stanu awaryjnego dane szybkie (1 ms) zapamiętane przed, jak i po wystąpieniu awarii mogą być pobrane przez system nadrzędny w celu przeprowadzenia analizy przyczyn wystąpienia uszkodzenia napędu.
The paper describes the architecture and features of the logger for monitoring the operation of asynchronous and synchronous motors. This logger has been developed and tested at the Department of Drive Automation and Industrial Equipment AGH-UST. Medium and high power motors used in industry require particular and careful supervision due to the required operational reliability and very high costs of failures. The possibility of analysing motor operation parameters registered before failure occurrence is very important for the proper diagnosis of the failure cause. In many cases, particularly in older process installations, even high power motors are equipped with very simple protection and monitoring systems. These systems do not allow the determination of the causes of many failures, such as motor overload, line voltage drop, or synchronous motor de-energising. First the specification of the logger is presented. The logger can monitor up to six (three currents and three voltages) analogue signals with a 1 ms sampling period and up to four analogue signals with a sampling period of 1 s. Additionally, four binary signals can be acquired within the period of 1 ms. All signal inputs are galvanically separated. All acquired signals are written to a cyclic buffer that allows the storage of samples acquired in the latest 1200 s. Additionally, the data acquired with a slow acquisition rate may be continuously transmitted via communication interface (RS-485 communication interface and optionally Ethernet interface with TCP/IP protocol). Each analogue signal may be compared with a user-defined threshold. The comparison of results and binary input signals may be used to define a Boolean function, the result of which may stop data acquisition to the cyclic buffer. Then the data acquired with a faster rate may be downloaded from the logger. Transmission of the data acquired with the slower rate is not interrupted. The second part describes logger hardware and the basic functions of the software. Logger hardware is based on two AT91SAM7X256 ARM microcontrollers connected to each other via a SPI interface. One microcontroller acquires 6 analogue and 4 binary signals with a 1 ms rate. The second one acquires 4 analogue signals with a 1 s rate and handles RS-485, Ethernet, and SD format flash memory interfaces. Logger application software is run under FreeRTOS real time operating system control. Application software consists of several modules: data fast and slow acquisition modules, interprocessor communication module, cyclic buffer handling module, and communication interfaces handling modules.
Źródło:
Problemy Eksploatacji; 2009, 2; 51-60
1232-9312
Pojawia się w:
Problemy Eksploatacji
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Wirtualne metody nauczania w odniesieniu do przedmiotu techniki komputerowe w projektowaniu CAD
On-line methods of teaching related to the computer techniques in the projections of CAD
Autorzy:
Mazur, R.
Powiązania:
https://bibliotekanauki.pl/articles/369841.pdf
Data publikacji:
2009
Wydawca:
Zachodniopomorski Uniwersytet Technologiczny w Szczecinie. Wydawnictwo Uczelniane ZUT w Szczecinie
Tematy:
e-learning
blended-learning
tryb synchroniczny
tryb asynchroniczny
stanowisko komputerowe
blended learning
synchronous mode
asynchronous mode
computer stand
Opis:
W dobie społeczeństwa informacyjnego zasobność wiedzy i szybkość przepływu informacji ma podstawowe znaczenie dla rozwoju społecznego i wzrostu gospodarczego. Tworzenie więc efektywnych systemów komunikacyjnych opartych na nowoczesnych systemach teleinformatycznych odpowiadających współczesnym wymaganiom rynkowym staje się wręcz koniecznością. W związku z tym, wykorzystanie podstawowych usług teleinformatycznych w różnych strukturach oświatowych, wydaje się nieuniknione.
E-learning-gaining knowledge via the Internet, cutting out the traditional way: professor-student. On-line methods of teaching related to the computer techniques in the projections of CAD. What follows, the usage of the basic IT help in the world of science seems to be inevitable.
Źródło:
Przestrzeń i Forma; 2009, 11; 161-168
1895-3247
2391-7725
Pojawia się w:
Przestrzeń i Forma
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Analysis of current harmonics in 3kV DC catenary caused by specific current harmonics of an asynchronous motor
Analiza harmonicznych prądu w sieci trakcyjnej 3kV DC spowodowanych szczególnymi harmonicznymi prądu silnika asynchronicznego
Autorzy:
Lewandowski, M.
Powiązania:
https://bibliotekanauki.pl/articles/224241.pdf
Data publikacji:
2010
Wydawca:
Polska Akademia Nauk. Czytelnia Czasopism PAN
Tematy:
trakcja elektryczna
silnik asynchroniczny
harmoniczne prądu
electric traction system
asynchronous motor
current harmonics
Opis:
The mathematical model of vehicle supply system as welI as the mathematical model of main circuit of locomotive with asynchronous motors have been described in this article. The necessity of analysis of disturbances caused by distorted current run of drive motors emerged together with the introduction of high power vehicles with power eIectronic converters. Analysis of the compatibility of traction high current circuits with circuits of the signal and traffic controI systems requires the knowledge of current spectrum in a catenary, which has been taken by a vehicle. The author has described the algebraic method of calculating of the spectrum amplitudes in a catenary. It does not require laborious and time-consuming simulations of a system, which considerably decreases preliminary costs of designation and dimensioning of a vehicle drive system.
W artykule opisano model matematyczny systemu zasilania pojazdu oraz obwodu głównego lokomotywy z silnikami asynchronicznymi. Wraz z wprowadzeniem pojazdów przekształtnikowych dużej mocy zaistniała konieczność analizy oddziaływań zakłócających wywołanych odkształconym przebiegiem prądów silników napędowych. Analiza kompatybilności obwodów silnoprądowych trakcji z obwodami widma prądu w sieci trakcyjnej wywołanego przez pojazd. Autor opisał metodę algebraiczną obliczania amplitud widma w sieci trakcyjnej. Nie wymaga ona żmudnyvh i czasochłonnych symulacji systemu co w znacznej mierze zmniejsza wstępne koszty projektowania i wymiarowania systemu napędowego pojazdu.
Źródło:
Archives of Transport; 2010, 22, 3; 289-301
0866-9546
2300-8830
Pojawia się w:
Archives of Transport
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Fault tolerant control of switched nonlinear systems with time delay under asynchronous switching
Autorzy:
Xiang, Z.
Wang, R.
Chen, Q.
Powiązania:
https://bibliotekanauki.pl/articles/929592.pdf
Data publikacji:
2010
Wydawca:
Uniwersytet Zielonogórski. Oficyna Wydawnicza
Tematy:
opóźnienie czasowe
sterowanie tolerujące uszkodzenia
układ komutowany
układ nieliniowy
time delay
fault tolerant control
switched nonlinear systems
asynchronous switching
Opis:
This paper investigates the problem of fault tolerant control of a class of uncertain switched nonlinear systems with time delay under asynchronous switching. The systems under consideration suffer from delayed switchings of the controller. First, a fault tolerant controller is proposed to guarantee exponentially stability of the switched systems with time delay. The dwell time approach is utilized for stability analysis and controller design. Then the proposed approach is extended to take into account switched time delay systems with Lipschitz nonlinearities and structured uncertainties. Finally, a numerical example is given to illustrate the effectiveness of the proposed method.
Źródło:
International Journal of Applied Mathematics and Computer Science; 2010, 20, 3; 497-506
1641-876X
2083-8492
Pojawia się w:
International Journal of Applied Mathematics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł

Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies