Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "STT" wg kryterium: Temat


Wyświetlanie 1-3 z 3
Tytuł:
Modelling of spintronic devices for application in random access memory
Modelowanie urządzeń spintronicznych do zastosowania w pamięci o dostępie swobodnym RAM
Autorzy:
Politanskyi, Ruslan
Vistak, Maria
Veryga, Andriy
Ruda, Tetyana
Powiązania:
https://bibliotekanauki.pl/articles/408022.pdf
Data publikacji:
2020
Wydawca:
Politechnika Lubelska. Wydawnictwo Politechniki Lubelskiej
Tematy:
STT-MRAM
spin-polarized current
binary symmetric channel
prąd spolaryzowany spinowo
symetryczny kanał binarny
Opis:
The article analyzes the physical processes that occur in spin-valve structures during recording process which occurs in high-speed magnetic memory devices.Considered are devices using magnetization of the ferromagnetic layer through transmitting magnetic moment bypolarized spin (STT-MRAM).Basic equations are derived to model the information recording process in the model of symmetric binary channel.Because the error probability arises from the magnetization process, a model of the magnetization process is formed, which is derived from the Landau-Lifshitz-Gilbert equations under the assumption of a single-domain magnet. The choice of a single-domain model is due to the nanometer size of the flat magnetic layer. The developed method of modeling the recording process determines the dependence of such characteristics as the bit error probability and the rate of recording on two important technological characteristics of the recording process: the value of the current and its duration. The endresult and the aim of the simulation is to determine the optimal values of the current and its duration at which the speed of the recording process is the highest for a given level of error probability. The numerical values of the transmission rate and error probability were obtained for a wide range of current values (10–1500 μA) and recording time of one bit (1–70 ns),and generally correctly describe the process of information transmission. The calculated data were compared with the technical characteristics of existing industrial devices and devices which are the object of the scientific research.The resulting model can be used to simulate devices using different values of recording currents: STT-MRAM series chips using low current values (500-100 μA), devices in the stage of technological design and using medium current values (100–500 μA) and devices that are the object of experimental scientific research and use high currents (500–1000 μA).The model can also be applied to simulate devices with different data rates, which have different requirements for both transmission speed and bit error probability. In this way, the model can be applied to both high-speed memory devices in computer systems and signal sensors, which are connected to sensor networks or connected to the IoT.
W tym artykule analizowane są procesy fizyczne zachodzące w strukturach zaworów spinowych podczas procesu rejestrowania informacji, który występuje w urządzeniach z szybką pamięcią magnetyczną. Obiektem badańsą urządzenia wykorzystujące magnetyzację warstwy ferromagnetycznej poprzez przenoszenie momentu magnetycznego za pomocą spolaryzowanegospinu(STT-MRAM).Wyprowadzono podstawowe równania potrzebne do modelowania procesu rejestrowania informacji w modelu symetrycznego kanału binarnego.W związku z tym, żeprawdopodobieństwobłędu wynika z procesu magnesowania,stworzonyjest model procesu magnesowania, który został wyprowadzonyz równań Landaua-Lifshitza-Hilberta przy założeniu magnesu jednodomenowego.Wybór modelu jednodomenowego wynika z nanometrycznej wielkości płaskiej warstwy magnetycznej. Opracowana metoda modelowania procesu rejestrowaniainformacjiokreśla zależność wskaźników, takich jakprawdopodobieństwo błędnegobitu i szybkość transmisji informacji, od dwóch ważnych właściwości procesu rejestrowania: natężenia prądu i czasu jego trwania. Końcowym rezultatem i zarazem celem symulacji jest określenie optymalnych wartości natężenia prądu i czasutrwania rejestracji informacji, przy których prędkość procesu zapisu będzie najwyższa dla danego stopnia prawdopodobieństwa błędu. Uzyskano wartości liczbowe dla szybkości transmisji i prawdopodobieństwa błędu dla szerokiego zakresu natężenia prądu (10–1500 μA) i czasu rejestracji jednego bitu (1–70 ns), które ogólnie poprawnie opisują proces transmisji informacji. Wyniki obliczeń zostały porównane ze specyfikacją techniczną istniejących urządzeń przemysłowych i urządzeń będących obiektami badań naukowych.Powstały model można wykorzystać do symulacji urządzeń wykorzystujących różne wartości natężenia prądu: układy szeregowe STT-MRAM wykorzystujące niskie natężenie prądu (500–100 μA), urządzenia na etapie projektowania technologicznego, które wykorzystują średnie natężenie prądu (100–500 μA) oraz urządzenia będące obiektami eksperymentalnych badań naukowych, które wykorzystują wysokie natężenie prądu (500–1000 μA). Model można również zastosować w symulacjachurządzeń o różnych szybkościach transmisji danych, które mają różne wymagania dotyczące zarówno szybkości transmisji, jak i prawdopodobieństwa błędu w jednym bicie informacji.W ten sposób model ten można wykorzystać zarówno w urządzeniach z szybką pamięcią w systemach komputerowych, jak i w czujnikach sygnałów, które są podłączone do sieci czujników lub podłączone do Internetu rzeczy.
Źródło:
Informatyka, Automatyka, Pomiary w Gospodarce i Ochronie Środowiska; 2020, 10, 1; 62-65
2083-0157
2391-6761
Pojawia się w:
Informatyka, Automatyka, Pomiary w Gospodarce i Ochronie Środowiska
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Zarządzanie rozwojem systemów rozpoznawania mowy: problemy wydajności
Autorzy:
Kuligowska, Karolina
Kisielewicz, Paweł
Włodarz, Aleksandra
Powiązania:
https://bibliotekanauki.pl/articles/610555.pdf
Data publikacji:
2018
Wydawca:
Uniwersytet Marii Curie-Skłodowskiej. Wydawnictwo Uniwersytetu Marii Curie-Skłodowskiej
Tematy:
speech recognition system
speech-to-text performance
STT development
system rozpoznawania mowy
wydajność rozpoznawania mowy
rozwój rozpoznawania mowy
Opis:
Speech recognition enables the transformation of spoken words and sentences into text in digital form. This technology is a subject of numerous studies and commercial development for many years. The aim of this paper is to examine performance issues of speech recognition and to manage the development in this field. Thorough analysis of performance limitations of speech recognition systems we identified main 11 issues to overcome. They indicate the direction of managing development of speech recognition systems.
Rozpoznawanie mowy umożliwia przekształcanie wypowiadanych słów i zdań w tekst w formie cyfrowej. Technologia ta jest od wielu lat przedmiotem licznych badań naukowych oraz komercyjnych. Celem niniejszego artykułu jest zbadanie zagadnień dotyczących wydajności systemów rozpoznawania mowy i zarządzanie rozwojem tych systemów. Dogłębna analiza w zakresie ograniczeń wydajnościowych systemów rozpoznawania mowy pozwoliła na zidentyfikowanie problemów, które trzeba przezwyciężyć. Wskazują one kierunek zmian w zarządzaniu rozwojem systemów rozpoznawania mowy.
Źródło:
Annales Universitatis Mariae Curie-Skłodowska, sectio H – Oeconomia; 2018, 52, 2
0459-9586
Pojawia się w:
Annales Universitatis Mariae Curie-Skłodowska, sectio H – Oeconomia
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Thermal assisted switching magnetic tunnel junctions as FPGA memory elements
Autorzy:
Silva, V.
Fernandes, J. R.
Oliveira, L. B.
Neto, H. C.
Ferreira, R.
Freitas, S.
Freitas, P. P.
Powiązania:
https://bibliotekanauki.pl/articles/397855.pdf
Data publikacji:
2010
Wydawca:
Politechnika Łódzka. Wydział Mikroelektroniki i Informatyki
Tematy:
MRAM (oporność magnetyczna pamięci o dostępie swobodnym)
MTJ (magnetyczny tunel połączeń)
pisanie projektów (programów)
FIMS (pole indukowane magnetycznym przełącznikiem)
MRAM (magnetoresistive random access memory)
MTJ (magnetic tunnel junction)
writing schemes
FIMS (field induced magnetic switching)
TAS (thermal assisted switching)
STT
Opis:
This paper presents our research and development work on new circuits and topologies based on Magnetic RAM for use as configuration memory elements of reconfigurable arrays. MRAM provides non volatility with cell areas and with access speeds comparable to those of SRAM and with lower process complexity than FLASH memories. The new memory cells take advantage of the Thermal Assisted Switching (TAS) writing technique to solve the drawbacks of the more common Field Induced Magnetic Switching writing technique. The CMOS circuit structures to implement the main components for reading and writing the MTJ cells have been developed, characterized and evaluated. A scaled down prototype of a coarse grain reconfigurable array that employs the TAS-MRAM elements as configuration memory has been designed and electrically simulated pre- and post- layout. The results obtained for all the circuit elements, namely the storage cells and the current generators, indicate that the new configuration memory cells can provide a very promising technological solution for run-time reconfigurable hardware devices. The prototype has been manufactured using a standard process 0.35μm 4-Metal CMOS process technology and should be under test in the foreseeable future.
Źródło:
International Journal of Microelectronics and Computer Science; 2010, 1, 1; 31-36
2080-8755
2353-9607
Pojawia się w:
International Journal of Microelectronics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-3 z 3

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies