Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "Metal Oxide Semiconductor" wg kryterium: Temat


Wyświetlanie 1-3 z 3
Tytuł:
Charging Phenomena at the Interface Between High-k Dielectrics and SiOx Interlayers
Autorzy:
Engström, O.
Raeissi, B.
Piscator, J.
Mitrovic, I. Z.
Hall, S.
Gottlob, H. D. B.
Schmidt, M.
Hurley, P. K.
Cherkaoui, K.
Powiązania:
https://bibliotekanauki.pl/articles/308138.pdf
Data publikacji:
2010
Wydawca:
Instytut Łączności - Państwowy Instytut Badawczy
Tematy:
defects
dielectrics
high-k
metal oxide semiconductor
Opis:
The transition regions of GdSiO/SiOx and HfO2/ SiOx interfaces have been studied with the high-k layers deposited on silicon substrates. The existence of transition regions was verified by medium energy ion scattering (MEIS) data and transmission electron microscopy (TEM). From measurements of thermally stimulated current (TSC), electron states were found in the transition region of the HfO2/SiOx structures, exhibiting instability attributed to the flexible structural molecular network expected to surround the trap volumes. The investigations were focused especially on whether the trap states belong to an agglomeration consisting of a single charge polarity or of a dipole constellation. We found that flat-band voltage shifts of MOS structures, that reach constant values for increasing oxide thickness, cannot be taken as unique evidence for the existence of dipole layers.
Źródło:
Journal of Telecommunications and Information Technology; 2010, 1; 10-19
1509-4553
1899-8852
Pojawia się w:
Journal of Telecommunications and Information Technology
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Performance Comparison of Stacked Dual-Metal Gate Engineered Cylindrical Surrounding Double-Gate MOSFET
Autorzy:
Dargar, Abha
Srivastava, Viranjay M.
Powiązania:
https://bibliotekanauki.pl/articles/1844602.pdf
Data publikacji:
2021
Wydawca:
Polska Akademia Nauk. Czytelnia Czasopism PAN
Tematy:
short-channel effects
metal oxide semiconductor
transistor
cylindrical surrounding double-gate
dual-material gate
microelectronics
nanotechnology
Opis:
In this research work, a Cylindrical Surrounding Double-Gate (CSDG) MOSFET design in a stacked-Dual Metal Gate (DMG) architecture has been proposed to incorporate the ability of gate metal variation in channel field formation. Further, the internal gate's threshold voltage (VTH1) could be reduced compared to the external gate (VTH2) by arranging the gate metal work-function in Double Gate devices. Therefore, a device design of CSDG MOSFET has been realized to instigate the effect of Dual Metal Gate (DMG) stack architecture in the CSDG device. The comparison of device simulation shown optimized electric field and surface potential profile. The gradual decrease of metal work function towards the drain also improves the Drain Induced Barrier Lowering (DIBL) and subthreshold characteristics. The physics-based analysis of gate stack CSDG MOSFET that operates in saturation involving the analogy of cylindrical dual metal gates has been considered to evaluate the performance improvements. The insights obtained from the results using the gate-stack dual metal structure of CSDG are quite promising, which can serve as a guide to further reduce the threshold voltage roll-off, suppress the Hot Carrier Effects (HCEs) and Short Channel Effects (SCEs).
Źródło:
International Journal of Electronics and Telecommunications; 2021, 67, 1; 29-34
2300-1933
Pojawia się w:
International Journal of Electronics and Telecommunications
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Pomiary naprężeń w strukturach MOS metod interferencyjną i za pomocą elipsometrii spektroskopowej
Stress determination of MOS structures by interference and spectroscopic ellipsometry method
Autorzy:
Borowicz, L. K.
Borowicz, P.
Rzodkiewicz, W.
Piskorski, K.
Powiązania:
https://bibliotekanauki.pl/articles/157406.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
struktury MOS
naprężenie
interferometria
elipsometria
parametry elektryczne
Metal Oxide Semiconductor
MOS structures
stress
interferometry
ellipsometry
electrical parameters
Opis:
Zmierzone parametry elektryczne struktur MOS wskazują na obecność naprężeń mechanicznych panujących w tlenku pod powierzchnią bramki metalowej. Przyjęto do badań dwie metody optyczne: elipsometrii i mikro-interferometrii. Do oceny ugięcia prążków interferencyjnych spowodowanego zmianami drogi optycznej w warstwie dielektryka pod wpływem naprężeń stworzono oprogramowanie komputerowe oparte na regresji nieliniowej. Inny sposób oceny tej wielkości wykorzystuje ekwidensytometrię. Pomiary optyczne pozwoliły wyznaczyć niektóre składowe tensora naprężeń w warstwie dielektryka sąsiadującej z krawędzią bramki.
Observed changes in some electrical parameters of MOS structures indicate existence of stresses in SiO2 layer under aluminum gate. In order to find out why these parameters were changed, we have studied optical properties of the dielectric in the vicinity of metal and poly-silicon gate.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 9 bis, 9 bis; 325-328
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-3 z 3

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies