Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "Low Power" wg kryterium: Temat


Tytuł:
Multiobjective Design of Wireless Ad Hoc Networks: Security, Real-Time and Lifetime
Autorzy:
Zdravko, K.
Powiązania:
https://bibliotekanauki.pl/articles/308972.pdf
Data publikacji:
2009
Wydawca:
Instytut Łączności - Państwowy Instytut Badawczy
Tematy:
ad hoc networks
low-power routing
multihop communication
secure routing
Opis:
This paper deals with the tradeoffs between security, real-time and lifetime performance. Due to the multihop nature of communication wireless ad hoc networks are very vulnerable to attacks. Malicious nodes included in a routing path may misbehave and organize attacks such as black holes. Scaling the number of hops for a packet delivery we trade off energy efficiency against security and real-time communication. To study the multihop communication we propose a hierarchical communication model. The REWARD (receive, watch, redirect) algorithm for secure routing is employed as a main example for corrective actions. Symmetrical routing is a distinguish feature of protocols such as REWARD and we outline the threshold of conflict between power-efficient partitioning of communication links and symmetrical routing.
Źródło:
Journal of Telecommunications and Information Technology; 2009, 2; 13-21
1509-4553
1899-8852
Pojawia się w:
Journal of Telecommunications and Information Technology
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Enhancing IoT Performance via Using Mobility Aware for Dynamic RPL Routing Protocol Technique (MA-RPL)
Autorzy:
Zarzoor, Ahmed R.
Powiązania:
https://bibliotekanauki.pl/articles/2055261.pdf
Data publikacji:
2022
Wydawca:
Polska Akademia Nauk. Czytelnia Czasopism PAN
Tematy:
internet of things
IoTs
routing protocol for low power and lossy networks
RPL
mobility aware
MA-RPL
time difference of arrival
TDoA
Opis:
Nodes' aware-mobility in the Internet of Things (IoTs) stills open defy for researchers, due to the dynamic changing of routing path and networks’ resource limitations. Therefore, in this study a new method is proposed called Mobility Aware - “Routing Protocol for Low power and Lossy Networks” (MARPL), that consists of two phases: in the first phase splitting the entire network into sub areas based on reference nodes with “Time Difference of Arrival” (TDoA) technique. While, the second phase, is about managing mobile nodes (MNs) in RPL according to the sub areas' ID. The Cooja simulator software has been used to implement and assess MA-RPL method performance, according to the data packet metrics (lost packet, packet delivery ratio PDR), latency and nodes' power usage in comparison with two methods: Corona (Co-RPL) and Mobility Enhanced (ME-RPL). The simulation results have been shown that the MA-RPL method consumes less nodes' energy usage, gives less latency with minimum data packet loss in comparison with Co-RPL and MERPL.
Źródło:
International Journal of Electronics and Telecommunications; 2022, 68, 2; 187--191
2300-1933
Pojawia się w:
International Journal of Electronics and Telecommunications
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
A - 5 dBm 400MHz OOK Transmitter for Wireless Medical Application
Autorzy:
Yousefi, M.
Koozehkanani, Z. D.
Jangi, H.
Nasirzadeh, N.
Sobhi, J.
Powiązania:
https://bibliotekanauki.pl/articles/226054.pdf
Data publikacji:
2014
Wydawca:
Polska Akademia Nauk. Czytelnia Czasopism PAN
Tematy:
transmitter
power amplifier
on-off keying
low power
Opis:
A 400 MHz high efficiency transmitter for wireless medical application is presented in this paper. Transmitter architecture with high-energy efficiencies is proposed to achieve high data rate with low power consumption. In the on-off keying transmitters, the oscillator and power amplifier are turned off when the transmitter sends 0 data. The proposed class-e power amplifier has high efficiency for low level output power. The proposed on-off keying transmitter consumes 1.52 mw at-5 dBm output by 40 Mbps data rate and energy consumption 38 pJ/bit. The proposed transmitter has been designed in 0.18μm CMOS technology.
Źródło:
International Journal of Electronics and Telecommunications; 2014, 60, 2; 193-198
2300-1933
Pojawia się w:
International Journal of Electronics and Telecommunications
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Calculation of interval damping ratio under uncertain load in power system
Autorzy:
Xing, J.
Chen, C.
Wu, P.
Powiązania:
https://bibliotekanauki.pl/articles/201058.pdf
Data publikacji:
2012
Wydawca:
Polska Akademia Nauk. Czytelnia Czasopism PAN
Tematy:
power system
low frequency oscillation
interval load
interval damping ratio
successive linear programming method
Opis:
The problem of small-signal stability considering load uncertainty in power system is investigated. Firstly, this paper shows attempts to create a nonlinear optimization model for solving the upper and lower limits of the oscillation mode’s damping ratio under an interval load. Then, the effective successive linear programming (SLP) method is proposed to solve this problem. By using this method, the interval damping ratio and corresponding load states at its interval limits are obtained. Calculation results can be used to evaluate the influence of load variation on a certain mode and give useful information for improvement. Finally, the proposed method is validated on two test systems.
Źródło:
Bulletin of the Polish Academy of Sciences. Technical Sciences; 2012, 60, 1; 151-158
0239-7528
Pojawia się w:
Bulletin of the Polish Academy of Sciences. Technical Sciences
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Power-saving voltage-to-current conversion with the use of CMOS differential amplifier
Autorzy:
Wojtyna, R.
Powiązania:
https://bibliotekanauki.pl/articles/398104.pdf
Data publikacji:
2015
Wydawca:
Politechnika Łódzka. Wydział Mikroelektroniki i Informatyki
Tematy:
analog signal processing
differential amplifier
CMOS electronics
low-power analog circuits
analogowe przetwarzanie sygnałów
wzmacniacz różnicowy
CMOS
obwody niskiego napięcia
Opis:
Differential amplifiers are well known as input stage preamplifiers. This is because they exhibit the ability to reduce unwanted common-mode effects considerably. As a consequence, both noise and input signal of the amplifier can have low values. Proper operation of differential amplifiers is possible when implemented in chip form. For typical use of such CMOS amplifiers, input signals are delivered to differential-pair gate-terminals while tail terminal is used to ensure the required bias of the pair. The paper shows that the roles of gates and tail terminal can be changed. In other words, the tail current can be used as input signal while the gate ones as voltages controlling the amplifier gain. This enables to combine the achievable low noise with power efficient operation of the circuit. Necessary conditions for that are discussed in this paper. Suitability of atypically used differential amplifiers for voltage-to-current conversion is explained. Two examples of CMOS circuits implementing power economic conversion of this type are presented.
Źródło:
International Journal of Microelectronics and Computer Science; 2015, 6, 3; 96-101
2080-8755
2353-9607
Pojawia się w:
International Journal of Microelectronics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Comparison of analgesic effect in patients with chronic low back pain treated with TENS and High Tone Power Therapy
Porównanie działania przeciwbólowego terapii energotonowej i TENS u chorych z dolegliwościami bólowymi kręgosłupa lędźwiowo-krzyżowego w przebiegu jego zmian zwyrodnieniowych
Autorzy:
Witkoś, Joanna
Onik, Grzegorz
Budziosz, Jan
Sieroń, Karolina
Powiązania:
https://bibliotekanauki.pl/articles/1790972.pdf
Data publikacji:
2018-04-08
Wydawca:
Akademia Wychowania Fizycznego im. Bronisława Czecha w Krakowie
Tematy:
TENS
High Tone Power Therapy
low back pain
terapia energotonowa
ból kręgosłupa lędźwiowo-krzyżowego
Opis:
Introduction: Chronic low back pain impairs routinely performed activities and decreases quality of life. It may be caused by different conditions, however, the most frequent is osteoarthritis. Electrotherapy is a modality essentially applied in the treatment of chronic pain syndromes because of high efficacy and absence of side effects. Study aim: Comparison of the analgesic effect of Transcutaneous Electrical Nerve Stimulation and High Tone Power Therapy in patients with chronic low back pain caused by osteoarthritis. Material and methods: The study included 50 people, 22 males and 28 females, of mean age 46.2±10 years with chronic low back pain caused by osteoarthritis. The study protocol included treatment with Transcutaneous Electrical Nerve Stimulation or High Tone Power Therapy. Each participant was exposed to the particular modality 10 times. Participants were randomly divided into two groups: treated with High Tone Power Therapy (Group I) and with Transcutaneous Electrical Nerve Stimulation (Group II). Before and after treatment, the threshold of pain and pain intensity were measured with PainMatcher and a numeric rating scale. Results: The application of Transcutaneous Electrical Nerve Stimulation or High Tone Power Therapy resulted in a decrease of the subjectively assessed pain intensity. A decrease was also observed in objective measurements. Conclusions: The demonstrated analgesic effectiveness of the applied therapies encourages their further use in the treatment of low back pain syndrome. These modalities seem to be an effective method of increasing the pain threshold, and thus reducing pain.
Wstęp: Przewlekłe dolegliwości bólowe kręgosłupa uniemożliwiają swobodne funkcjonowanie chorego w życiu codziennym oraz obniżają jakość jego życia. Wynikają one z różnych przesłanek i zmian chorobowych, w tym najczęściej ze zmian zwyrodnieniowych. Niezbędnym elementem kompleksowej terapii przewlekłych zespołów bólowych są zabiegi elektroterapeutyczne, które mają pierwszorzędne znaczenie ze względu na dużą skuteczność oraz brak efektów ubocznych charakterystycznych dla leczenia farmakologicznego. Cel pracy: Porównanie skuteczności działania przeciwbólowego przezskórnej elektrycznej stymulacji nerwów oraz terapii energotonowej u chorych z przewlekłymi dolegliwościami bólowymi kręgosłupa lędźwiowo-krzyżowego (LS) w przebiegu jego zmian zwyrodnieniowych. Materiał i metody: Badaniami objęto grupę 50 chorych, w tym 22 mężczyzn i 28 kobiet, których średni wiek wynosił 46,2 ±10 lat, cierpiących z powodu dolegliwości bólowych kręgosłupa LS w przebiegu zmian zwyrodnieniowych. U badanych wykonano serię 10 zabiegów przezskórną elektryczną stymulacją nerwów lub terapią energotonową. Leczenie prowadzono przez okres dwóch tygodni. Badani zostali losowo przydzieleni do jednej z dwóch grup: leczonej z zastosowaniem terapii energotonowej (Grupa I) lub leczonej za pomocą prądów TENS (Grupa II). Bezpośrednio przed, jak i po serii zabiegów u każdego chorego dokonano pomiaru progu bólu oraz natężenia bólu przy użyciu miernika bólu (urządzenie PainMatcher) oraz subiektywnej skali numerycznej. Wyniki: Pod wpływem wykonanych zabiegów stwierdzono złagodzenie subiektywnych doznań bólowych, które znalazły też potwierdzenie w wynikach badań obiektywnych. Wnioski: Wykazana przeciwbólowa skuteczność zastosowanych terapii zachęca do ich dalszego wykorzystania w leczeniu przewlekłych zespołów bólowych stawów kręgosłupa LS wynikających z choroby zwyrodnieniowej. Zabiegi te, jak się wydaje, są skuteczną metodą podwyższania progu bólu, a co za tym idzie – zmniejszania dolegliwości bólowych.
Źródło:
Medical Rehabilitation; 2017, 21(4); 11-17
1427-9622
1896-3250
Pojawia się w:
Medical Rehabilitation
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Arc to Glow Transition for Using DC Low Power Switches in Low Voltage Electric Grids
Autorzy:
Wisniewski, G.
Powiązania:
https://bibliotekanauki.pl/articles/1202499.pdf
Data publikacji:
2017
Wydawca:
Politechnika Wrocławska. Oficyna Wydawnicza Politechniki Wrocławskiej
Tematy:
switching arc DC
low voltage
low power installation
arc-to-glow transition
Opis:
This paper presents and discusses results of analysis and investigations of arc to glow transformation phenomenon at contact opening, under DC inductive loads of low power (≤10 J) and low voltage (≤250 V). The proportion in duration of arcing and glowing is investigated in dependence on current and voltage value, contact material properties. The transition phenomenon is analyzed by means of fast photography and emission spectroscopy to complete the study. On the basis of investigated results the conclusions about the possibility of control of the arc to glow transformation for practical use in DC low voltage and low power electrical grids are formulated.
Źródło:
Present Problems of Power System Control; 2017, 8; 31-40
2084-2201
Pojawia się w:
Present Problems of Power System Control
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Design of an Ultra-Low Power CT Σ∆ A/D Modulator in 65nm CMOS for Cardiac Pacemakers: From System Synthesis to Circuit Implementation
Autorzy:
Wang, Y.
Cai, H.
Powiązania:
https://bibliotekanauki.pl/articles/226202.pdf
Data publikacji:
2014
Wydawca:
Polska Akademia Nauk. Czytelnia Czasopism PAN
Tematy:
cardiac pacemaker
CMOS
ultra-low power
analogue-to-digital
Sigma-Delta modulation
continuous-time
Opis:
A high performance, ultra-low power, fully differentia 2nd-order continuous-time Σ∆ analogue-to-digital modulator for cardiac pacemakers is presented in this paper. The entire design procedure is described in detail from the high-level system synthesis in both discrete and continuous-time domain, to the low-level circuit implementation of key functional blocks of the modulator. The power consumption of the designed modulator is rated at 182nA from a 1.2V power supply, meeting the ultra-low power requirement of the cardiac pacemaker applications. A 65nm CMOS technology is employed to implement the Σ∆ modulator. The modulator achieves a simulated SNR of 53.8dB over a 400 Hz signal bandwidth, with 32KHz sampling frequency and an oversampling ratio of 40. The active area of the modulator is 0.45×0.50mm².
Źródło:
International Journal of Electronics and Telecommunications; 2014, 60, 1; 109-115
2300-1933
Pojawia się w:
International Journal of Electronics and Telecommunications
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Low Power PLL for Communication System
Autorzy:
Tyagi, Mohit
Powiązania:
https://bibliotekanauki.pl/articles/1075551.pdf
Data publikacji:
2019
Wydawca:
Przedsiębiorstwo Wydawnictw Naukowych Darwin / Scientific Publishing House DARWIN
Tematy:
True single phase clock (TSPC)
charge-pump (CP)
low - power
low-jitters
phase frequency detector (PFD)
phase locked loop (PLL)
Opis:
This paper presents the design aspects of low power digital PLL. The performance determining parameters of a digital PLL are lock range, capture range, jitter in generated output signal and power consumption. Its performance is mainly governed by two building blocks namely the voltage controlled oscillator (VCO) and phase detector. We have performed the complete analysis of phase noise and power consumption of current starved VCO, a novel D flip-flop based phase detector and transmission gate based charge pump. We have introduced a charge pump which is giving a remarkable reduction in reference spur. As PLL is used for many applications like as a frequency synthesizer, for clock deskewing, for jitter reduction, in FM radios so everyone demands a low cost low power highly integrated PLL design. Best efforts have been made to design a MOSFET based low power, low cost GHz range digital PLL. The main objective of this paper is to design a low power digital PLL which produces a very stable clock signal having jitter less than 1ps, power consumption less than 805uw ,output frequency ranged from 0 to380MHz at a supply voltage of 1.8V.
Źródło:
World Scientific News; 2019, 121; 26-34
2392-2192
Pojawia się w:
World Scientific News
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Transmission of biomedical data from BIOSIP modules in a wireless personal area network with synchronous measurements, and the future use in the internet of things
Autorzy:
Szuster, B.
Szczurek, Z.
Kowalski, P.
Kubik, B.
Michnik, A.
Wiśniowski, R.
Świda, K.
Powiązania:
https://bibliotekanauki.pl/articles/397939.pdf
Data publikacji:
2016
Wydawca:
Politechnika Łódzka. Wydział Mikroelektroniki i Informatyki
Tematy:
body sensor network
wireless medicine
low power
personal area network
Bluetooth Smart
ANT
BioSip
WPAN
Wireless Personal Area Network
Body Area Networks
internet of things (IoT)
IoT
IPv6
Internet Protocol version 6
sieć sensorowa na powierzchni ciała
medycyna bezprzewodowa
sieć osobista
Internet rzeczy
protokół internetowy w wersji 6
Opis:
The paper aims to present the organizational concept of the wireless personal area network (WPAN network) transmitting biomedical data, used in the BioSip system. The network transmits data from recording modules arranged on the subject's body to a collective node (data integrator). At the same time, all the necessary properties are maintained, i.e. low power consumption of the modules, increased resistance of the network to artefacts, the required transmission speed and signal delays. The options to synchronize measurements in various modules have also been presented, along with the resulting benefits. The wireless personal area network of BioSip modules may be based on various communication protocols, such as Bluetooth Smart or ANT. The BioSip network builds on its own protocol based on transmission mechanisms by Nordic. The software of BioSip modules may be adapted for operation in the Internet of Things through network protocol layers made available by Nordic.
Źródło:
International Journal of Microelectronics and Computer Science; 2016, 7, 1; 33-40
2080-8755
2353-9607
Pojawia się w:
International Journal of Microelectronics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Weryfikacja czasów obliczeń heurystycznych algorytmów redukcji poboru mocy układów cyfrowych CMOS
Computational time verification of heuristic algorithms forlIow power design of CMOSs circuits
Autorzy:
Szcześniak, W.
Powiązania:
https://bibliotekanauki.pl/articles/268918.pdf
Data publikacji:
2008
Wydawca:
Politechnika Gdańska. Wydział Elektrotechniki i Automatyki
Tematy:
redukcja poboru mocy
cyfrowe układy CMOS
heurystyczne algorytmy redukcji poboru mocy
low power design
digital CMOS circuits
heuristic low power design algorithms
Opis:
W pracy zaprezentowano przeprowadzoną komputerową weryfikację czasów obliczeń piętnastu nowoutworzonych algorytmów heurystycznych dla potrzeb redukcji poboru mocy cyfrowych układów CMOS. W zrealizowanych badaniach eksperymentalnych wykorzystano ogólnodostępne przykłady testowe ISCAS, zaczerpnięte z laboratorium CBL. Uzyskane wyniki pozwalają na akceptację nowoopracowanych algorytmów redukcji poboru mocy układów CMOS z punktu widzenia ich złożoności obliczeniowej.
This paper presents a computer verification of computational complexity of 15 newly elaborated heuristic algorithmsfor low power design of digital CMOS circuits. The verified algorithms were tested against a set of commonly available ISCAS benchmarks from CBL laboratory. The computational complexities of the tested heuristic algorithms were verified experimentally.
Źródło:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej; 2008, 25; 151-154
1425-5766
2353-1290
Pojawia się w:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Design Sensitivity Studies on a Hydroacoustic Projector Using an Experimentally Validated Easy-to-Build Model
Autorzy:
Sreejith, Vattaparambil Sreedharan
Tiwari, Nachiketa
Powiązania:
https://bibliotekanauki.pl/articles/2141678.pdf
Data publikacji:
2022
Wydawca:
Polska Akademia Nauk. Czytelnia Czasopism PAN
Tematy:
low frequency sound source
underwater transducer
fluid power
hydro-electro-mechano-acoustic analogy
hydraulic valve
piston
cylinder
Opis:
Hydroacoustic projectors are useful for generating low frequency sounds in water. Existing works on hydroacoustic projectors require two significant enhancements, especially for designers. First, we need to understand the influence of important projector design parameters on its performance. Such insights can be very useful in developing a compact and efficient projector. Second, there is a need for an integrated model of the projector based on easily available and user-friendly numerical tools which do not require development of complex customised mathematical analogs of projector components. The present work addresses both such needs. Towards these goals, an experimentally validated, easy-to-build projector model was developed and used to conduct design sensitivity studies. We show that reductions in pipe compliance and air content in oil, and an increase in orifice discharge coefficient can yield remarkable improvements in projector’s SPL. We also show that reductions in pipe length and cylinder diameter cause moderate improvements in performance in mass and stiffness controlled regions, respectively. In contrast, the projector performance is insensitive to changes in pistonic mass, cylinder length, and diaphragm stiffness. Finally, we report that while pipe compliance and air content in oil can sharply alter system resonance, the effects of changes in pipe length and pistonic mass on it are moderate in nature.
Źródło:
Archives of Acoustics; 2022, 47, 1; 113-124
0137-5075
Pojawia się w:
Archives of Acoustics
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
A Low-Power Autonomous Sensor Module for Biomedical Applications
Autorzy:
Sondej, T.
Maciejewski, M.
Powiązania:
https://bibliotekanauki.pl/articles/114430.pdf
Data publikacji:
2016
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
low-power
sensor
biomedical application
Opis:
The paper presents the construction of an energy-efficient, stand-alone measurement module, designed for use in biomedical applications. The paper discusses the use of an algorithm implementing the acquisition and processing of data, whose main objective was to minimize energy consumption. For the construction of the measuring module, there are used a microcontroller with Cortex-M4F core and two external digital sensor systems: (1) analog-front-end circuit, designed to measure the ECG signal, and (2) a 3-axis system of an integrated accelerometer, gyroscope and magnetometer, made in MEMS technology. In order to minimize the energy consumption, the solutions proposed include dynamic frequency management, the introduction of sleep modes, and the use of selected hardware features of the microcontroller. The proposed techniques and algorithms are implemented to measure the ECG signal at a sampling rate of 250 Hz. Experimental studies of the sensor module constructed were carried out. As a result of the energy saving techniques used, the working time of the device was extended by more than 6 times.
Źródło:
Measurement Automation Monitoring; 2016, 62, 6; 206-208
2450-2855
Pojawia się w:
Measurement Automation Monitoring
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Double-gate MOSFET Model Implemented in Verilog-AMS Language for the Transient Simulation and the Configuration of Ultra Low-power Analog Circuits
Autorzy:
Smaani, Billel
Meraihi, Yacin
Nafa, Fares
Benlatreche, Mohamed Salah
Akroum, Hamza
Latreche, Saida
Powiązania:
https://bibliotekanauki.pl/articles/2055208.pdf
Data publikacji:
2021
Wydawca:
Polska Akademia Nauk. Czytelnia Czasopism PAN
Tematy:
double-gate MOSFET
compact model
ultra low power analog circuits
Opis:
This paper deals with the implementation of a DC and AC double-gate MOSFET compact model in the Verilog-AMS language for the transient simulation and the configuration of ultra low-power analog circuits. The Verilog-AMS description of the proposed model is inserted in SMASH circuit simulator for the transient simulation and the configuration of the Colpitts oscillator, the common-source amplifier, and the inverter. The proposed model has the advantages of being simple and compact. It was validated using TCAD simulation results of the same transistor realized with Silvaco Software.
Źródło:
International Journal of Electronics and Telecommunications; 2021, 67, 4; 609--614
2300-1933
Pojawia się w:
International Journal of Electronics and Telecommunications
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Design of Low–power 4-bit Flash ADC Using Multiplexer Based Encoder in 90nm CMOS Process
Autorzy:
Shylu Sam, D. S.
Sam Paul, P.
Jeba Jingle, Diana
Mano Paul, P.
Samuel, Judith
Reshma, J.
Sudeepa, P. Sarah
Evangeline, G.
Powiązania:
https://bibliotekanauki.pl/articles/2124770.pdf
Data publikacji:
2022
Wydawca:
Polska Akademia Nauk. Czytelnia Czasopism PAN
Tematy:
flash ADC
low power
dynamic comparator
encoder
Opis:
This work describes a 4-bit Flash ADC with low power consumption. The performance metrics of a Flash ADC depend on the kind of comparator and encoder used. Hence openloop comparator and mux-based encoder are used to obtain improved performance. Simulation results show that the simulated design consumes 0.265mW of power in 90nm CMOS technology using cadence-virtuoso software. The circuit operates with an operating frequency of 100MHz and a supply voltage of 1V.
Źródło:
International Journal of Electronics and Telecommunications; 2022, 68, 3; 565--570
2300-1933
Pojawia się w:
International Journal of Electronics and Telecommunications
Dostawca treści:
Biblioteka Nauki
Artykuł

Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies