Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "IIR filter" wg kryterium: Temat


Wyświetlanie 1-4 z 4
Tytuł:
Rozpoznawanie ruchu palców na podstawie analizy elektromiogramu
Recognition of Finger Movement Based on Electromyogram Analysis
Autorzy:
Sikora, M.
Paszkiel, S.
Powiązania:
https://bibliotekanauki.pl/articles/275218.pdf
Data publikacji:
2018
Wydawca:
Sieć Badawcza Łukasiewicz - Przemysłowy Instytut Automatyki i Pomiarów
Tematy:
elektromiografia
filtr IIR
rozpoznawanie wzorców
electromyography
IIR filter
pattern recognition
Opis:
W artykule przedstawiono informacje dotyczące systemu umożliwiającego rozpoznawanie ruchu palców na podstawie dwóch sygnałów elektromiograficznych (EMG). W chwili obecnej system pozwala rozróżnić czy wykonany był ruch palcem wskazującym, środkowym, serdecznym lub małym. W dalszej części artykułu prezentowane są wyniki działania systemu oraz możliwe kierunki rozwoju.
This paper discusses the system that allows to recognition of fingers movement based on a electromyogram (EMG). At the moment it can distinguish between the movement of pinky finger, ring finger, middle finger and index finger. The article presents the results of research on the effectiveness of the system as well as further development possibilities.
Źródło:
Pomiary Automatyka Robotyka; 2018, 22, 2; 11-16
1427-9126
Pojawia się w:
Pomiary Automatyka Robotyka
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
An efficient method of group delay equalization for digital IIR filters
Autorzy:
Okoniewski, P.
Piskorowski, J.
Powiązania:
https://bibliotekanauki.pl/articles/220738.pdf
Data publikacji:
2013
Wydawca:
Polska Akademia Nauk. Czytelnia Czasopism PAN
Tematy:
IIR filter
digital filter
group delay
phase response
genetic algorithm
equalizer
Opis:
The paper presents the equalization problem of non-linear phase response of digital IIR type filters. An improved analytical method of designing a low-order equalizer is presented. The proposed approach is compared with the original method. The genetic algorithm is presented as an iterative method of optimization. The vector and matrix representation of the all-pass equalizer are shown and introduced to the algorithm. The results are compared with the analytical method. In this paper we have also proposed the use of an aging factor and setting the initial population of the genetic algorithm around the solution provided by the analytical methodology.
Źródło:
Metrology and Measurement Systems; 2013, 20, 3; 395-406
0860-8229
Pojawia się w:
Metrology and Measurement Systems
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Tunable infinite impulse responce filters in FPGA
Autorzy:
Maslennikova, N.
Sergiyenko, A.
Powiązania:
https://bibliotekanauki.pl/articles/118360.pdf
Data publikacji:
2016
Wydawca:
Politechnika Koszalińska. Wydawnictwo Uczelniane
Tematy:
IIR
FPGA
allpass filter
structure synthesis
filtry IIR
filtry fazowe
synteza struktury
Opis:
Dany artykuł poświęcony jest właściwościom filtrów cyfrowych, zrealizowanych w programowalnych logicznych układach scalonych. Dzięki wykorzystaniu filtrów fazowych, efektów maskowania, potokowości oraz rozproszeniu zasobów otrzymano małe nakłady aparaturowe oraz wysoką częstotliwość taktowania filtrów. Strukturę filtra otrzymano metodą odwzorowania grafu przestrzennego synchronicznych potoków danych algorytmu filtracji. Płynna zmiana częstotliwości przekroju jest osiągana poprzez szybkie obliczenie współczynników filtra we wbudowanym kalkulatorze współczynników.
Features of the dynamically tuned IIR filters, which are configured in FPGA, are considered. The filters utilize the frequency masking properties of the all-pass digital filters, which have the delay factors z-k. The mapping of the filter algorithm is implemented using pipelining and retiming techniques, based on the spatial synchronous dataflow graph, which provides the small hardware volume, and high clock frequency. The smooth stopband frequency tuning is provided by the built-in coefficient calculator.
Źródło:
Zeszyty Naukowe Wydziału Elektroniki i Informatyki Politechniki Koszalińskiej; 2016, 9; 29-36
1897-7421
Pojawia się w:
Zeszyty Naukowe Wydziału Elektroniki i Informatyki Politechniki Koszalińskiej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Realizacja filtrów IIR w sterownikach S7-1500 w oparciu o instrukcję Lead-Lag
IIR filters realization in S7-1500 controllers – based on Lead-Lag instruction
Autorzy:
Gromba, Józef
Sobieraj, Sylwester
Sieklucki, Grzegorz
Bień, Andrzej
Powiązania:
https://bibliotekanauki.pl/articles/267175.pdf
Data publikacji:
2019
Wydawca:
Politechnika Gdańska. Wydział Elektrotechniki i Automatyki
Tematy:
filtr cyfrowy
IIR
dyskretyzacja
sterownik PLC
S7-1500
Lead-Lag
schematy blokowe
digital filter
discretization
PLC Controller
block diagrams
Opis:
Celem artykułu jest przedstawienie różnych sposobów realizacji filtrów cyfrowych w sterownikach przemysłowych serii S7-1500 firmy Siemens. Filtry te są niedostępne w dedykowanym oprogramowaniu – TIA Portal, a w warunkach przemysłowych często zachodzi konieczność stosowania filtracji cyfrowej. Wspomniane oprogramowanie zawiera jednak blok Lead-Lag (s7-1500, ET 200SP CPU), w oparciu o który można realizować filtrację pierwszego rzędu. Wykorzystując jednak algebrę schematów blokowych można zwiększyć możliwości budowania filtrów o nieskończonej odpowiedzi impulsowej IIR. W artykule przedstawiono realizację filtrów 1. i 2. rzędu, a tworząc kaskadowe przetwarzanie danych przez takie podstawowe bloki można uzyskać filtry wyższego rzędu, np. 5.
The aim of the article is to present different ways of digital filters realization in S7 series industrial controllers (PLC) of Siemens company. These filters are unavailable in dedicated software - TIA Portal V15 and in industrial conditions it is often necessary to use digital filtering. This software contains a lead-lag instruction that can be used to implement first order filtration, but with block diagrams algebra you can increase filters capabilities. The article presents the implementation of 1st and 2nd order filters, and creating a cascading these block data processing can be obtained filters of a higher order, such as 5. The presented test results for various parameters of the Lead-Lag confirm the correctness of the applied solution and develop the use of programmable controllers in industry.
Źródło:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej; 2019, 66; 21-24
1425-5766
2353-1290
Pojawia się w:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-4 z 4

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies