Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "Chmielewski, L." wg kryterium: Autor


Tytuł:
Assessment of the quality of radiotherapy with the use of portal and simulation images - the method and the software
Autorzy:
Chmielewski, L.
Kukołowicz, P.
Gut, P.
Dąbrowski, A.
Powiązania:
https://bibliotekanauki.pl/articles/332931.pdf
Data publikacji:
2002
Wydawca:
Uniwersytet Śląski. Wydział Informatyki i Nauki o Materiałach. Instytut Informatyki. Zakład Systemów Komputerowych
Tematy:
radioterapia
ocena jakości
portal obrazów
obrazy symulacyjne
rejestracja obrazu
radiotherapy
quality assessment
portal images
simulation images
image registration
Opis:
Quality assessment in external beam radiotherapy necessitates for an efficient and robust tool for comparing the planned and realised geometry of the treatment. Such a tool using the modified Hausdorff distance measure has been developed and successfully introduced to clinical practice. The majority of steps of the method are automatic. The user specifies the share of edge data extracted from the images to be used in calculations, not before, but after these calculations are actually performed. Thus, the results of the choice can be seen immediately. This mechanism makes the method extremely robust against partially erroneous or missing data.
Źródło:
Journal of Medical Informatics & Technologies; 2002, 3; MI171-179
1642-6037
Pojawia się w:
Journal of Medical Informatics & Technologies
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Optimization of logic circuit of Moore FSM on CPLD
Optymalizacja skończonych automatów Moorea w układach CPLD
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/152661.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
PAL makrokomórka
CPLD
wbudowany blok pamięci
schemat blokowy algorytmu
PAL macrocells
embedded memory blocks
flow-chart of algorithm
Opis:
Method of decrease of number of PAL macrocells in the circuit of Moore FSM is proposed. Method is based on usage of free outputs of embedded memory blocks to represent the code of the class of the pseudoequivalent states. Proposed approach permits to decrease the hardware amount without decrease of digital system performance. An example of application of proposed method is given.
W pracy przedstawiona została metoda zmniejszania ilości makro-komórek w układach typu PAL przy pomocy automatów Moore'a FSM. Metoda ta jest oparta na wykorzystaniu nieużywanych wyjść osadzonych obszarów pamięci w celu reprezentacji kodu klasy pseudo-równoważnych stanów. Zaproponowane podejście pozwala zmniejszyć ilość wymaganego zużycia sprzętowego bez zmniejszenia wydajności systemów cyfrowych. Podany również jest przykład aplikacji zaproponowanego rozwiązania.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 5, 5; 18-20
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Optymalizacja skończonych automatów Moorea w układach CPLD
Optimization of logic circuit of Moore FSM on CPLD
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/155570.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat stanów
CPLD
wbudowany blok pamięci
algorytmiczna sieć działań
FSM
embedded memory blocks
flow-chart of algorithm
Opis:
W pracy przedstawiona została metoda zmniejszania ilości makro-komórek w układach typu PAL przy pomocy skończonych automatów stanów z wyjściami typu Moore'a. Metoda ta jest oparta na wykorzystaniu nieużywanych wyjść osadzonych obszarów pamięci w celu reprezentacji kodu klasy pseudo-równoważnych stanów. Zaproponowane podejście pozwala zmniejszyć ilość wymaganego zużycia sprzętowego bez zmniejszenia wydajności systemów cyfrowych. Podany również jest przykład aplikacji zaproponowanego rozwiązania.
Method of decrease of number of PAL macrocells in the circuit of Moore FSM is proposed. Method is based on usage of free outputs of embedded memory blocks to represent the code of the class of the pseudoequivalent states. Proposed approach permits to decrease the hardware amount without decrease of digital system performance. An example of application of proposed method is given.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 7, 7; 136-138
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Reduction in the number of PAL macrocells in the ciruit of a Moore FSM
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/929833.pdf
Data publikacji:
2007
Wydawca:
Uniwersytet Zielonogórski. Oficyna Wydawnicza
Tematy:
Moore finite-state machine
complex programmable logic devices
design
logic circuit
pseudoequivalent states
automat Moore'a
złożone programowalne układy logiczne
układ logiczny
stan pseudorównoważny
Opis:
Optimization methods of logic circuits for Moore finite-state machines are proposed. These methods are based on the existence of pseudoequivalent states of a Moore finite-state machine, a wide fan-in of PAL macrocells and free resources of embedded memory blocks. The methods are oriented to hypothetical VLSI microcircuits based on the CPLD technology and containing PAL macrocells and embedded memory blocks. The conditions of effective application of each proposed method are shown. An algorithm to choose the best model of a finite-state machine for given conditions is proposed. Examples of proposed methods application are given. The effectiveness of the proposed methods is also investigated.
Źródło:
International Journal of Applied Mathematics and Computer Science; 2007, 17, 4; 565-575
1641-876X
2083-8492
Pojawia się w:
International Journal of Applied Mathematics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Accumulation methods in the processing of difficult images
Autorzy:
Chmielewski, L.J.
Powiązania:
https://bibliotekanauki.pl/articles/332880.pdf
Data publikacji:
2008
Wydawca:
Uniwersytet Śląski. Wydział Informatyki i Nauki o Materiałach. Instytut Informatyki. Zakład Systemów Komputerowych
Tematy:
analiza obrazu
gromadzenie dowodów
metody rozmyte
histogram
transformata Hough'a
image analysis
evidence accumulation
fuzzy methods
Hough transform
Opis:
The accumulation methods emerged in close relation to the development of the Hough transform (HT). The application of some far reaching generalizations of the HT will be presented. The accumulation principle will be taken as a starting point: Accumulate the relevant data from possibly many, possibly competent sources. This principle is known and widely used in image processing, mainly in the methods related to the HT. The principle is in opposition to the tendency to compress the image data as early in the processing as possible. The accumulation principle is a recommendation to utilize the redundancy in the image data in a specific way and should be applied when the images are difficult to process due to their low quality. The basic data structure is the fuzzy histogram, which is in fact an experimentally obtained approximation of the probability density of the phenomenon of interest. The concepts of a degree of fuzzification and the weakly and strongly fuzzified histograms will be introduced. A number of solutions found with the use of the accumulation principle will be presented. In the examples and tests, biomedical images will be used. Such images are challenging because the objects imaged are irregular and the quality of the images is usually limited in a natural way by the imaging modalities used. The accumulation methods are a good solution to the problem of analysis of such images.
Źródło:
Journal of Medical Informatics & Technologies; 2008, 12; 11-21
1642-6037
Pojawia się w:
Journal of Medical Informatics & Technologies
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Optimization of Moore FSM with refined state encoding
Optymalizacja zasobów sprzętowych w układach cyfrowych przy użyciu automatów Moorea
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/156272.pdf
Data publikacji:
2008
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
PAL makrokomórka
CPLD
schemat blokowy algorytmu
Moore finite-state-machine
PAL macrocells
flow-chart of algorithm
Opis:
Method of decrease in the number of PAL macrocells in logic circuit of Moore FSM is proposed. The method is based on simultaneous application of refined state assignment and transformation of the codes of pseudoequivalent states into codes of their classes. The proposed approach permits to decrease the hardware amount without decrease of digital system performance. The results of experiments are shown.
W pracy przedstawiona została metoda zmniejszania ilości makrokomórek w układach typu PAL przy pomocy automatów Moore'a FSM. Metoda ta bazuje na wykorzystaniu wyznaczonych stanów i przekształceniu kodu klasy pseudorównoważnych stanów w odpowiedni kod danej klasy. Zaproponowane podejście pozwala zmniejszyć ilość wymaganego zużycia sprzętowego bez zmniejszenia wydajności systemów cyfrowych. Podany również jest przykład aplikacji zaproponowanego rozwiązania.
Źródło:
Pomiary Automatyka Kontrola; 2008, R. 54, nr 8, 8; 553-555
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Decrease of the number of PAL macrocells for Moore FSM
Zmniejszenie zużycia makrokomórek PAL w automatach Moorea
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/154321.pdf
Data publikacji:
2009
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
PAL makrokomórka
CPLD
wbudowany blok pamięci
algorytmiczna maszyna stanów
Moore finite-state-machine
PAL macrocells
embedded memory blocks
algorithmic state machine
Opis:
Method of decrease in the number of PAL macrocells in logic circuit of Moore FSM is proposed. This method is based on the implementation of free outputs of embedded memory blocks to represent the code of the class of the pseudoequivalent states. The proposed approach allows minimizing hardware without decreasing of the digital system performance. An example of application of the proposed method is given.
Wzrost zużycia zasobów sprzętowych jest jednym z aktualnych problemów w logicznych układach jednostki sterującej. Specyficzną cechą układu PAL jest duża ilość wejść makrokomórek i ilość termów na makrokomórkę. Cechą automatów Moore'a jest istnienie pseudorównoważnych stanów i regularny charakter mikrooperacji, które daje się implementować z użyciem EMB (ang. Embedded Memory Blocks). W tym artykule proponowana jest metoda pozwalająca zmniejszyć wykorzystanie zużycia sprzętowego bez zmniejszania wydajności systemów cyfrowych, przy użyciu wyżej wspomnianych cech.
Źródło:
Pomiary Automatyka Kontrola; 2009, R. 55, nr 7, 7; 476-478
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Minimization of Moore FSM on CPLD using PAL technology
Minimalizacja automatów Moorea przy użyciu technologii typu PAL
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/154023.pdf
Data publikacji:
2009
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
makrokomórka PAL
CPLD
wbudowany blok pamięci
GSA
Moore finite-state-machine
PAL macrocells
embedded memory blocks
Opis:
Method of decreasing of the number of PAL macrocells in logic circuit in Moore FSM is proposed. This method is based on the use of free outputs of embedded memory blocks to represent the code of the class of pseudoequivalent states. The proposed approach allows minimizing the hardware without decreasing of the digital system performance. An example of application of the proposed method is given.
Wzrost zużycia zasobów sprzętowych jest jednym z aktualnych problemów w logicznych układach jednostki sterującej. Specyficzną cechą układu PAL jest duża ilość wejść makrokomórek i ilość termów na makrokomórkę. Cechą automatów Moore'a jest istnienie pseudorównoważnych stanów i regularny charakter mikrooperacji, które daje się implementować z użyciem EMB (ang. Embedded Memory Blocks). W artykule proponowana jest metoda pozwalająca zmniejszyć wykorzystanie zużycia sprzętowego bez zmniejszania wydajności systemów cyfrowych, przy użyciu wyżej wspomnianych cech. Podany również jest przykład aplikacji zaproponowanego rozwiązania.
Źródło:
Pomiary Automatyka Kontrola; 2009, R. 55, nr 8, 8; 675-677
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Wykorzystanie modeli ontologicznych na potrzeby budowy wspólnego obrazu pola walki
Ontology modeling usage for Common Operational Picture acquisition
Autorzy:
Chmielewski, L.
Powiązania:
https://bibliotekanauki.pl/articles/305975.pdf
Data publikacji:
2009
Wydawca:
Wojskowa Akademia Techniczna im. Jarosława Dąbrowskiego
Tematy:
modele semantyczne
GIS
ontologia
systemy wspomagania decyzji
ZSD
ontology models
Opis:
Fuzja danych i jej zastosowanie do konstrukcji wspólnego obrazu operacyjnego była traktowana jako poboczny element wykorzystywany w procedurach decyzyjnych. Praca ta prezentuje metodę integracji odrębnych obszarów danych pochodzących z pola walki z wykorzystaniem ontologii, mechanizmów wnioskujących. Opisywane podejście pozwala na organizację i filtrowanie danych bazujących na modelu semantycznym z wykorzystaniem predefiniowanych mechanizmów dedykowanych różnym poziomom dowodzenia oraz typom operacji. Połączenie reprezentacji semantycznej danych, mechanizmów języka zapytań SPARQL oraz środowiska GIS, pozwoliły na wytworzenie rozszerzalnych mechanizmów prezentacji informacji pola walki budujących jednolity obraz operacyjny pola walki (ang. Common Operational Picture). Publikowane w pracy wyniki uwzględniają analizę wojskowych standardów reprezentacji danych wykorzystywanych w badaniach. Bazując na przeglądzie dostępnych narzędzi i metod dedykowanych tej dziedzinie zaproponowana została bazowa ontologia wykorzystana do reprezentacji aktualnego scenariusza przestrzeni walki, wypełniona danymi geograficznymi oraz danymi dla algorytmów wspomagania dowodzenia. Artykuł zawiera opis wytworzonego podsystemu GIS wykorzystującego mechanizmy semantyczne wykorzystujące zewnętrzne heterogeniczne źródła Zautomatyzowanych Systemów Dowodzenia.
This work concentrates mainly on methods of integrating several aspects of battlefield data using ontology models and presenting such data in rich GIS environment. Such approach allows to organize and filter data using predefined filters dedicated for various level of command and types of operations. Combining semantic data representation and semantic query languages like SPARQL allowed to produce extendable and rapid mechanism for information presentation which generates Common Operational Picture. Published results consist of analysis of known models representing different views on COP. Based on such study there have been proposed, a core ontology for representing current battlefield scenario filled with all geospatial information and data proposed by decision support algorithms and military domain analysis. This article describes designed layered architecture based on SOA and a proof-of-concept prototype demonstrating, a NEC integrated battlefield picture. The subsystem has been designed and prepared to be powered from external data sources such as heterogeneous C4I systems and other military-government data sources.
Źródło:
Biuletyn Instytutu Systemów Informatycznych; 2009, 3; 19-28
1508-4183
Pojawia się w:
Biuletyn Instytutu Systemów Informatycznych
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Projekt MATLAS - Zaawansowane metody inżynierii materiałowej w diagnostyce dzieł sztuki poddanych renowacji laserowej za pomocą kształtowanych, wysokoenergetycznych impulsów promieniowania
MATLAS project - Advanced methods of materials engineering in diagnostics of art works after renovation by means of shaped, high-energy laser radiation pulses
Autorzy:
Ciupiński, Ł.
Fortuna-Zaleśna, E.
Garbacz, H.
Onyszczuk, T.
Koss, A.
Mróz, J.
Zatorska, A.
Chmielewski, K.
Jeżewska, E.
Zambrzycki, P.
Jeziorowski, M.
Marczak, J.
Strzelec, M.
Sarzyński, A.
Ostrowski, R.
Skrzeczanowski, W.
Rycyk, A.
Spaarschuh, Ch.
Wedvik, B.
Powiązania:
https://bibliotekanauki.pl/articles/217530.pdf
Data publikacji:
2010
Wydawca:
Stowarzyszenie Konserwatorów Zabytków
Tematy:
dzieło sztuki
projekt MATLAS
inżynieria materiałowa
art work
MATLAS project
materials engineering
Opis:
Projekt MATLAS PL0259, realizowany w ramach Mechanizmu Finansowego EOG/Norweskiego Mechanizmu Finansowego, w Obszarze Priorytetowym "Konserwacja Europejskiego Dziedzictwa Kultury", został z powodzeniem rozpoczęty w lipcu 2008 r. Naukowe cele projektu obejmują opracowanie metod diagnostyki powierzchni dzieł sztuki wykonanych z metali (stopów) w celu ich bezpiecznej renowacji laserowej, opracowanie systemu laserowego zdolnego do generacji impulsów o wymaganym w renowacji, kontrolowanym kształcie i czasie trwania oraz analizy zjawisk indukowanych przez impulsy laserowe na powierzchni obiektów historycznych. Artykuł przedstawia uczestniczące w projekcie ośrodki naukowe, projekt i wykonanie laserowego systemu czyszczącego oraz metodykę badań eksperymentalnych. Podsumowuje on również najnowsze wyniki projektu oraz przedstawia metalowe dzieła sztuki wybrane do badań, wraz z ich analizami historycznymi i strukturalnymi.
MATLAS project PL0259 successfully started in July 2008 under the EEA Financial Mechanism/ Norwegian Financial Mechanism and in the Key Priority Section "Conservation of European Cultural Heritage". The scientific aims of the project include: development of diagnostic methods for analysis of metal (alloy) artworks surfaces for safe laser renovation; development of a laser system capable of generating pulses with controlled shape and time duration required for renovation, and analysis of phenomena induced by laser pulses in the treated surfaces of historical objects. The paper presents participating scientific teams, design and realization of laser cleaning system and methodology of experimental investigations. It also summarizes the latest project results and presents metal artworks selected for examination with their historical and structural analysis.
Źródło:
Wiadomości Konserwatorskie; 2010, 27; 171-176
0860-2395
2544-8870
Pojawia się w:
Wiadomości Konserwatorskie
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Zmniejszenie zasobów sprzętowych w układach CPLD przy użyciu automatów Moorea
Hardware reduction for Moore FSM implemented with CPLD
Autorzy:
Barkalov, A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/154725.pdf
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
jednostka sterująca
układ cyfrowy
układy programowalne
Moore finite-state-machine
control unit
logic circuit
programmable logic device
Opis:
W artykule została przedstawiona metoda zmniejszenia wymaganych zasobów sprzętowych do implementacji skończonych automatów stanów z wyjściami typu Moore'a w matrycowym układzie programowalnym typu PAL. Cechą automatów Moore'a jest regularny charakter mikrooperacji, które daje się implementować z użyciem wbudowanych bloków pamięci. Metoda oparta jest na zastosowaniu transformacji kodów pseudorównoważnych stanów. Zaproponowane podejście pozwala zmniejszyć ilość wymaganego zużycia sprzętowego bez zmniejszenia wydajności systemów cyfrowych. Przedstawiona zostanie również analiza zaproponowanego rozwiązania oraz wyniki eksperymentu.
A method of decrease in the number of programmable array logic (PAL) macrocells in logic circuit of Moore finite-state-machine (FSM) is proposed. This method is based on use of free outputs of embedded memory blocks to represent the code of the class of pseudoequivalent states. The proposed approach allows minimising the hardware without decreasing the digital system performance. An example of application of the proposed method is given. The control unit of any digital system can be implemented as the Moore FSM. Recent achievements in semiconductor technology have resulted in development of such sophisticated VLSI chips as field-programmable logic arrays (FPGA) and complex programmable logic devices (CPLD). Very often CPLD are used to implement complex controllers. In CPLD, logic functions are implemented using programmable array logic macrocells. One of the issues of the day is decrease in the number of PAL macrocells required for implementation of FSM logic circuit. A proper state assignment can be used to solve this problem. The peculiarities of Moore FSM are existence of pseudoequivalent states and dependence of microoperations only on FSM internal states. The peculiarity of CPLD is a wide fan-in of PAL macrocell. It permits to use different sources for representation of a current state code.
Źródło:
Pomiary Automatyka Kontrola; 2010, R. 56, nr 7, 7; 714-717
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Zmniejszenie zużycia makrokomórek PAL w realizacjach układowych automatów Moorea
Hardware reduction for Moore FSM implemented with CPLD
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/152945.pdf
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
jednostka sterująca
układ cyfrowy
układy programowalne
Moore finite-state-machine
control unit
logic circuit
programmable logic device
Opis:
W artykule została przedstawiona metoda zmniejszenia wymaganych zasobów sprzętowych do implementacji automatów Moore'a w matrycowym układzie programowalnym typu PAL. Cechą automatów Moore'a jest regularny charakter mikrooperacji, które daje się implementować z użyciem wbudowanych bloków pamięci. Metoda oparta jest na zastosowaniu transformacji kodów pseudorównoważnych stanów. Zaproponowane podejście pozwala zmniejszyć liczbę wymaganego zużycia sprzętowego bez zmniejszenia wydajności systemów cyfrowych. Przedstawiony zostanie również przykład zaproponowanego rozwiązania oraz wyniki eksperymentu.
The method of decrease in the number of programmable array logic (PAL) macrocells in logic circuit of Moore finite-state-machine (FSM) is proposed. This method is based on the use of free outputs of embedded memory blocks to represent the code of the class of pseudoequivalent states. The proposed approach allows minimizing the hardware without decreasing of the digital system performance. An example of application of the proposed method is given. Control unit of any digital system can be implemented as the Moore FSM. Recent achievements in semiconductor technology have resulted in development of such sophisticated VLSI chips as field-programmable logic arrays (FPGA) and complex programmable logic devices (CPLD). Very often CPLD are used to implement complex controllers. In CPLD, logic functions are implemented using programmable array logic macrocells. One of the issues of the day is decrease in the number of PAL macrocells required for implementation of FSM logic circuit. A proper state assignment can be used to solve this problem. The peculiarities of Moore FSM are existence of pseudoequivalent states and dependence of microoperations only on FSM internal states. The peculiarity of CPLD is a wide fan-in of PAL macrocell. It permits to use different sources for representation of a current state code.
Źródło:
Pomiary Automatyka Kontrola; 2010, R. 56, nr 11, 11; 1375-1377
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Optymalizacja parametrów mieszania biozawiesiny w fermentorze z wykorzystaniem metody CFD
Optimization with CFD method application of biomass suspension mixing in fermentor
Autorzy:
Palige, J.
Rudniak, L.
Dobrowolski, A.
Zalewski, M.
Chmielewski, A. G.
Powiązania:
https://bibliotekanauki.pl/articles/2071362.pdf
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
fermentor
mieszanie
CFD
mixing
Opis:
Jednym z podstawowych parametrów wpływających na wydajność procesu fermentacji metanowej jest intensywność i struktura mieszania zawiesiny w fermentorze. Z wykorzystaniem metod obliczeniowej mechaniki płynów wyznaczono strukturę przepływu i mieszania wymuszonego systemem zatopionych strug w prostopadłościennym fermentorze o objętości cieczy około 470 m3. Określono parametry i zasięg mieszania wzdłuż osi fermen-tora oraz mieszania pionowego wywoływanego systemem pomp cyrkulapych. Określono optymalną lokalizację napływu strug oraz ich natężenia !epływu.
The intensity and structure of biomass mixing in fermentor are the one of principal parameters which determine the yield of biogas production practises. Using the Computational Fluid Dynamics method the structure of flow and suspension mixing in rectangular fermentor with liquid phase volume 470 m3 were determined. The suspension motion inside the fermentor was extorted by system of jets. The range of jets located in the axe of fermentator in bottom zone and jets caused by system of pumps which transport vertically the suspension from bottom up to liquid surface was established. The optimal flow rates values and localization of jets inputs were determined.
Źródło:
Inżynieria i Aparatura Chemiczna; 2011, 5; 82-83
0368-0827
Pojawia się w:
Inżynieria i Aparatura Chemiczna
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Wykorzystanie własności układu sterującego w układach CPLD
Use of control unit properties in CPLD systems
Autorzy:
Barkalov, A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/155101.pdf
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
mikroprogramowalny układ sterujący
CPLD
Moore finite-state-machine
programmable logic device
Opis:
W artykule przedstawiono metodę syntezy mikroprogramowalnego układu sterującego z użyciem wbudowanych bloków pamięci, która jest ukierunkowana na zmniejszenie rozmiaru układu sterującego poprzez zastosowanie transformacji kodów klas pseudorównoważnych w pamięci. Podejście takie pozwala uzyskać uproszczoną formę funkcji przejścia części adresowej układu, dzięki któremu możliwa jest redukcja zasobów sprzętowych potrzebnych do implementacji jednostki sterującej w układach programowalnych typu CPLD bez zmniejszenia wydajności systemu cyfrowego.
A method for decreasing the number of programmable array logic (PAL) macrocells in a logic circuit of the Moore finite-state-machine (FSM) is proposed. Programmable logic devices are nowadays widely used for implementation of control units (CU). The problem of CU optimization is still actual in computer science and its solution enables reduce the cost of the system. This method is based on use of free outputs of embedded memory blocks to represent the code of the class of pseudoequivalent states. The proposed approach allows minimizing the hardware without decreasing the digital system performance. An example of application of the proposed method is given. A control unit of any digital system can be implemented as the Moore FSM. Recent achievements in semiconductor technology have resulted in development of such sophisticated VLSI chips as field-programmable logic arrays (FPGA) and complex programmable logic devices (CPLD). Very often CPLD are used to implement complex controllers. In CPLD, logic functions are implemented using programmable array logic macrocells. One of the issues of the day is decrease in the number of PAL macrocells required for implementation of the FSM logic circuit. A proper state assignment can be used to solve this problem. The peculiarities of Moore FSM are existence of pseudoequivalent states and dependence of microoperations only on FSM internal states. The peculiarity of CPLD is a wide fan-in of PAL macrocell. It allows using different sources for representation of a current state code.
Źródło:
Pomiary Automatyka Kontrola; 2011, R. 57, nr 8, 8; 854-857
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Measurements of the mechanical Barkhausen noise in ferromagnetic steels
Wpływ obróbki cieplnej na właściwości mechanicznego efektu Barkhausena w stali P91
Autorzy:
Maciakowski, P.
Augustyniak, B.
Piotrowski, L.
Chmielewski, M.
Powiązania:
https://bibliotekanauki.pl/articles/159894.pdf
Data publikacji:
2012
Wydawca:
Sieć Badawcza Łukasiewicz - Instytut Elektrotechniki
Tematy:
NDT
mechaniczny efekt Barkhausena
stal ferromagnetyczna
badania nieniszczące
obróbka cieplna stali
mechanical Barkhausen noise
ferromagnetic steels
nondestructive testing
tempering
Opis:
This paper presents a new technique for measuring the mechanical Barkhausen noise in ferromagnetic steels. We study the effect of tempering time of P91 grade steels on: parameters of mechanical Barkhausen noise, mechanical hardness and magnetic coercivity. All of these quantities are compared. The variations in amplitude of root mean square of mechanical Barkhausen noise for different tempering times are revealed to be greater than those of hardness and coercivity.
W pracy została opisana metoda badania mechanicznego efektu Barkhausena z wygorzystaniem drgań giętnych belki. Badany był wpływ czasu wygrzewania hartowanej stali P91 na: właściwości mechanicznego efektu Barkhausena, twardość mechaniczną oraz pole koercji. Stwierdzono, że amplituda obwiedni sygnału napięciowego mechanicznego efektu Barkhausena wzrasta wraz z czasem wygrzewania, natomiast twardość mechaniczna oraz pole koercji maleją. Natężenie mechanicznego efektu Barkhausena wykazuje największą dynamikę względnych zmian, co pokazuje, że jest to najczulsze narzędzie do oceny stanu wygrzewania stali P91.
Źródło:
Prace Instytutu Elektrotechniki; 2012, 258; 221-228
0032-6216
Pojawia się w:
Prace Instytutu Elektrotechniki
Dostawca treści:
Biblioteka Nauki
Artykuł

Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies