Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "Chmielewski, A" wg kryterium: Autor


Tytuł:
Wykorzystanie własności układu sterującego w układach CPLD
Use of control unit properties in CPLD systems
Autorzy:
Barkalov, A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/155101.pdf
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
mikroprogramowalny układ sterujący
CPLD
Moore finite-state-machine
programmable logic device
Opis:
W artykule przedstawiono metodę syntezy mikroprogramowalnego układu sterującego z użyciem wbudowanych bloków pamięci, która jest ukierunkowana na zmniejszenie rozmiaru układu sterującego poprzez zastosowanie transformacji kodów klas pseudorównoważnych w pamięci. Podejście takie pozwala uzyskać uproszczoną formę funkcji przejścia części adresowej układu, dzięki któremu możliwa jest redukcja zasobów sprzętowych potrzebnych do implementacji jednostki sterującej w układach programowalnych typu CPLD bez zmniejszenia wydajności systemu cyfrowego.
A method for decreasing the number of programmable array logic (PAL) macrocells in a logic circuit of the Moore finite-state-machine (FSM) is proposed. Programmable logic devices are nowadays widely used for implementation of control units (CU). The problem of CU optimization is still actual in computer science and its solution enables reduce the cost of the system. This method is based on use of free outputs of embedded memory blocks to represent the code of the class of pseudoequivalent states. The proposed approach allows minimizing the hardware without decreasing the digital system performance. An example of application of the proposed method is given. A control unit of any digital system can be implemented as the Moore FSM. Recent achievements in semiconductor technology have resulted in development of such sophisticated VLSI chips as field-programmable logic arrays (FPGA) and complex programmable logic devices (CPLD). Very often CPLD are used to implement complex controllers. In CPLD, logic functions are implemented using programmable array logic macrocells. One of the issues of the day is decrease in the number of PAL macrocells required for implementation of the FSM logic circuit. A proper state assignment can be used to solve this problem. The peculiarities of Moore FSM are existence of pseudoequivalent states and dependence of microoperations only on FSM internal states. The peculiarity of CPLD is a wide fan-in of PAL macrocell. It allows using different sources for representation of a current state code.
Źródło:
Pomiary Automatyka Kontrola; 2011, R. 57, nr 8, 8; 854-857
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Zmniejszenie zasobów sprzętowych w układach CPLD przy użyciu automatów Moorea
Hardware reduction for Moore FSM implemented with CPLD
Autorzy:
Barkalov, A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/154725.pdf
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
jednostka sterująca
układ cyfrowy
układy programowalne
Moore finite-state-machine
control unit
logic circuit
programmable logic device
Opis:
W artykule została przedstawiona metoda zmniejszenia wymaganych zasobów sprzętowych do implementacji skończonych automatów stanów z wyjściami typu Moore'a w matrycowym układzie programowalnym typu PAL. Cechą automatów Moore'a jest regularny charakter mikrooperacji, które daje się implementować z użyciem wbudowanych bloków pamięci. Metoda oparta jest na zastosowaniu transformacji kodów pseudorównoważnych stanów. Zaproponowane podejście pozwala zmniejszyć ilość wymaganego zużycia sprzętowego bez zmniejszenia wydajności systemów cyfrowych. Przedstawiona zostanie również analiza zaproponowanego rozwiązania oraz wyniki eksperymentu.
A method of decrease in the number of programmable array logic (PAL) macrocells in logic circuit of Moore finite-state-machine (FSM) is proposed. This method is based on use of free outputs of embedded memory blocks to represent the code of the class of pseudoequivalent states. The proposed approach allows minimising the hardware without decreasing the digital system performance. An example of application of the proposed method is given. The control unit of any digital system can be implemented as the Moore FSM. Recent achievements in semiconductor technology have resulted in development of such sophisticated VLSI chips as field-programmable logic arrays (FPGA) and complex programmable logic devices (CPLD). Very often CPLD are used to implement complex controllers. In CPLD, logic functions are implemented using programmable array logic macrocells. One of the issues of the day is decrease in the number of PAL macrocells required for implementation of FSM logic circuit. A proper state assignment can be used to solve this problem. The peculiarities of Moore FSM are existence of pseudoequivalent states and dependence of microoperations only on FSM internal states. The peculiarity of CPLD is a wide fan-in of PAL macrocell. It permits to use different sources for representation of a current state code.
Źródło:
Pomiary Automatyka Kontrola; 2010, R. 56, nr 7, 7; 714-717
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Decrease of the number of PAL macrocells for Moore FSM
Zmniejszenie zużycia makrokomórek PAL w automatach Moorea
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/154321.pdf
Data publikacji:
2009
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
PAL makrokomórka
CPLD
wbudowany blok pamięci
algorytmiczna maszyna stanów
Moore finite-state-machine
PAL macrocells
embedded memory blocks
algorithmic state machine
Opis:
Method of decrease in the number of PAL macrocells in logic circuit of Moore FSM is proposed. This method is based on the implementation of free outputs of embedded memory blocks to represent the code of the class of the pseudoequivalent states. The proposed approach allows minimizing hardware without decreasing of the digital system performance. An example of application of the proposed method is given.
Wzrost zużycia zasobów sprzętowych jest jednym z aktualnych problemów w logicznych układach jednostki sterującej. Specyficzną cechą układu PAL jest duża ilość wejść makrokomórek i ilość termów na makrokomórkę. Cechą automatów Moore'a jest istnienie pseudorównoważnych stanów i regularny charakter mikrooperacji, które daje się implementować z użyciem EMB (ang. Embedded Memory Blocks). W tym artykule proponowana jest metoda pozwalająca zmniejszyć wykorzystanie zużycia sprzętowego bez zmniejszania wydajności systemów cyfrowych, przy użyciu wyżej wspomnianych cech.
Źródło:
Pomiary Automatyka Kontrola; 2009, R. 55, nr 7, 7; 476-478
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Minimization of Moore FSM on CPLD using PAL technology
Minimalizacja automatów Moorea przy użyciu technologii typu PAL
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/154023.pdf
Data publikacji:
2009
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
makrokomórka PAL
CPLD
wbudowany blok pamięci
GSA
Moore finite-state-machine
PAL macrocells
embedded memory blocks
Opis:
Method of decreasing of the number of PAL macrocells in logic circuit in Moore FSM is proposed. This method is based on the use of free outputs of embedded memory blocks to represent the code of the class of pseudoequivalent states. The proposed approach allows minimizing the hardware without decreasing of the digital system performance. An example of application of the proposed method is given.
Wzrost zużycia zasobów sprzętowych jest jednym z aktualnych problemów w logicznych układach jednostki sterującej. Specyficzną cechą układu PAL jest duża ilość wejść makrokomórek i ilość termów na makrokomórkę. Cechą automatów Moore'a jest istnienie pseudorównoważnych stanów i regularny charakter mikrooperacji, które daje się implementować z użyciem EMB (ang. Embedded Memory Blocks). W artykule proponowana jest metoda pozwalająca zmniejszyć wykorzystanie zużycia sprzętowego bez zmniejszania wydajności systemów cyfrowych, przy użyciu wyżej wspomnianych cech. Podany również jest przykład aplikacji zaproponowanego rozwiązania.
Źródło:
Pomiary Automatyka Kontrola; 2009, R. 55, nr 8, 8; 675-677
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Optimization of logic circuit of Moore FSM on CPLD
Optymalizacja skończonych automatów Moorea w układach CPLD
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/152661.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
PAL makrokomórka
CPLD
wbudowany blok pamięci
schemat blokowy algorytmu
PAL macrocells
embedded memory blocks
flow-chart of algorithm
Opis:
Method of decrease of number of PAL macrocells in the circuit of Moore FSM is proposed. Method is based on usage of free outputs of embedded memory blocks to represent the code of the class of the pseudoequivalent states. Proposed approach permits to decrease the hardware amount without decrease of digital system performance. An example of application of proposed method is given.
W pracy przedstawiona została metoda zmniejszania ilości makro-komórek w układach typu PAL przy pomocy automatów Moore'a FSM. Metoda ta jest oparta na wykorzystaniu nieużywanych wyjść osadzonych obszarów pamięci w celu reprezentacji kodu klasy pseudo-równoważnych stanów. Zaproponowane podejście pozwala zmniejszyć ilość wymaganego zużycia sprzętowego bez zmniejszenia wydajności systemów cyfrowych. Podany również jest przykład aplikacji zaproponowanego rozwiązania.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 5, 5; 18-20
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Optimization of Moore FSM with refined state encoding
Optymalizacja zasobów sprzętowych w układach cyfrowych przy użyciu automatów Moorea
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/156272.pdf
Data publikacji:
2008
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
PAL makrokomórka
CPLD
schemat blokowy algorytmu
Moore finite-state-machine
PAL macrocells
flow-chart of algorithm
Opis:
Method of decrease in the number of PAL macrocells in logic circuit of Moore FSM is proposed. The method is based on simultaneous application of refined state assignment and transformation of the codes of pseudoequivalent states into codes of their classes. The proposed approach permits to decrease the hardware amount without decrease of digital system performance. The results of experiments are shown.
W pracy przedstawiona została metoda zmniejszania ilości makrokomórek w układach typu PAL przy pomocy automatów Moore'a FSM. Metoda ta bazuje na wykorzystaniu wyznaczonych stanów i przekształceniu kodu klasy pseudorównoważnych stanów w odpowiedni kod danej klasy. Zaproponowane podejście pozwala zmniejszyć ilość wymaganego zużycia sprzętowego bez zmniejszenia wydajności systemów cyfrowych. Podany również jest przykład aplikacji zaproponowanego rozwiązania.
Źródło:
Pomiary Automatyka Kontrola; 2008, R. 54, nr 8, 8; 553-555
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Optymalizacja skończonych automatów Moorea w układach CPLD
Optimization of logic circuit of Moore FSM on CPLD
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/155570.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat stanów
CPLD
wbudowany blok pamięci
algorytmiczna sieć działań
FSM
embedded memory blocks
flow-chart of algorithm
Opis:
W pracy przedstawiona została metoda zmniejszania ilości makro-komórek w układach typu PAL przy pomocy skończonych automatów stanów z wyjściami typu Moore'a. Metoda ta jest oparta na wykorzystaniu nieużywanych wyjść osadzonych obszarów pamięci w celu reprezentacji kodu klasy pseudo-równoważnych stanów. Zaproponowane podejście pozwala zmniejszyć ilość wymaganego zużycia sprzętowego bez zmniejszenia wydajności systemów cyfrowych. Podany również jest przykład aplikacji zaproponowanego rozwiązania.
Method of decrease of number of PAL macrocells in the circuit of Moore FSM is proposed. Method is based on usage of free outputs of embedded memory blocks to represent the code of the class of the pseudoequivalent states. Proposed approach permits to decrease the hardware amount without decrease of digital system performance. An example of application of proposed method is given.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 7, 7; 136-138
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Reduction in the number of PAL macrocells in the ciruit of a Moore FSM
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/929833.pdf
Data publikacji:
2007
Wydawca:
Uniwersytet Zielonogórski. Oficyna Wydawnicza
Tematy:
Moore finite-state machine
complex programmable logic devices
design
logic circuit
pseudoequivalent states
automat Moore'a
złożone programowalne układy logiczne
układ logiczny
stan pseudorównoważny
Opis:
Optimization methods of logic circuits for Moore finite-state machines are proposed. These methods are based on the existence of pseudoequivalent states of a Moore finite-state machine, a wide fan-in of PAL macrocells and free resources of embedded memory blocks. The methods are oriented to hypothetical VLSI microcircuits based on the CPLD technology and containing PAL macrocells and embedded memory blocks. The conditions of effective application of each proposed method are shown. An algorithm to choose the best model of a finite-state machine for given conditions is proposed. Examples of proposed methods application are given. The effectiveness of the proposed methods is also investigated.
Źródło:
International Journal of Applied Mathematics and Computer Science; 2007, 17, 4; 565-575
1641-876X
2083-8492
Pojawia się w:
International Journal of Applied Mathematics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Zmniejszenie zużycia makrokomórek PAL w realizacjach układowych automatów Moorea
Hardware reduction for Moore FSM implemented with CPLD
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/152945.pdf
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
jednostka sterująca
układ cyfrowy
układy programowalne
Moore finite-state-machine
control unit
logic circuit
programmable logic device
Opis:
W artykule została przedstawiona metoda zmniejszenia wymaganych zasobów sprzętowych do implementacji automatów Moore'a w matrycowym układzie programowalnym typu PAL. Cechą automatów Moore'a jest regularny charakter mikrooperacji, które daje się implementować z użyciem wbudowanych bloków pamięci. Metoda oparta jest na zastosowaniu transformacji kodów pseudorównoważnych stanów. Zaproponowane podejście pozwala zmniejszyć liczbę wymaganego zużycia sprzętowego bez zmniejszenia wydajności systemów cyfrowych. Przedstawiony zostanie również przykład zaproponowanego rozwiązania oraz wyniki eksperymentu.
The method of decrease in the number of programmable array logic (PAL) macrocells in logic circuit of Moore finite-state-machine (FSM) is proposed. This method is based on the use of free outputs of embedded memory blocks to represent the code of the class of pseudoequivalent states. The proposed approach allows minimizing the hardware without decreasing of the digital system performance. An example of application of the proposed method is given. Control unit of any digital system can be implemented as the Moore FSM. Recent achievements in semiconductor technology have resulted in development of such sophisticated VLSI chips as field-programmable logic arrays (FPGA) and complex programmable logic devices (CPLD). Very often CPLD are used to implement complex controllers. In CPLD, logic functions are implemented using programmable array logic macrocells. One of the issues of the day is decrease in the number of PAL macrocells required for implementation of FSM logic circuit. A proper state assignment can be used to solve this problem. The peculiarities of Moore FSM are existence of pseudoequivalent states and dependence of microoperations only on FSM internal states. The peculiarity of CPLD is a wide fan-in of PAL macrocell. It permits to use different sources for representation of a current state code.
Źródło:
Pomiary Automatyka Kontrola; 2010, R. 56, nr 11, 11; 1375-1377
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
A review on electron beam flue gas treatment (EBFGT) as a multicomponent air pollution control technology
Autorzy:
Basfar, A. A.
Fageeha, O. I.
Kunnummal, N.
Chmielewski, A. G.
Licki, J.
Pawelec, A.
Zimek, Z.
Warych, J.
Powiązania:
https://bibliotekanauki.pl/articles/148616.pdf
Data publikacji:
2010
Wydawca:
Instytut Chemii i Techniki Jądrowej
Tematy:
fossil fuel combustion
heavy fuel oil
electron beam irradiation
plasma processes
flue gas treatment
SO2 removal
NOx removal
Źródło:
Nukleonika; 2010, 55, 3; 271-277
0029-5922
1508-5791
Pojawia się w:
Nukleonika
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Tadeusz Kościuszko : historia, współczesność, przyszłość : relacje i zależności
Autorzy:
Bednarski, Łukasz.
Kozek, Andrzej (informatyka).
Współwytwórcy:
Białkiewicz, Andrzej (1954-2023). Autor
Bogdanowska, Monika (1962- ). Autor
Chmielewski, Filip. Autor
Chrzanowski, Marcin (1939- ). Autor
Daszyńska, Jolanta. Autor
Domarzewski, Andrzej. Autor
Firek, Marek. Autor
Florkowska-Frančić, Halina (1944- ). Autor
Howiacki, Tomasz. Autor
Kaczorowska, Teresa. Autor
Konopka, Jan A. Autor
Kowalczyk, Rafał (1975?- ). Autor
Kulig, Anna (architektura). Autor
Lachowicz, Krzysztof (1944-2024). Autor
Loryś, Jan M. Autor
Makowska, Beata. Autor
Marosz, Magdalena. Autor
Mełges, Hubert. Autor
Mizia, Małgorzata. Autor
Nachlik, Elżbieta. Autor
Napieralska, Zuzanna. Autor
Nessel, Michał. Autor
Ordon, Longina. Autor
Porada, Zbigniew (1946- ). Autor
Przesmycka, Elżbieta. Autor
Rokosz, Mieczysław. Autor
Romaniak, Krystyna. Autor
Sieńko, Rafał (1974- ). Autor
Tyszkiewicz, Adam (1980- ). Autor
Vogt, Beata. Autor
Woźniak-Koch, Milena. Autor
Żychowska, Maria Jolanta (1953- ). Autor Redakcja
Politechnika Krakowska im. Tadeusza Kościuszki. Instytucja sprawcza
Politechnika Krakowska im. Tadeusza Kościuszki. Wydawnictwo. Wydawca
Data publikacji:
2017
Wydawca:
Kraków : Wydawnictwo PK
Tematy:
Kościuszko, Tadeusz (1746-1817)
Insurekcja kościuszkowska (1794)
Wojna o niepodległość Stanów Zjednoczonych (1775-1783)
Wojsko
Biografia
Materiały konferencyjne
Opis:
Zawiera materiały z konferencji, która odbyła się 24-25 marca 2017 roku w Krakowie : http://www.konferencjakosciuszko.pk.edu.pl/.
Autorzy na skrzydełku okładki.
Bibliografia przy rozdziałach.
Dostawca treści:
Bibliografia CBW
Książka
Tytuł:
Changes in the alkaline phosphatase activity in the littoral water of Lake Piaseczno (The Łęczna-Włodawa Lakeland) between 1996 and 2016 as an indicator of transformations in the water environment in agricultural areas
Zmiany aktywności fosfatazy zasadowej w wodzie litoralnej Jeziora Piaseczno (Pojezierze Łęczyńsko-Włodawskie) w latach 1996-2016 jako wskaźnik przeobrażeń środowisk wodnych na terenach rolniczych
Autorzy:
Bielińska, E. J.
Futa, B.
Mocek-Płóciniak, A.
Chmielewski, S.
Wesołowska, S.
Nowakiewicz, J.
Powiązania:
https://bibliotekanauki.pl/articles/335450.pdf
Data publikacji:
2017
Wydawca:
Sieć Badawcza Łukasiewicz - Przemysłowy Instytut Maszyn Rolniczych
Tematy:
alkaline phosphatase activity
water habitats
agricultural areas
aktywność fosfatazy alkalicznej
środowiska wodne
obszary rolnicze
Opis:
Between 1996 and 2016 the activity of alkaline phosphatase in the littoral water of Lake Piaseczno was researched in fiveyear measurement cycles. Samples of water from the area corresponding to the agricultural sector of the lake catchment area were used as the research material. Simultaneously, the content of nitrogen and phosphorus compounds in the soils of the agricultural sector of Lake Piaseczno was investigated. Between 1996 and 2006 the activity of alkaline phosphatase in the water under study was similar and exhibited a slight increasing tendency. In the consecutive measurement cycles (2011 and 2016) the activity of the enzyme in the water increased significantly. The research also proved that every year the content of mineral forms of nitrogen and assimilable phosphorus in the soil surrounding the lake tended to increase. The enzymatic parameter under study was used as an indicator of lake eutrophication. The research revealed that during the period under analysis the trophicity of Lake Piaseczno increased.
W latach 1996-2016, w 5-letnim cyklu pomiarowym, badano aktywność fosfatazy zasadowej w wodzie litoralnej Jeziora Piaseczno. Obiektem badań były próbki wody pochodzące z obszaru odpowiadającego sektorowi rolniczemu zlewni jeziora. Równolegle badano także zawartość związków azotu i fosforu w glebach przybrzeżnych sektora rolniczego Jeziora Piaseczno. W latach 1996-2006 aktywność fosfatazy zasadowej w badanych wodach utrzymywała się na zbliżonym poziomie, wykazując niewielką tendencje wzrostową. Natomiast w kolejnych cyklach pomiarowych (2011 i 2016) zanotowano istotny wzrost aktywności tego enzymu w badanej wodzie. Wykazano także wzrastającą z roku na rok zawartość mineralnych form azotu i fosforu przyswajalnego w glebie przybrzeżnej jeziora. Opierając się na badanym parametrze enzymatycznym jako jednym ze wskaźników eutrofizacji jezior stwierdzono, że w analizowanym okresie wystąpił wzrost troficzności zbiornika Piaseczno.
Źródło:
Journal of Research and Applications in Agricultural Engineering; 2017, 62, 3; 30-32
1642-686X
2719-423X
Pojawia się w:
Journal of Research and Applications in Agricultural Engineering
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Przekształtnikowe stacje prób silników trakcyjnych
Power electronic setups for testing traction motors
Autorzy:
Biskup, T.
Cieniuch, A.
Jurkiewicz, M.
Kołodziej, H.
Santowski, J.
Chmielewski, W.
Maźnio, S.
Powiązania:
https://bibliotekanauki.pl/articles/1199642.pdf
Data publikacji:
2017
Wydawca:
Sieć Badawcza Łukasiewicz - Instytut Napędów i Maszyn Elektrycznych Komel
Tematy:
energoelektronika
napędy trakcyjne
maszyny elektryczne
badania diagnostyczne
power electronics
traction drives
electrical machines
diagnostic tests
Opis:
This articles describes two setups: one for testing traction squirrel cage induction motors and second for traction series DC motors. Both setups were built using power converters, measuring instruments and master control module. In following chapters there are presented some details concerns all setups. One shows also functional possibilities of the control system. The paper is illustrated by photos and waveforms obtained during startup works. Articles is ended by short resume.
W artykule opisano dwie stacje prób do badania trakcyjnych silników indukcyjnych klatkowych oraz silników szeregowych prądu stałego. Obie stacje zostały zbudowane w oparciu o przekształtniki energoelektroniczne, elementy pomiarowe i zarządzający nimi moduł kontrolno-sterujący. W kolejnych rozdziałach opisano szczegóły dotyczące każdej ze stacji, pokazując ich możliwości funkcjonalne. Artykuł zilustrowano zdjęciami systemu i wynikami pomiarowymi, uzyskanymi w czasie prób uruchomieniowych. Całość zakończono podsumowaniem.
Źródło:
Maszyny Elektryczne: zeszyty problemowe; 2017, 1, 113; 129-134
0239-3646
2084-5618
Pojawia się w:
Maszyny Elektryczne: zeszyty problemowe
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Application of ionizing radiation to environment protection
Autorzy:
Chmielewski, A.
Powiązania:
https://bibliotekanauki.pl/articles/147932.pdf
Data publikacji:
2005
Wydawca:
Instytut Chemii i Techniki Jądrowej
Tematy:
electron accelerator
gamma rays
flue gas
wastewater
sludge
Opis:
Radiation technology may contribute to the environmental protection to a great extent. Electron beam industrial installations for flue gases containing SOx and NOx treatment have been already built in China and Poland. The same technology for high sulphur and high humidity off-gases (low quality lignite) has been successfully tested in an industrial pilot plant in Bulgaria. Pilot plant tests performed in Japan have illustrated that by applying electron beam for municipal waste incinerator off-gases treatment the concentration of dioxins can be reduced by 80%, other persistent organic pollutants can be depredated as well. The positive results of electron beam wastewater treatment are the basis for a full-scale industrial plant being built in the South Korea. A pilot gamma plant for sludge irradiation producing a high grade organic fertilizer is in operation in India. All these achievements are reported in this paper.
Źródło:
Nukleonika; 2005, 50,suppl.3; 17-24
0029-5922
1508-5791
Pojawia się w:
Nukleonika
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Bench testing and simulation model of a cogeneration system with a stirling engine
Autorzy:
Chmielewski, A.
Gumiński, R.
Lubikowski, K.
Radkowski, S.
Szulim, P.
Powiązania:
https://bibliotekanauki.pl/articles/242327.pdf
Data publikacji:
2013
Wydawca:
Instytut Techniczny Wojsk Lotniczych
Tematy:
Stirling engine
Alpha
Simulink
Sankey diagram
helium and nitrogen
cogeneration
Opis:
Cogeneration systems using a Stirling engine [2] are currently being developed and promoted by the European Union [1]. On the other hand, the EU climatic package obligates Polish energy producers to buy 100% CO2 emission rights from 2020 onwards. At that time, according to the experts a ton of CO2 could reach the price of 63.5 Euro. Attention is drawn to the fact that it is only then that nuclear power plants will become profitable, in the same way as wind power plants. This could result in substantial growth of energy prices, both for the economy and for households [3]. The paper presents the experimental research of a cogeneration system with a one-way Alpha type Stirling engine. The impact of the upper heat source and the type of working gas (helium and nitrogen) on the load capacity of the cogeneration system was studied. Based on a Sankey diagram, the power spread of the cogeneration system was analysed. On the basis of experimental research, a model was created of a cogeneration system consisting of the following submodels: Stirling engine of the second order, belt transmission, electric motor and an electrochemical battery. The Stirling engine was installed in a testbed, in the mechatronic lab at the Faculty of Automotive and Construction Machinery Engineering (SIMR) of Warsaw University of Technology. Furthermore, the impact of regenerator efficiency on the efficiency of the Stirling Engine was examined, which in turns impacts the efficiency of the entire cogeneration system.
Źródło:
Journal of KONES; 2013, 20, 3; 97-104
1231-4005
2354-0133
Pojawia się w:
Journal of KONES
Dostawca treści:
Biblioteka Nauki
Artykuł

Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies