Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "digital feedback loop" wg kryterium: Wszystkie pola


Wyświetlanie 1-2 z 2
Tytuł:
Application of Digital Control Techniques for Satellite Medium Power DC-DC Converters
Autorzy:
Skup, K. R.
Grudziński, P.
Orleański, P.
Powiązania:
https://bibliotekanauki.pl/articles/226506.pdf
Data publikacji:
2011
Wydawca:
Polska Akademia Nauk. Czytelnia Czasopism PAN
Tematy:
DC-DC switching converter
digital feedback loop
FPGA
VHDL
digital current mode control
digital voltage
regulator
bang-bang control
digital PID
PWM
Opis:
The objective of this paper is to present a work concerning a digital control loop system for satellite medium power DC-DC converters that is done in Space Research Centre. The whole control process of a described power converter is based on a high speed digital signal processing. The paper presents a development of a FPGA digital controller for voltage and current mode stabilization that was implemented using VHDL. The described controllers are based on a classical digital PID controller. The converter used for testing is a 200 kHz, 750W buck converter with 50V/15A output. A high resolution digital PWM approach is presented. Additionally a simple and effective solution of filtering of an analog-to-digital converter output is presented.
Źródło:
International Journal of Electronics and Telecommunications; 2011, 57, 1; 77-83
2300-1933
Pojawia się w:
International Journal of Electronics and Telecommunications
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Low-power open loop multiply-by-two amplifier with gain-accuracy improved by local-feedback
Autorzy:
Gama, R.
Galhardo, A.
Goes, J.
Paulino, R.
Neves, R.
Horta, N.
Powiązania:
https://bibliotekanauki.pl/articles/397851.pdf
Data publikacji:
2010
Wydawca:
Politechnika Łódzka. Wydział Mikroelektroniki i Informatyki
Tematy:
ADC
przetwornik analogowo-cyfrowy
pomnożyć przez dwa
mała moc
przepustowy czas
pozyskiwanie dokładności
ADC (analog to digital converter)
multiply by two
low power
time interleaved
gain accuracy
Opis:
This paper proposes the complete electrical design of a new multiply-by-two amplifier to be readily used in ultra high-speed medium resolution pipeline ADC stages. It is based in a switched-capacitor open-loop structure but with the novelty of having the gain accuracy improved by using an active amplifier with local feedback. Simulation results demonstrate that, with a very low-power dissipation and without employing any digital self-calibration or gain-control techniques, the circuit exhibits, over PVT corner and device mismatches, a dynamic performance and a gain-accuracy compatible with 6-bit level.
Źródło:
International Journal of Microelectronics and Computer Science; 2010, 1, 1; 19-24
2080-8755
2353-9607
Pojawia się w:
International Journal of Microelectronics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-2 z 2

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies