Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "Szczesniak, P." wg kryterium: Autor


Wyświetlanie 1-9 z 9
Tytuł:
A modelling of AC voltage stabilizer based on a hybrid transformer with matrix converter
Autorzy:
Szcześniak, P.
Powiązania:
https://bibliotekanauki.pl/articles/140776.pdf
Data publikacji:
2017
Wydawca:
Polska Akademia Nauk. Czytelnia Czasopism PAN
Tematy:
AC voltage stabilizer
averaged model
hybrid transformer
matrix converter
Opis:
This article presents a study of an AC voltage stabilizer based on a three-phase hybrid transformer combined with a matrix converter. The proposed solution is used to control AC voltage amplitude and phase shift. By adjustment of these voltage parameters we can reduce the effects of overvoltage, voltage dips or lamp flicker. Such negative phenomena are very significant, particularly from the perspective of the final consumer and sensitive loads connected to the power network. Often the voltage in the power system can be adjusted using a mechanical or thyristor controlled regulator, which in a stepwise manner switches the taps of the electromagnetic transformer. The method for obtaining continuous control of the voltage magnitude and phase shift with the use of a conventional transformer with two output windings and a matrix converter is presented in this paper. The operating principles, mathematical model and properties of the proposed voltage stabilizers are discussed in this paper. The main part of the article will be devoted to the mathematical model which is based on an averaged equation. Computer simulation results are presented and compared with the results of a mathematical study.
Źródło:
Archives of Electrical Engineering; 2017, 66, 2; 371-382
1427-4221
2300-2506
Pojawia się w:
Archives of Electrical Engineering
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Dobór optymalnej liczby jednostek funkcjonalnych dla realizacji syntezy wysokiego poziomu układów cyfrowych
Optimal choice of the number of functional units for high level synthesis of digital circuits
Autorzy:
Szcześniak, P.
Szcześniak, W.
Powiązania:
https://bibliotekanauki.pl/articles/268226.pdf
Data publikacji:
2005
Wydawca:
Politechnika Gdańska. Wydział Elektrotechniki i Automatyki
Opis:
W pracy przedstawiono algorytm MNP (ang. minimization the number oj procesing elements) wyznaczający liczbę jednostek funkcjonalnych niezbędnych do syntezy wysokiego poziomu zadania opisanego grafem przepływu danych (DFG - ang. Data flow graph). Liczba jednostek funkcjonalnych wyznaczana przez prezentowany algorytm jest optymalna zarówno z punktu widzenia kosztów wykonania układu, jak i szybkości jego działania. Rozwiązanie tego problemu umożliwia taką realizację projektu układu cyfrowego, aby działał on z maksymalną szybkością przy minimalnej liczbie jednostek funkcjonalnych, a więc przy minimalnym koszcie wytworzenia. Zaprezentowany w pracy algorytm zaimplementowano w języku C++, a następnie zweryfikowano go przy pomocy kilkudziesięciu przykładów testowych, których wybrane wyniki przedstawiono w pracy.
The paper presents an algorithm calculating the functional units' quantities necessary for high level synthesis of a task described with a data flow graph (DFG). The quantities calculated by the algorithm are optimal both with cost and latency of the designed circuit. The solution presented enables to realize a circuit characterised with the best performance possible while maintaining the minimal number of functional units used, hence minimal cost is provided. The presented algorithm was implemented with C++ language and test
Źródło:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej; 2005, 21; 237-245
1425-5766
2353-1290
Pojawia się w:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Application of the matrix converter to power flow control
Autorzy:
Szcześniak, P.
Fedyczak, Z.
Powiązania:
https://bibliotekanauki.pl/articles/141546.pdf
Data publikacji:
2014
Wydawca:
Polska Akademia Nauk. Czytelnia Czasopism PAN
Tematy:
matrix converter
AC systems
power flow
Opis:
Advanced power electronic converters can provide the means to control power flow and ensure proper and secure operation of the future power grid. The small electrical energy sources dispersed in electrical power systems referred to as distributed generation are one of the most significant parts of future grids - Smart Grids. The threephase, direct matrix converter is an alternative solution to the conventional AC-DC-AC converter for interfacing two AC systems in distributed power generation with different voltage and/or frequency parameters. This paper presents a control analysis of a threephase matrix converter employed as a power interface of future electrical grids. The proposed system has been successfully tested for bidirectional power flow operation with different grid operating conditions, such as, frequency and voltage variation.
Źródło:
Archives of Electrical Engineering; 2014, 63, 3; 409-422
1427-4221
2300-2506
Pojawia się w:
Archives of Electrical Engineering
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Baza danych modeli jednostek funkcjonalnych układów CMOS dla potrzeb systemu redukcji poboru mocy
Database of CMOS functional units models for circuit power reduction system
Autorzy:
Szcześniak, W.
Szcześniak, P.
Powiązania:
https://bibliotekanauki.pl/articles/267923.pdf
Data publikacji:
2007
Wydawca:
Politechnika Gdańska. Wydział Elektrotechniki i Automatyki
Tematy:
redukcja poboru mocy
układy CMOS
reduction in power converters
CMOS
Opis:
Praca dotyczy systemu do przechowywania oraz analizy informacji o modelach jednostek funkcjonalnych układów cyfrowych CMOS. Przedstawia podstawowe wymagania projektu systemu, jego projekt oraz omawia niektóre aspekty jego implementacji. System utworzono w oparciu o środowisko relacyjnych baz danych HSQLDB dostępne na zasadzie wolnego oprogramowania. Został on wybrany ze względu na wysoką wydajność oraz łatwość integracji z tworzonym system do redukcji poboru mocy cyfrowych układów CMOS. W jego implementacji zastosowano warstwę pośredniczącą ORM (Object Relational Mapping) umożliwiającą łatwe przystosowanie do współpracy z inną bazą relacyjną danych, w przypadku zmiany wymagań w trakcie eksploatacji.
The paper presents the developed software system for storing and analyzing information concerning digital CMOS circuits models’. The system has been designed with application of HSQLDB relational database system being the free software. The system was chosen because of its good performance and easy integration with the designed system for digital CMOS circuits’ power reduction. The developed system uses also the ORM (Object Relational Mapping) layer which enables for easy adaptation to another relational database system, in case of requirement change during the maintenance phase.
Źródło:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej; 2007, 23; 109-112
1425-5766
2353-1290
Pojawia się w:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Three-phase hybrid transformer using matrix-chopper as an interface between two AC voltage sources
Autorzy:
Kaniewski, J.
Fedyczak, Z.
Szcześniak, P.
Powiązania:
https://bibliotekanauki.pl/articles/950668.pdf
Data publikacji:
2014
Wydawca:
Polska Akademia Nauk. Czytelnia Czasopism PAN
Tematy:
hybrid transformer
power system
matrix chopper
Opis:
This paper deals with a three-phase power system with hybrid transformer (HT) installed between two AC sources. The main aim of this paper is analyze the basic properties of HT with active load and ability to bidirectional energy flow. The HT contains two main units – a conventional transformer with electromagnetic coupling and PWM AC line chopper connected with secondary windings with electric coupling. The HT is located between the distribution system and a Local Balancing Area (LBA) with low power local energy sources. After describing the HT circuit and three-phase, twosources power system, the mathematical and circuit models of the AC source with HT are presented. These models are verified by means of the simulation and experimental test results obtained for a three-phase HT of about 3 kVA rated power.
Źródło:
Archives of Electrical Engineering; 2014, 63, 2; 197-210
1427-4221
2300-2506
Pojawia się w:
Archives of Electrical Engineering
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Modelling and analysis of the quadrature-booster phase shifter with PWM AC bipolar matrix-reactance chopper and passive load
Autorzy:
Fedyczak, Z.
Jankowski, M.
Szcześniak, P.
Powiązania:
https://bibliotekanauki.pl/articles/262819.pdf
Data publikacji:
2006
Wydawca:
Akademia Górniczo-Hutnicza im. Stanisława Staszica w Krakowie
Tematy:
AC power system
phase shifter
PWM AC matrix chopper
Opis:
This paper deals with a quadrature-booster phase shifter for power flow control and for transient stability improvement in AC transmission systems. The PWM AC bipolar matrix chopper (MC) is proposed for the control of the qudrature voltage component of the original voltage. There are presented in this paper both steady and transient state analyses of a transmission system with passive load based on averaged circuit models. Furthermore, simulation and experimental test results obtained in a three-phase 3 kVA laboratory model are also presented.
Źródło:
Electrical Power Quality and Utilisation. Journal; 2006, 12, 2; 83-93
1896-4672
Pojawia się w:
Electrical Power Quality and Utilisation. Journal
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Porównanie wybranych algorytmów szeregowania zadań dla potrzeb redukcji poboru mocy cyfrowych układów CMOS
Comparison of chosen task scheduling algorithms applied at the stage of high level synthesis of digital CMOS circuits
Autorzy:
Szcześniak, W.
Włodarczyk, Ł.
Szcześniak, P.
Piechówka, M.
Powiązania:
https://bibliotekanauki.pl/articles/268842.pdf
Data publikacji:
2006
Wydawca:
Politechnika Gdańska. Wydział Elektrotechniki i Automatyki
Opis:
Szeregowanie zadań stosowane dla potrzeb redukcji poboru mocy cyfrowych układów CMOS prowadzi do problemów NP trudnych. Stąd tek, brakuje analitycznych algorytmów gwarantujących uzyskanie optymalnego rozwiązania w akceptowalnym czasie. Praca prezentuje porównanie jakości rozwiązań wyznaczonych heurystycznyini algorytmami szeregowania zadań stosowanych na etapie syntezy wysokiego poziomu cyfrowych układów CMOS, które zostały uzyskane dla wybranego zbioru przykładów testowych. Przedstawione porównanie dotyczy również czasów obliczeń dla wybranych algorytmów szeregowania zadań.
Task scheduling applied to reduction of power dissipated in digital CMOS circuits leads to a NP hard problem. Hence, there are no exist analytical algorithms which guarantee a optimal solution in an acceptable computational time. This paper presents a comparison of quality of solutions obtained for a chosen set of benchmarks with different task scheduling heuristic algorithms applied at the stage of high level synthesis of digital CMOS circuits. The presented comparison contains also calculation times for the implemented task scheduling algorithms.
Źródło:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej; 2006, 22; 161-170
1425-5766
2353-1290
Pojawia się w:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Komputerowa weryfikacja układów cyfrowyh CMOS utworzonych z podukładów zasilanych ze źródeł o różnych wartościach napięcia
Computer verification of a cmos digital circuit created by subcircuits supplied by different voltages
Autorzy:
Szcześniak, W.
Kozieł, S.
Jendernalik, W.
Hasse, L.
Szcześniak, P.
Powiązania:
https://bibliotekanauki.pl/articles/267925.pdf
Data publikacji:
2007
Wydawca:
Politechnika Gdańska. Wydział Elektrotechniki i Automatyki
Tematy:
redukcja poboru mocy
weryfikacja układu
układy CMOS
reduction in power consumption
verification system
CMOS settings
Opis:
W pracy zaprezentowano wyniki komputerowej weryfikacji cyfrowego układu CMOS utworzonego z klastrów Cn-1, Cn-2, …, Ci, … C0, z których każdy jest zasilany odpowiednio malejącymi wartościami napięć Vddn-1 > Vddn-2 > … > Vddi > … > Vdd0 . Zbiór klastrów {Ci} został utworzony przy pomocy algorytmu ECA (Evolutionary Clustering Algorithm) dla potrzeb redukcji mocy pobieranej ze źródła zasilającego. Otrzymane rozwiązanie charakteryzujące się zmniejszeniem zapotrzebowania na moc zasilającą nie powoduje pogorszenia przepustowości zaprojektowanego systemu cyfrowego CMOS.
The paper presents results of a computer simulation of a CMOS digital circuit composed of Cn-1, Cn-2, …, Ci, … C0 clusters. The clusters are supplied with voltages Vddn-1 > Vddn-2 > … > Vddi > … > Vdd0, respectively. Set of clusters {Ci} was created with aid of ECA (Evolutionary Clustering Algorithm) for reduction of power dissipated. The obtained result enables for power reduction without deteriorating the throughput of the designed CMOS circuit, measured as system latency.
Źródło:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej; 2007, 23; 105-108
1425-5766
2353-1290
Pojawia się w:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Wykorzystanie mikroźródeł OZE oraz mikrokogeneracyjnych CHP jako źródeł energii pomocniczej
Autorzy:
Benysek, G.
Jarnut, M.
Szcześniak, P.
Misztal, G.
Ziembicki, P.
Kuczyński, T.
Powiązania:
https://bibliotekanauki.pl/articles/160386.pdf
Data publikacji:
2011
Wydawca:
Polski Związek Inżynierów i Techników Budownictwa
Tematy:
budynek
bilans energetyczny
źródło energii
energia pomocnicza
OZE
mikroźródło energii kogeneracyjnej
building
energy balance
energy source
micro CHP
Źródło:
Przegląd Budowlany; 2011, R. 82, nr 5, 5; 74-79
0033-2038
Pojawia się w:
Przegląd Budowlany
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-9 z 9

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies