Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "compact model" wg kryterium: Temat


Wyświetlanie 1-3 z 3
Tytuł:
Rapid NEGF-based calculation of ballistic current in ultra-short DG MOSFETs for circuit simulation
Autorzy:
Hosenfeld, F.
Horst, F..
Graef, M.
Farokhnejad, A.
Kloes, A.
Iniguez, B.
Lime, F.
Powiązania:
https://bibliotekanauki.pl/articles/397995.pdf
Data publikacji:
2016
Wydawca:
Politechnika Łódzka. Wydział Mikroelektroniki i Informatyki
Tematy:
ultra-short Double-Gate MOSFET
nonequilibrium Green's function
NEGF
ballistic transport
source-to-drain tunneling
ultra-thin body
UTB
compact model
multi-scale simulation
nierównowagowe funkcje Greena
transport balistyczny
tunelowanie źródło-dren
model kompaktowy
symulacja wieloskalowa
Opis:
Shrinking gate length in conventional MOSFETs leads to increasing short channel effects like source-to-drain (SD) tunneling. Compact modeling designers are challenged to model these quantum mechanical effects. The complexity lies in the set-up between time efficiency, physical model relation and analytical equations. Multi-scale simulation bridges the gap between compact models, its fast and efficient calculation of the device terminal voltages, and numerical device models which consider the effects of nanoscale devices. These numerical models iterate between Poisson- and Schroedinger equation which significantly slows down the simulation performance. The physicsbased consideration of quantum effects like the SD tunneling makes the non-equilibrium Green’s function (NEGF) to a stateof-the-art method for the simulation of devices in the sub 10 nm region. This work introduces a semi-analytical NEGF model for ultra-short DG MOSFETs. Applying the closed-form potential solution of a classical compact model, the model turns the NEGF from an iterative numerical solution into a straightforward calculation. The applied mathematical approximations speed up the calculation time of the 1D NEGF. The model results for the ballistic channel current in DG-MOSFETs are compared with numerical NanoMOS TCAD [1] simulation data. Shown is the accurate potential calculation as well as the good agreement of the current characteristic for temperatures down to 75 K for channel lengths from 6 nm to 20 nm and channel thickness from 1.5 nm to 3 nm.
Źródło:
International Journal of Microelectronics and Computer Science; 2016, 7, 2; 65-72
2080-8755
2353-9607
Pojawia się w:
International Journal of Microelectronics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Modeling the characteristics of high-k HfO2-Ta2O5 capacitor in Verilog-A
Autorzy:
Angelov, G. V.
Powiązania:
https://bibliotekanauki.pl/articles/398142.pdf
Data publikacji:
2011
Wydawca:
Politechnika Łódzka. Wydział Mikroelektroniki i Informatyki
Tematy:
modelowanie elementów elektronicznych
model kompaktowy
symulacja obwodu
dielektryk bramkowy o wysokiej przenikalności elektrycznej
Verilog-A
Spectre
device modeling
compact models
circuit simulation
high-k gate dielectric
Opis:
A circuit simulation model of a MOS capacitor with high-k HfO2-Ta2O5 mixed layer is developed and coded in Verilog-A hardware description language. Model equations are based on the BSIM3v3 model core. Capacitance-voltage (C-V) and current-voltage (I-V) characteristics are simulated in Spectre circuit simulator within Cadence CAD system and validated against experimental measurements of the HfO2-Ta2O5 slack structure.
Źródło:
International Journal of Microelectronics and Computer Science; 2011, 2, 3; 105-112
2080-8755
2353-9607
Pojawia się w:
International Journal of Microelectronics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Surface Potential Modeling of a High-k HfO2-Ta2O5 Capacitor in Verilog-A
Autorzy:
Angelov, G. V.
Powiązania:
https://bibliotekanauki.pl/articles/397997.pdf
Data publikacji:
2012
Wydawca:
Politechnika Łódzka. Wydział Mikroelektroniki i Informatyki
Tematy:
modelowanie elementów elektronicznych
model kompaktowy
PSP
symulacja obwodu
dielektryk bramkowy o wysokiej przenikalności elektrycznej
Verilog-A
Spectre
device modeling
compact models
circuit simulation
high-k gate dielectric
Opis:
A compact model of a high-k HfO2-Ta2O5 mixed layer capacitor stack is developed in Matlab. Model equations are based on the surface potential PSP model. After fitting the C-V characteristics in Matlab the model is coded in Verilog-A hardware description language and it is implemented as external library in Spectre circuit simulator within Cadence CAD system. The results are validated against the experimental measurements of the HfO2-Ta2O5 stack structure.
Źródło:
International Journal of Microelectronics and Computer Science; 2012, 3, 3; 111-118
2080-8755
2353-9607
Pojawia się w:
International Journal of Microelectronics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-3 z 3

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies