Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "current loop" wg kryterium: Temat


Tytuł:
Closed loop ĈUK topology based single phase high performance AC-DC converter
Autorzy:
Hossain, Ismail
Alam, Mohammad Jahangir
Powiązania:
https://bibliotekanauki.pl/articles/41188229.pdf
Data publikacji:
2023
Wydawca:
Politechnika Warszawska, Instytut Techniki Cieplnej
Tematy:
PWM
state space averaging technique
small signal model
Ĉuk topology
voltage loop and current loop
korekcja współczynnika mocy
model małosygnałowy
napięcie
Opis:
This paper focuses on the analysis of a power factor correction (PFC) converter using close loop Ĉuk topology. Regardless of the input line voltage and output load variations, input current drawn by the buck or buck-boost converter is always discontinuous. The Boost converter suffers from high voltage stresses across the power electronic devices. The input current in Ĉuk converter is comparable to boost converter’s input current. In this paper output voltage is controlled by inner current and outer voltage control loop along with power factor correction (PFC). It shows less input current THD (less than 5%), nearly unity power factor and better output voltage regulation of AC-DC converter under variable input voltage and output load. Small signal model analysis is presented for obtaining frequency response of the control loop. The MATLAB Simulink programming environment is used as a simulation tool.
Źródło:
Journal of Power Technologies; 2023, 103, 3; 138-145
1425-1353
Pojawia się w:
Journal of Power Technologies
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Analiza mocy obliczeniowej platform sprzętowych dla wieloosiowego sterownika napędów bezpośrednich
Analysis of computing power of hardware platforms for amulti-axis controller of direct drives
Autorzy:
Góra, G.
Mars, P.
Petko, M.
Karpiel, G.
Powiązania:
https://bibliotekanauki.pl/articles/1197049.pdf
Data publikacji:
2018
Wydawca:
Sieć Badawcza Łukasiewicz - Instytut Napędów i Maszyn Elektrycznych Komel
Tematy:
moc obliczeniowa
mikrokontrolery ARM Cortex
układ FPGA
sterownik prądowy
computing power
ARM Cortex microcontrollers
FPGA
current loop
Opis:
The classic control system architecture of mechatronic devices consists of one master controller and axle controllers configured to work in positional, velocity or torque mode. This is due to the functional system division and the distribution of computing power and hardware resources to several independent units. However, modern hardware platforms with high computing power having a large amount of resources, in the form of hardware interfaces, built-in modules and general purpose ports enable integration of the main controller and axis controllers into a single integrated circuit. The article presents a comparison of the computing power of seven versions of systems based on FPGA chips and microcontrollers with ARM-Cortex Mx core. Performance tests were carried out by the direct drive controller’s current loop implementation consisting of the Clark and Park transforms, the PI controller, the unit normalization module and the SPWM type modulator. The level of the FPGA system hardware resources utilization was also presented in the case of Nios II soft processor usage, supported by the single-precision floating-point FPU hardware unit and additional coprocessor instructions for the trigonometric functions calculation.
Klasyczna architektura układu sterowania urządzeń mechatronicznych składa się z jednego nadrzędnego sterownika oraz sterowników osi, skonfigurowanych do pracy w trybie pozycyjnym, prędkościowym lub momentowym. Wynika to z podziału funkcjonalnego systemu oraz rozłożeniu mocy obliczeniowej i zasobów sprzętowych na kilka niezależnych jednostek. Jednak współczesne platformy sprzętowe dysponujące wysokimi mocami obliczeniowymi oraz posiadające dużą ilość zasobów, w postaci sprzętowych interfejsów, wbudowanych modułów oraz portów ogólnego przeznaczenia, pozwalają na integrację sterownika głównego oraz sterowników osi w jednym układzie scalonym. W artykule przedstawiono porównanie mocy obliczeniowej siedmiu wersji systemów bazujących na układach FPGA oraz mikrokontrolerach z rdzeniem ARMCortex Mx. Testów wydajności dokonano poprzez implementację pętli prądowej sterownika napędu bezpośredniego, składającej się z transformacji Clarka i Parka, regulatora PI, modułu normalizacji jednostek oraz modulatora typu SPWM. Przedstawiono również poziom wykorzystania zasobów sprzętowych układu FPGA w przypadku użycia soft-procesora Nios II wspomaganego sprzętową jednostką zmiennoprzecinkową pojedynczej precyzji FPU oraz dodatkowymi instrukcjami koprocesora do obliczenia funkcji trygonometrycznych.
Źródło:
Maszyny Elektryczne: zeszyty problemowe; 2018, 3, 119; 23-28
0239-3646
2084-5618
Pojawia się w:
Maszyny Elektryczne: zeszyty problemowe
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Analiza mocy obliczeniowej platform sprzętowych dla wieloosiowego sterownika napędów bezpośrednich
Analysis of computing power of hardware platforms for a multi-axis controller of direct drives
Autorzy:
Góra, Grzegorz
Mars, Piotr
Petko, Maciej
Karpiel, Grzegorz
Powiązania:
https://bibliotekanauki.pl/articles/303286.pdf
Data publikacji:
2019
Wydawca:
Wydawnictwo Druk-Art
Tematy:
moc obliczeniowa
mikrokontrolery ARM Cortex
układ FPGA
sterownik prądowy
computing power
ARM Cortex microcontrollers
FPGA
current loop
Opis:
Klasyczna architektura układu sterowania urządzeń mechatronicznych składa się z jednego nadrzędnego sterownika oraz sterowników osi, skonfigurowanych do pracy w trybie pozycyjnym, prędkościowym lub momentowym. Wynika to z podziału funkcjonalnego systemu oraz rozłożenia mocy obliczeniowej i zasobów sprzętowych na kilka niezależnych jednostek. Jednak współczesne platformy sprzętowe, dysponujące wysokimi mocami obliczeniowymi oraz posiadające dużą ilość zasobów, w postaci sprzętowych interfejsów, wbudowanych modułów oraz portów ogólnego przeznaczenia, pozwalają na integrację sterownika głównego oraz sterowników osi w jednym układzie scalonym. W artykule przedstawiono porównanie mocy obliczeniowej siedmiu wersji systemów bazujących na układach FPGA oraz mikrokontrolerach z rdzeniem ARM-Cortex Mx. Testów wydajności dokonano poprzez implementację pętli prądowej sterownika napędu bezpośredniego, składającej się z transformacji Clarke i Parka, regulatora PI, modułu normalizacji jednostek oraz modulatora typu SPWM. Przedstawiono również poziom wykorzystania zasobów sprzętowych układu FPGA w przypadku użycia softprocesora Nios II, wspomaganego sprzętową jednostką zmiennoprzecinkową pojedynczej precyzji FPU oraz dodatkowymi instrukcjami koprocesora do obliczenia funkcji trygonometrycznych.
The classic control system architecture of mechatronic devices consists of one master controller and axle controllers configured to work in positional, velocity or torque mode. This is due to the functional system division and the distribution of computing power and hardware resources to several independent units. However, modern hardware platforms with high computing power having a large amount of resources, in the form of hardware interfaces, built-in modules and general purpose ports enable integration of the main controller and axis controllers into a single integrated circuit. The article presents a comparison of the computing power of seven versions of systems based on FPGA chips and microcontrollers with ARM-Cortex Mx core. Performance tests were carried out by the direct drive controller’s current loop implementation consisting of the Clarke and Park transforms, the PI controller, the unit normalization module and the SPWM type modulator. The level of the FPGA system hardware resources utilization was also presented in the case of Nios II soft processor usage, supported by the single-precision floating-point FPU hardware unit and additional coprocessor instructions for the trigonometric functions calculation.
Źródło:
Napędy i Sterowanie; 2019, 21, 2; 83-87
1507-7764
Pojawia się w:
Napędy i Sterowanie
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Model promieniowego pasywnego łożyska magnetycznego
The model of the passive magnetic bearing
Autorzy:
Falkowski, K.
Powiązania:
https://bibliotekanauki.pl/articles/276705.pdf
Data publikacji:
2012
Wydawca:
Sieć Badawcza Łukasiewicz - Przemysłowy Instytut Automatyki i Pomiarów
Tematy:
pasywne łożysko magnetyczne
charakterystyka statyczna
współczynnik sztywności
model pętli z prądem molekularnym
passive magnetic bearing
static characteristic
stiffness coefficient
loop with molecular current model
Opis:
W artykule przedstawiona jest analityczna metoda wyznaczania charakterystyki statycznej łożyska pasywnego. Do wyznaczenia modelu analitycznego wykorzystany został model pętli kołowej z prądem molekularnym. Korzystając z zależności matematycznych można oszacować maksymalne obciążenie łożyska magnetycznego w zależności od położenia wirnika w szczelinie powietrznej. W artykule przedstawiona została konstrukcja pasywnego łożyska magnetycznego oraz zależność siły magnetycznej od położenia wirnika w szczelinie powietrznej. Ponadto przedstawione są charakterystyki statyczne wyznaczone metodą elementów skończonych i eksperymentalnie.
There is presented analytical method estimation of the static characteristic of the passive magnetic bearing. The loop with molecular current model is used to obtain the analytical model. The characteristic decides about the load of the passive bearing. The change of magnetic force is proportional to position the rotor in the air gap of bearing. In the paper is presented construction of the passive magnetic bearing and analytically relationship between position the rotor in the air gap and magnetic force. The author is present relationship between the static characteristic estimated by finite element method and experiment.
Źródło:
Pomiary Automatyka Robotyka; 2012, 16, 2; 443-449
1427-9126
Pojawia się w:
Pomiary Automatyka Robotyka
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Evaluation of Applicability of Classic Methods of a Fault Loop Impedance Measurement to Circuits with Residual Current Devices
Ocena przydatności klasycznych metod pomiaru impedancji pętli zwarciowej do obwodów z wyłącznikami różnicowoprądowymi
Autorzy:
Czapp, S.
Borowski, K.
Powiązania:
https://bibliotekanauki.pl/articles/397224.pdf
Data publikacji:
2016
Wydawca:
ENERGA
Tematy:
wyłącznik różnicowoprądowy
impedancja pętli zwarciowej
pomiary
residual current device
fault loop impedance
measurements
Opis:
Measurement of fault loop impedance in low voltage grids and systems is in most cases performed to verify the effectiveness of protection against electric shock by automatic disconnection of supply. For the sake of measurement accuracy, it is advisable to perform it using large current. Unfortunately, in circuits with residual current devices which are very widely used nowadays, a large measurement current may trigger those devices unnecessarily. The study presents results of an investigation of residual current devices behaviour during measurements of fault loop impedance performed with selected measuring devices. The tests have been performed on circuits with residual current devices with a rated residual operating current IΔn = 30 mA, of AC and A type. Based on the performed tests and analyses, a method for measurement of fault loop impedance which does not unnecessarily trigger residual current devices has been proposed.
Pomiar impedancji pętli zwarciowej w sieciach i instalacjach niskiego napięcia wykonuje się najczęściej w celu oceny skuteczności ochrony przeciwporażeniowej przez samoczynne wyłączanie zasilania. Z punktu widzenia dokładności pomiaru korzystne jest, aby wykonać go dużym prądem. Niestety, w obwodach z wyłącznikami różnicowoprądowymi, które obecnie są stosowane na bardzo szeroką skalę, duży prąd pomiarowy może powodować ich zbędne wyzwalanie. W pracy przedstawiono wyniki badań zachowania się wyłączników różnicowoprądowych przy pomiarze impedancji pętli zwarciowej, wykonanym wybranymi miernikami. Badania przeprowadzono w obwodach z wyłącznikami różnicowoprądowymi o prądzie znamionowym różnicowym IΔn = 30 mA, typu AC oraz typu A. Na podstawie przeprowadzonych badań i analiz zaproponowano sposób pomiaru impedancji pętli zwarciowej, który nie powoduje zbędnego zadziałania wyłączników różnicowoprądowych.
Źródło:
Acta Energetica; 2016, 3; 45-52
2300-3022
Pojawia się w:
Acta Energetica
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Przegląd metod pomiaru impedancji pętli zwarciowej i ocena ich przydatności do obwodów z wyłącznikami różnicowoprądowymi
Overview of measurement methods of fault loop impedance and assessment of their usefulness for circuits with RCDS
Autorzy:
Borowski, K.
Powiązania:
https://bibliotekanauki.pl/articles/269157.pdf
Data publikacji:
2015
Wydawca:
Politechnika Gdańska. Wydział Elektrotechniki i Automatyki
Tematy:
pomiar impedancji pętli zwarciowej
wyłączniki różnicowo-prądowe
fault loop impedance measurement
residual current device
Opis:
W obwodach chronionych wyłącznikami różnicowoprądowymi pomiar impedancji pętli zwarciowej może być problematyczny. Duży prąd pomiarowy, będący jednocześnie prądem różnicowym wyłącznika różnicowoprądowego, może powodować jego zbędne wyzwalanie. Niektóre metody pomiaru impedancji pętli zwarciowej umożliwiają jego wykonanie bez wyzwalania wyłącznika różnicowoprądowego lecz są mało dokładne ze względu na niewielką wartość prądu pomiarowego. W artykule przedstawiono zasady pomiaru impedancji pętli zwarciowej i oceniono ich przydatność do obwodów z wyłącznikami różnicowoprądowymi.
Fault loop impedance measurements can be problematic in circuits protected by RCDs. Measuring current which is also a residual current to the RCD can cause its unwanted tripping during the measurement. Existing methods for measuring fault loop impedance admittedly allow the performance of the test without tripping the RCD but are less accurate and have a minimum impedance limit of the measured values. Meters using large measurement current, devoid of these defects are not suitable for measuring in circuits with RCDs installed.
Źródło:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej; 2015, 45; 19-22
1425-5766
2353-1290
Pojawia się w:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Stanowisko do weryfikacji nowej metody pomiaru rezystancji pętli zwarciowej
Laboratory stand for testing of a new method of fault loop resistance measurement
Autorzy:
Czapp, S.
Borowski, K.
Powiązania:
https://bibliotekanauki.pl/articles/268175.pdf
Data publikacji:
2016
Wydawca:
Politechnika Gdańska. Wydział Elektrotechniki i Automatyki
Tematy:
impedancja pętli zwarciowej
rezystancja pętli zwarciowej
wyłącznik różnicowoprądowy
stanowisko
laboratoryjne
fault loop impedance
fault loop resistance
residual current devices
laboratory stand
Opis:
W artykule przedstawiono budowę i zasadę działania stanowiska laboratoryjnego, które umożliwia weryfikację eksperymentalną nowej metody pomiaru rezystancji pętli zwarciowej. Metoda ta charakteryzuje się tym, że nie następuje wyzwalanie wyłączników różnicowoprądowych, mimo wykorzystania stosunkowo dużej wartości prądu pomiarowego. Weryfikacja metody na stanowisku laboratoryjnym jest podstawą do skonstruowania prototypowego miernika rezystancji pętli zwarciowej przeznaczonego do obwodów z wyłącznikami różnicowoprądowymi.
Every low voltage installation should be periodically tested for the evaluation of the effectiveness of protection against electric shock. In a TN type network a fault loop impedance or resistance test is performed. If a residual current device is installed in the tested circuit this test is problematic. The residual current device trips out during the test, because the measurement current is the residual current for the device. In the paper authors present the construction and principle of operation of a laboratory stand for verification of a new method of fault loop resistance measurement. This method enables measuring of fault loop resistance without nuisance tripping of residual current devices, in spite of the use of relatively high value of measuring current. The verification of the new method with the use of this laboratory stand is a base for construction of a prototype meter dedicated for circuits with residual current devices.
Źródło:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej; 2016, 51; 23-26
1425-5766
2353-1290
Pojawia się w:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Electromagnetic pulses produced by expanding laser - produced Au plasma
Autorzy:
De Marco, M.
Cikhardt, J.
Krása, J.
Velyhan, A.
Pfeifer, M.
Krouský, E.
Klír, D.
Řezáč, D.
Limpouch, J.
Margarone, D.
Ullschmied, J.
Powiązania:
https://bibliotekanauki.pl/articles/147922.pdf
Data publikacji:
2015
Wydawca:
Instytut Chemii i Techniki Jądrowej
Tematy:
laser-produced plasma
electromagnetic pulse (EMP)
return target current
Moebius loop antenna
inductive target probe
Opis:
The interaction of an intense laser pulse with a solid target produces large number of fast free electrons. This emission gives rise to two distinct sources of the electromagnetic pulse (EMP): the pulsed return current through the holder of the target and the out flow of electrons into the vacuum. A relation between the characteristics of laser-produced plasma, the target return current and the EMP emission are presented in the case of a massive Au target irradiated with the intensity of up to 3 × 1016 W/cm2. The emission of the EMP was recorded using a 12 cm diameter Moebius loop antennas, and the target return current was measured using a new type of inductive target probe (T-probe). The simultaneous use of the inductive target probe and the Moebius loop antenna represents a new useful way of diagnosing the laser–matter interaction, which was employed to distinguish between laser-generated ion sources driven by low and high contrast laser pulses.
Źródło:
Nukleonika; 2015, 60, 2; 239-243
0029-5922
1508-5791
Pojawia się w:
Nukleonika
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Wpływ wielkości ziarna na właściwości magnetycznie miękkich materiałów kompozytowych
The effect of grain size variations on magnetic properties in soft magnetic composites
Autorzy:
Jastrzębski, R.
Jakubas, A.
Powiązania:
https://bibliotekanauki.pl/articles/268232.pdf
Data publikacji:
2017
Wydawca:
Politechnika Gdańska. Wydział Elektrotechniki i Automatyki
Tematy:
pętla histerezy
straty wiroprądowe
materiały proszkowe
rozmiar ziarna
hysteresis loop
eddy current loss
soft magnetic composites
grain size
Opis:
W pracy przeprowadzono analizę wpływu rozmiaru ziarna w magnetycznie miękkich materiałach kompozytowych na ich właściwości magnetyczne. W pracy wykorzystano próbki rdzeni cylindrycznych wykonanych przez autorów z mieszaniny żelaza z polichlorkiem winylu. Badania obejmowały wyznaczenie takich parametrów jak indukcja nasycenia, natężenie koercji i stratność. Zbadano ponadto wpływ częstotliwości magnesowania na stratność materiału.
The application of soft magnetic composites increases in different branch of electric and electronic engineering. For this reason, it is very important to understand the micro-structural effects on their magnetic properties. The paper focuses on the effect of grain size variations of soft magnetic composites on their magnetic properties such as saturation flux density, coercive field strength, power losses etc. During research self-developed materials made of a mixture of pure iron and polyvinyl chloride were used. Three different grain sizes of Fe, namely: up to 50 μm, 50 μm – 100 μm and 100 μm – 150 μm were used in the study. All samples contained 99,5% Fe and 0,5% PVC. The grain size of PVC was 100 μm – 150 μm. The effect of grain size variations on the shape of hysteresis loops was also examined. In the paper it was proved, that the increase of grain size improves magnetic properties of ready-made cores, e.g. the power losses are decreased upon the grain size increase. The aforementioned effect is particularly visible for higher excitation frequencies e.g. at f = 400 Hz.
Źródło:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej; 2017, 54; 109-111
1425-5766
2353-1290
Pojawia się w:
Zeszyty Naukowe Wydziału Elektrotechniki i Automatyki Politechniki Gdańskiej
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Application of Digital Control Techniques for Satellite Medium Power DC-DC Converters
Autorzy:
Skup, K. R.
Grudziński, P.
Orleański, P.
Powiązania:
https://bibliotekanauki.pl/articles/226506.pdf
Data publikacji:
2011
Wydawca:
Polska Akademia Nauk. Czytelnia Czasopism PAN
Tematy:
DC-DC switching converter
digital feedback loop
FPGA
VHDL
digital current mode control
digital voltage
regulator
bang-bang control
digital PID
PWM
Opis:
The objective of this paper is to present a work concerning a digital control loop system for satellite medium power DC-DC converters that is done in Space Research Centre. The whole control process of a described power converter is based on a high speed digital signal processing. The paper presents a development of a FPGA digital controller for voltage and current mode stabilization that was implemented using VHDL. The described controllers are based on a classical digital PID controller. The converter used for testing is a 200 kHz, 750W buck converter with 50V/15A output. A high resolution digital PWM approach is presented. Additionally a simple and effective solution of filtering of an analog-to-digital converter output is presented.
Źródło:
International Journal of Electronics and Telecommunications; 2011, 57, 1; 77-83
2300-1933
Pojawia się w:
International Journal of Electronics and Telecommunications
Dostawca treści:
Biblioteka Nauki
Artykuł

Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies