Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "Wierciński, M." wg kryterium: Autor


Wyświetlanie 1-4 z 4
Tytuł:
Poland’s research and technologicl activity in the european defence agency within maritime minecountermeasures
Polska aktywność naukowo-badawcza w europejskiej agencji obrony w obszarze technologii walk minowej
Autorzy:
Wierciński, M.
Powiązania:
https://bibliotekanauki.pl/articles/366119.pdf
Data publikacji:
2013
Wydawca:
Polskie Towarzystwo Medycyny i Techniki Hiperbarycznej
Tematy:
European Defence Agency
maritime minecountermeasure technologies
unmanned maritime systems
Europejska Agencja Obrony
technologie walki minowej
bezzałogowe systemy morskie
Opis:
This article presents Poland’s involvement in the European Defence Agency's international research and technology programme entitled "European Unmanned Maritime Systems for Mine-Countermeasures". It will point out the main assumptions of the programme as well as the role of the Polish R&T entities in achieving its goals. Moreover, the article will demonstrate prospects for further maritime mine-countermeasure technology development in relation to Poland’s naval needs.
Artykuł przedstawia zaangażowanie Polski w realizację międzynarodowego programu naukowo-badawczego Europejskiej Agencji Obrony „Europejskie bezzałogowe systemy morskie do walki minowej”. Opisane w nim zostały główne założenia oraz cele programu, ze szczególnym uwzględnieniem roli biorących w nim udział polskich podmiotów naukowo-badawczych. Publikacja prezentuje również wizję dalszego rozwoju technologii walki minowej na potrzeby Marynarki Wojennej.
Źródło:
Polish Hyperbaric Research; 2013, 3(44); 65-78
1734-7009
2084-0535
Pojawia się w:
Polish Hyperbaric Research
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Extended Reynolds analigy for different flow conditions of the heated plate
Rozszerzona analogia Reynoldsa w warstwie przyściennej na grzanej płycie w różnych warunkach opływu
Autorzy:
Wierciński, Z.
Kaiser, M.
Żabski, J.
Powiązania:
https://bibliotekanauki.pl/articles/213050.pdf
Data publikacji:
2007
Wydawca:
Sieć Badawcza Łukasiewicz - Instytut Lotnictwa
Tematy:
rozszerzona analogia Reynoldsa
warstwa przyścienna
grzana płyta
różne warunki opływu
extended Reynolds analogy
different flow conditions
heated plate
Opis:
The investigation of the extended Reynolds analogy of the transitional boundary layer on the heated plate with different onflow condition was carried out. The coefficients of intermittency were determined on the basis of the tree-parametric cumulative distribution function of Weibull using the local shear stress Cf and Stanton number St distributions along the plate which are experimentally measured. For the unsteady flow with wakes the extended Reynolds analogy coefficient s is equal to 1.10 while for the flow without unsteadiness it is equal to 1.0. Finally, using the cumulative distribution function of Weibull the formula was proposed for the Prandtl number distribution in the region of laminar-turbulent transition.
W pracy przedstawiono rezultaty badań rozszerzonej analogii Reynoldsa w warstwie przyściennej na grzanej płycie w różnych warunkach jej opływu. Na podstawie pomiarów lokalnego współczynnika oporu Cf oraz liczby Stantona wzdłuż płyty w strumieniach o różnym poziomie turbulencji wyznaczono rozkład współczynnika intermitencji jako trójparametrowej dystrybuanty rozkładu Weibulla. Dla niestacjonarnego przepływu ze śladami spływowymi wartość współczynnika rozszerzonej analogii Reynoldsa wynosi 1.10, zaś w pozostałych badanych przypadkach wartość tego współczynnika wynosi 1. Ponadto, zaproponowano zastosowanie rozkładu współczynnika intermitencji w postaci dystrybuanty trójparametrowego rozkładu Weibulla do wyznaczenia rozkładu liczby Prandtla w obszarze przejścia laminarno-turbulentnego w warstwie przyściennej dla przepływów o różnym poziomie niestacjonarności.
Źródło:
Prace Instytutu Lotnictwa; 2007, 4(191); 83-91
0509-6669
2300-5408
Pojawia się w:
Prace Instytutu Lotnictwa
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Automatic tuning framework for parallelized programs
Iteracyjny kompilator zrównoleglający oraz optymalizujący lokalność danych
Autorzy:
Burak, D.
Radziewicz, M.
Wierciński, T.
Powiązania:
https://bibliotekanauki.pl/articles/153574.pdf
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
kompilator zrównoleglający
optymalizacja lokalności danych
kompilacja iteracyjna
algorytm DES
OpenMP
parallelized compiler
data locality optimization
iterative compilation
Data Encryption Standard
Opis:
Complexity of computers has grown tremendously in recent years, because, among others, multi-processor and multi-core architectures are in widespread use. Parallelized programs should run on multi-core processors to use the most of its computing power. Exploiting parallel compilers for automatic parallelization and data locality optimization of sequential programs reduces costs of software. In this paper there is described the WIZUTIC Compiler Framework developed in the Faculty of Computer Science and Information Technology of the West Pomeranian University of Technology. The application uses the source code of the PLUTO parallel compiler developed in the Ohio State University by Uday Bondhugula. The simulated annealing method and the Bees algorithm are used for finding proper transformations of the source code for given program features. The experimental study results using the Data Encryption Standard (DES) algorithm are described and the speed-ups of encryption and decryption processes are presented.
W artykule przedstawiono autorski kompilator zrównoleglający oraz optymalizujący lokalność danych- WIZUTIC oraz jego wykorzystanie do skrócenia czasu przetwarzania algorytmu szyfrowania DES. Do utworzenia kompilatora WIZUTIC transformującego kod źródłowy zapisany w języku C ze źródła do źródła wykorzystano kody źródłowe kompilatora PLUTO autorstwa Uday'a Bondhuguli służącego do optymalizacji lokalności danych z zastosowaniem transformacji tiling oraz zrównoleglenia pętli programowych z wykorzystaniem gruboziarnistej równoległości. W procesie kompilacji wykorzystano technikę kompilacji iteracyjnej oraz dwie metody optymalizacji: symulowane wyżarzanie (SA) oraz algorytm pszczół (BA) służące do określenia odpowiedniego rozmiaru bloku transformacji tiling. Przedstawiono wyniki badań eksperymentalnych dla algorytmu DES pracującego w trybie ECB. Badania przeprowadzona z zastosowaniem maszyny 8-procesorowej Quad Core Intel Xeon Processor Model E7310, kompilatora GCC GNU z wykorzystaniem standardu OpenMP w wersji 3.0 oraz narzędzia do profilowania kodu Intel VTune.
Źródło:
Pomiary Automatyka Kontrola; 2010, R. 56, nr 12, 12; 1526-1528
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Wykorzystanie kompilacji iteracyjnej do optymalizacji warstwy programowej systemów wbudowanych
Exploiting iterative compilation in the software layer of embedded systems optimization
Autorzy:
Wierciński, T.
Radziewicz, M.
Burak, D.
Powiązania:
https://bibliotekanauki.pl/articles/154610.pdf
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
systemy wbudowane
kompilacja iteracyjna
programowanie równoległe
algorytm DES
embedded systems
iterative compilation
parallel programming
Data Encryption Standard
Opis:
Artykuł dotyczy wykorzystania kompilacji iteracyjnej do optymalizacji warstwy programowej systemów wbudowanych. W oparciu o autorskie narzędzie WIZUTIC zminejszono czas przetwarzania algorytmu szyfrowania DES. Danymi wejściowymi kompilatora są programy sekwencyjne, wynikami programy zrównoleglone zgodnie ze standardem OpenMP oraz zoptymalizowane pod względem lokalności danych. Parametrem kompilacji iteracyjnej jest rozmiar bloku dla transformacji pętli programowej-tiling.
Embedded systems are special-purpose computers that perform one or few dedicated tasks. They are mostly part of larger electronic devices, such as communication devices, home appliances, office automation, business equipment, automobiles, etc. Complexity of computers has grown tremendously in recent years, because multi-core processors are in widespread use. Parallelized programs must be run on multi-core processors to use the most of its computing power. Exploiting parallel compilers for automatic parallelization of sequential programs accelerates design processes and reduces costs of the designed systems. In this paper there is described a WIZUTIC iterative compiler developed by the Faculty of Computer Science and Information Technology of the West Pomeranian University of Technology. It uses the source code of PLUTO parallel compiler developed at the Ohio State University by Uday Bondhugula. A simulated annealing algorithm is used for finding optimization passes for the given program features. Parameters that are changed in each iteration are tile sizes of loop transformation tiling. Experimental tests are described and the speed-up results obtained for the DES encryption algorithm are given.
Źródło:
Pomiary Automatyka Kontrola; 2010, R. 56, nr 7, 7; 701-704
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-4 z 4

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies