Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "PLL" wg kryterium: Temat


Wyświetlanie 1-9 z 9
Tytuł:
Symulacyjne badanie dynamiki procesu synchronizacji pętli fazowej
Model Investigation Of PLL Locking Process
Autorzy:
Sidor, T.
Powiązania:
https://bibliotekanauki.pl/articles/158494.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
model synchronicznej pętli fazowej
symulacja
stabilność
PLL model
simulation
stability
Opis:
Synchroniczna pętla fazowa jest układem szeroko stosowanym we współczesnych systemach telekomunikacyjnych, szczególnie od momentu kiedy powstały układy scalone zawierające wszystkie elementy pętli. Układ pętli posiada bardzo ciekawe własności, które mogą inspirować różne zastosowania w układach przetworników pomiarowych np. jako demodulatory w systemach z modulacją częstotliwości, wzmacniacze o dużej selektywności i zapewne w wielu innych. Dochodzenie pętli do synchronizmu jest bardzo złożonym procesem dynamicznym, ze względu na nieliniowości i specyfikę działania układu, dlatego celowym wydaje się budowa modelu pętli, który umożliwi badanie dynamiki układu w celu optymalizacji doboru parametrów układu dla konkretnego zastosowania. Prezentowany model pętli fazowej został zbudowany przy wykorzystaniu pakietu MICROCAP [1], uniwersalnego programu analizy układów elektronicznych. Przedstawiono również wyniki symulacji procesu synchronizacji pętli przy różnych strukturach filtru będącego częścią układu pętli.
PLL devices are widely used in contemporary telecommunication systems since integrated forms of the whole device appeared. The PLL units have interesting and unique features that can inspire their applications in various measuring transducer circuits, such as: frequency demodulators, filters of very high Q and many others. Dynamic process of PLL locking is fairly complex because of nonlinearity and specific mode of system operation. This is why a working model of PLL has been created which can be used for PLL circuit optimisation for a given application. The PLL model has been created using MICROCAP [1] the universal electronic circuit simulator. The results of locking process simulation with different structures of PLL filter have also been presented.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 9 bis, 9 bis; 217-219
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Układ badawczy przeznaczony do analizy synchronizacji przekształtników sieciowych podczas zapadów napięcia
The laboratory system to analyzing power inverters during voltage sag
Autorzy:
Zieliński, D.
Powiązania:
https://bibliotekanauki.pl/articles/407972.pdf
Data publikacji:
2014
Wydawca:
Politechnika Lubelska. Wydawnictwo Politechniki Lubelskiej
Tematy:
emulator
dSPACE
zaburzenia sieci
PLL
emulation system
disturbance of the grid
Opis:
Efektywne wykorzystanie źródeł energii odnawialnej jest zagadnieniem coraz częściej poruszanym, z uwagi na rosnące wymagania stawiane przez użytkowników, głównie pod kątem czasu zwrotu inwestycji oraz niezawodności komponentów wchodzących w skład systemu. W tym celu należy maksymalizować sprawność układów przekształtnikowych oraz dostosować do pracy z dynamicznie zmieniającymi się parametrami sieci elektroenergetycznej (np. poprzez stosowanie złożonych algorytmów sterowania wektorowego). Takie działania prowadzą do efektywnego przekształcania energii elektrycznej oraz bezpiecznej pracy nawet podczas silnych zakłóceń pochodzących od sieci elektroenergetycznej. W artykule autor skupia się na niezwykle istotnym elemencie systemu przekształtnikowego jakim jest algorytm synchronizacji falownika z siecią (PLL). Przedstawione zostaną wyniki badań algorytmu PLL symulowanego w środowisku Matlab/Simulink oraz zostanie dokonane porównanie wyników symulacyjnych z wynikami uzyskanymi podczas badania rzeczywistego przekształtnika współpracującego z modelem sieci. Atrakcyjność przedstawianego artykułu podnosi zastosowanie autorskiego emulatora sieci elektroenergetycznej.
The effective usage of the renewable energy is the topic that nowadays is more and more frequently discussed due to the fact that the demands made by the users concerning the payback period and the reliability of the components parts are constantly increasing. To achieve this, it is advisable to maximally increase the effectiveness of the converting systems and adjust them to the operation with the dynamically variable parameters of the power grid (i.e. by the application of the complex algorithms of vector steering). Such solutions lead to the effective conversion of the energy and the safe operation even during strong interference coming from the power grid. In the article, the author focuses on the important element of the converting system which is the synchronizing algorithm of the converter with the network (PLL). The article provides the results of the research conducted on the PLL algorithm simulated in the Matlab/Simulink software. Moreover, it outlines the comparison between the simulation results and the results obtained during the research on the real converter cooperating with the network model. The attractiveness of the presented article is increased by the application of the authorial emulator of the power grid.
Źródło:
Informatyka, Automatyka, Pomiary w Gospodarce i Ochronie Środowiska; 2014, 2; 77-80
2083-0157
2391-6761
Pojawia się w:
Informatyka, Automatyka, Pomiary w Gospodarce i Ochronie Środowiska
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Zastosowanie synchronicznej pętli fazowej (PLL) w przetwornikach pomiarowych
Autorzy:
Sidor, T.
Powiązania:
https://bibliotekanauki.pl/articles/156439.pdf
Data publikacji:
2008
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
phase lock loop
PLL stability
phase detection
frequency demodulation
homodyne amplifier
Opis:
Układy Synchronicznej Pętli Fazowej (SPF lub PLL - Phase Lock Loop) są powszechnie stosowane we współczesnych urządzeniach telekomunikacyjnych do synchronizacji, powielania i detekcji częstotliwości. Wynika to w naturalny sposób z genezy ich powstania. Idea PLL powstała bowiem już w latach trzydziestych ubiegłego wieku jako pewna metoda odbioru i detekcji sygnałów radiowych [1]. Nie zyskała jednak dużej popularności ze względu na trudności techniczne przy stosowanej wówczas technice układów elektronicznych. Dopiero od momentu kiedy pojawiły się układy scalone zawierające wszystkie podzespoły pętli w jednym chipie zaczęto powszechnie je stosować, gdyż posiadają bardzo ciekawe własności i stwarzają rozliczne możliwości ich wykorzystywania. Układy PLL mogą też służyć do budowy elementów różnych elektronicznych przetworników pomiarowych, zastępując z powodzeniem istniejące inne rozwiązania układowe, a także, ze względu na swoje unikalne własności stwarzają duże pole do inwencji w tej dziedzinie. Jednak wiedza na ich temat nie jest powszechna w środowisku metrologów i m.in. z tego powodu podstawy działania układów PLL zostaną szerzej omówione we wstępie.
Źródło:
Pomiary Automatyka Kontrola; 2008, R. 54, nr 1, 1; 18-21
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Algorytm sterowana silnikiem reluktancyjnym przełączalnym w szerokim zakresie prędkości obrotowej z wykorzystaniem pojedynczego, binarnego sygnału czujnika położenia wału
Autorzy:
Fabiański, B.
Powiązania:
https://bibliotekanauki.pl/articles/378339.pdf
Data publikacji:
2012
Wydawca:
Politechnika Poznańska. Wydawnictwo Politechniki Poznańskiej
Tematy:
silnik reluktancyjny przełączalny
SRM
silnik elektryczny
czujnik położenia wału
pętla PLL
Opis:
W artykule zaprezentowano implementację algorytmu multiplikacji częstotliwości pojedynczego sygnału czujnika położenia wału w celu umożliwienia sterowania silnikiem reluktancyjnym przełączalnym w szerokim zakresie prędkości obrotowej. Wprowadzono w podstawy konstrukcji SR i wynikającą z niej problematykę sterowania. Przedstawiono naturę zredukowanej liczby do jednego sygnału czujnika położenia kątowego wału oraz realizację synchronizacji fazowej na jego podstawie. Problem niskiej rozdzielczości pomiarowej oraz asymetrii kształtu sygnału czujnika mechanicznego wyeliminowano poprzez zastosowanie zoptymalizowanej dla zadanej jednostki mikroprocesorowej pętli SPLL. Wyprowadzono odpowiednie zależności weryfikując zaproponowane rozwiązanie badaniami eksperymentalnymi. W podsumowaniu wyciągnięto wnioski co do poprawności implementacji oraz wyznaczono dalsze kierunki badawcze.
Źródło:
Poznan University of Technology Academic Journals. Electrical Engineering; 2012, 72; 225-232
1897-0737
Pojawia się w:
Poznan University of Technology Academic Journals. Electrical Engineering
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Dwuzakresowy analizator widma dla zakresu częstotliwości radiowych
Dual-band spectrum analyzer for radio frequency range
Autorzy:
Fajfer, M.
Powiązania:
https://bibliotekanauki.pl/articles/153260.pdf
Data publikacji:
2013
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
analizator widma
przemiana częstotliwości
AVR
PLL
mikroprocesor
spectrum analyzer
frequency conversion
microprocessor
Opis:
W artykule przedstawiono analizator widma, zrealizowany w technice analogowej. Przedstawione tu rozwiązanie dotyczy analizatora w klasycznym układzie z przemianą częstotliwości. Sterowanie części analogowej zrealizowano za pomocą mikrokontrolera 8-bitowego. Zaprezentowano przykład zmiany koncepcji realizacji klasycznego analizatora widma, pozwalający na zmniejszenie kosztów przyrządu i poprawę komfortu obsługi. Wskazania urządzenia są dostatecznie zbieżne z przyrządami wzorcowymi.
This paper presents a simple spectrum analyzer based on analog techniques and 8-bit microprocessor (Atmel AVR microcontroller – Atmega16A [6]) used in control section. The method of spectrum analysis is frequency conversion with tunable local oscillators in first and second conversion stage. This is an example where first frequency conversion stages are based on module from television receiver and satellite receiver. The local oscillators are controlled by PLL loop. The device has two inputs called “Input A” and “Input B”. Measurement range of “Input A” is from 45MHz up to 860MHz, but for “Input B” it is from 950MHz up to 2000MHz. Block diagram of the spectrum analyzer is shown on figure 1. The device can measure value of the frequency components using marker but it cannot measure amplitude value. Measurements effects are presented on the graphic LCD display based on T6963 (Toshiba) controller [9]. Communication with PC computer is realized with RS232C interface. Article explains a new, simple and cheap but useful structure of the spectrum analyzer. Combination of the measurement errors is presented in table 1. Tables 2 and 3 explains combination of measurements results of analyzer from this article and ROHDE&SCHWARZ FSL3. Figures 4 and 6 explain spectrum of the analog TV channel (fig. 4) and digital TV channel – DVB-T (fig. 6) measured by analyzer from this article. Figures 3 and 5 explain the same channel like figures 4 and 6, but it was measured by FSL3 spectrum analyzer.
Źródło:
Pomiary Automatyka Kontrola; 2013, R. 59, nr 7, 7; 609-612
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Wyznaczanie parametrów dwójnika zasilanego prądem sinusoidalnie zmiennym z użyciem algorytmu o minimalnej złożoności obliczeniowej
Determination of basic parameters of a two-terminal network powered by sine-wave current with use of a low computational complexity algorithm
Autorzy:
Krzyk, P.
Powiązania:
https://bibliotekanauki.pl/articles/154433.pdf
Data publikacji:
2012
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
prąd sinusoidalnie zmienny
amplituda zespolona
moc zespolona
impedancja
PLL
sinusoidal current complex amplitude
complex power
impedance
Opis:
Zaprezentowany algorytm służy do wyznaczania podstawowych parametrów prądu sinusoidalnie zmiennego oraz zasilanego nim dwójnika. Do wyznaczania tych wielkości wykorzystuje się próbkowanie synchroniczne z wykorzystaniem pętli PLL. Cechą charakterystyczną tego algorytmu jest najmniejsza możliwa złożoność obliczeniowa umożliwiająca redukcję mocy obliczeniowej procesora, a tym samym poboru prądu przez urządzenie pomiarowe
The presented algorithm is used for determining basic parameters of a two-terminal network powered by sine-wave current. All parameters describe electrical properties of the supply (equations (13)-(21)) or the impedance (equations (22)-(26)) of the two-terminal network. The supply parameters are: voltage (13) and current amplitude (14), effective voltage (15) and current (16), complex (17), active (18), reactive (19) and apparent power (20) as well nas power factor (21). The two-terminal network parameters are: impedance (22), resistance (23), reactance (24) and impedance module (25) as well as factor (26). For calculations of all these parameters, there are used only four samples (two of voltage and two of current), which are sampled synchronically with the supply voltage according to the formula (10) or (27). All the formulas (13)-(26) are in the same form independently if it is first sampled voltage (10) or current (27). For sampling synchronization there are used a phase locked loop PLL triggering ADC and a frequency divider switching a multiplexer MUX (Fig. 1). The most important thing is that this algorithm is characterised with the lowest possible numerical computation complexity, which enables reduction of the processor capacity and thus the power consumption of the whole measuring device.
Źródło:
Pomiary Automatyka Kontrola; 2012, R. 58, nr 10, 10; 863-865
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Przegląd metod PLL do synchronizacji z siecią przekształtników energoelektronicznych
Overviw of methods for synchronizing with the power gird (PLL) for power converters
Autorzy:
Lipnicki, P.
Powiązania:
https://bibliotekanauki.pl/articles/407835.pdf
Data publikacji:
2013
Wydawca:
Politechnika Lubelska. Wydawnictwo Politechniki Lubelskiej
Tematy:
pętla synchronizacji fazowej
algorytm SOGI
podwójne odprzężenie układu
synchronizacja sieci z napięciem odkształconym
PLL
harmonics
voltage unbalance
distribution systems
power converters
grid codes
Opis:
W artykule przedstawiono metody synchronizacji przekształtników energoelektronicznych z siecią elektroenergetyczna oparte na pętli sprzężenia fazowego PLL. Przedstawione modele matematyczne oparte są na transformacjach do wirującego układu odniesienia. Modele symulacyjne wykonano w kilku wersjach: w zamkniętej pętli fazowej z synchronicznie wirującym układem odniesienia PLL- SRF, w zmodyfikowanym układzie PLL-SRF z uogólnionym integratorem drugiego rzędu SOGI oraz w podwójnie odprzężonym systemem z dwoma wirującymi przeciwnie układami odniesienia DDSRF. Na podstawie wykonanych symulacji stwierdzono, że zamknięta pętla fazowa PPL z algorytmem SOGI pozwala uzyskać lepszą zbieżność, a algorytmy DDSRF poprawnie pracują nawet dla sieci niesymetrycznej z dużą zawartością harmonicznych czasowych.
This paper deals with crucial aspect of synchronizing power converters connected to the utility grid. Today, many components of Distributed Power Generation Systems (DPGS), such as Flexible Alternating Current Transmission Systems (FACTS), traction applications and power line conditioners containing power converters, have an important demand for optimized synchronization algorithms. It should be noted that also Transmission System Operator have specific requirements for synchronization with the grid. One of the possible ways to achieve a good performance in terms of synchronization is to use a Phase Locked Loop algorithm (PLL). This paper shows the results of investigation on different PLL methods, explaining how they work along with a summary describing their features, possibilities and drawbacks. In the end the impact of voltage unbalances and harmonics on synchronization algorithms is analyzed. The PLL methods were evaluate by the means of simulations.
Źródło:
Informatyka, Automatyka, Pomiary w Gospodarce i Ochronie Środowiska; 2013, 2; 5-8
2083-0157
2391-6761
Pojawia się w:
Informatyka, Automatyka, Pomiary w Gospodarce i Ochronie Środowiska
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Zwichnięcie soczewki oka jako jeden ze stanów nagłych w gabinecie weterynaryjnym
Lens luxation as one of the emergency conditions in the veterinary surgery
Autorzy:
Michalska, Joanna
Zdziennicki, Michał
Powiązania:
https://bibliotekanauki.pl/articles/22005417.pdf
Data publikacji:
2020
Wydawca:
Krajowa Izba Lekarsko-Weterynaryjna
Tematy:
objawy kliniczne
rozpoznawanie
leczenie
rokowanie
zwierzęta towarzyszące
stany nagłe
tylne zwichnięcie soczewki
zwichnięcie soczewki
wtórne zwichnięcie soczewki
pierwotne zwichnięcie soczewki
przednie zwichnięcie soczewki
lens luxation
zonular fibres
corneal oedema
PLL
Opis:
This article aims at the presentation of ocular emergency in small animal veterinary surgery. Lens luxation is the displacement of the lens from its normal position in the eye, which caused by breaking its contact with the zonular fibres equatorially. Etiology is diverse. The most common are two types of dislocation – primary lens luxation (PLL), found mainly in terrier type breeds and secondary, caused by many factors, e.g. glaucoma, cataracts or trauma. In general, the lens can fall backwards, what is known as posterior luxation or it can fall forwards into the eye, what is known as anterior luxation. Anterior luxation, which is extremely painful, treated as an emergency, due to the possibility of sudden blindness resulting from rapidly progressing glaucoma. Symptoms, in the form of corneal edema, severe pain and the aphakic crescent, visible in the pupillary aperture, are quite characteristic and do not provide much diagnostic difficulty. Treatment depends on the form of dislocation. In the case of anterior dislocation, surgical methods are recommended, while in the case of posterior dislocation, pharmacological treatment with mydriatics is advised.
Źródło:
Życie Weterynaryjne; 2020, 95, 05; 292-296
0137-6810
Pojawia się w:
Życie Weterynaryjne
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Niskomocowy generator przestrajany napięciem na częstotliwość 1 GHz jako kluczowa
Low power 1 GHz voltage controlled oscillator as a key part of phase locked loop system in 0.18 žm CMOS process
Autorzy:
Zaziąbł, A.
Powiązania:
https://bibliotekanauki.pl/articles/152667.pdf
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
Generator przestrajany napięciem
Generator przestrajany prądem
Konwerter napięcie prąd
pętla fazowa
Multiplikacja częstotliwości
Voltage controlled oscillator
VCO
Current controlled oscillator
CCO
V-I converter
phase locked loop
PLL
frequency multiplication
Opis:
Wymagania współczesnych systemów pomiarowych kierują nowe wyzwania w projektowaniu niskomocowych układów zegarowych wysokich częstotliwości. Możliwości techniczne wytworzenia sygnału przy użyciu klasycznego generatora opartego o filtr kwarcowy są ograniczone do kilkudziesięciu megaherców. Zatem taktowanie układów w zakresie gigahercowym nie jest możliwe bez systemu multiplikacji częstotliwości. Proponowanym rozwiązaniem jest pętla fazowa, której głównym blokiem jest niskoszumny generator przestrajany napięciem. Pobór mocy generatora jest poniżej 300 žW, przy zachowaniu dobrych właściwości szumo-wych, gdzie drżenie fazy jest na poziomie 1,25 ps. Proponowany generator został zaprojektowany w technologii 0,18 žm CMOS.
Demand of modern measurement systems in nuclear science is guided the new challenges in design of low power high frequency clock generation systems. A technical possibility for clock generation using the classical generator based on a quartz filter is limited to tens of megahertz. Thus, the 1 GHz clock generation is not possible without a frequency multiplier system. The task is so difficult to realise, because made in submicron process, where the integration of analog and digital blocks poses serious challenges. The proposed solution is a low power voltage controlled oscillator with the center frequency of 1 GHz and pseudo-differential architecture, resistant to process variations and cooperating with charge pump phase locked loop. Power consumption of VCO is below 300 žW, while maintaining good noise properties, where the jitter is 1.25 ps. The proposed generator is designed in 0.18 žm CMOS technology. In this paper the first section describes the architecture of the phase locked loop for which the presented VCO is suited. Then all the functional blocks of the generator are described in detail including a current controlled oscillator, V-I converter and differential to single ended converter. In the last section the simulation results and the method of process variation minimisation are given.
Źródło:
Pomiary Automatyka Kontrola; 2010, R. 56, nr 8, 8; 918-921
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-9 z 9

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies