Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "Wielgosz, M.S." wg kryterium: Autor


Wyświetlanie 1-5 z 5
Tytuł:
Moduł wydajnego przetwarzania sygnałów dedykowany dla systemu wbudowanego opartego na układzie FPGA
Dedicated module for digital signal processing and FPGA-based embedded system
Autorzy:
Jamro, E.
Wielgosz, M.
Cioch, W.
Bieniasz, S.
Powiązania:
https://bibliotekanauki.pl/articles/156517.pdf
Data publikacji:
2012
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
FPGA
systemy wbudowane
Procedura Liniowej Decymacji (PLD)
embedded systems
Procedure of Linear Decimation (PLD)
Opis:
W niniejszym artykule opisano dedykowany moduł akceleracji obliczeń filtracji FIR (filtrów o skończonej odpowiedzi impulsowej) o nazwie xsp_calc. Moduł ten jest kompatybilny ze środowiskiem EDK (Embedded Development Kit) firmy Xilinx oraz magistralą PLB (Processor Local Bus). Na magistrali PLB niniejszy moduł jest urządzeniem typu master, oraz może wykonywać 8 operacji MACs (dodaj i akumuluj) na takt zegara. Dodatkowo moduł ten może obliczać wartość maksymalną, minimalną, średnią oraz skuteczną sygnału.
In this paper a dedicated module compatible with PLB (Processor Local Bus) and EDK (Embeddded Development Kit) provided by Xilinx is described. This module accelerates FIR (Finite Impulse Response) operations as well as average value and RMS (Root Mean Square) calculations. This module was employed in Programmable Unit for Diagnostics (PUD) [4, 5] and for Procedure of Linear Decimation (PLD) [6, 7]. For PLD the decimation ratio depends on the rotary machinery angular speed, and thus number of FIR filter nodes changes from 20 to 2000. Consequently, no standard FIR filter architecture for FPGA can be efficiently employed. Furthermore, the dedicated module presented in Fig. 2 was designed. This module is a master on PLB bus therefore it can perform input/output data transfer independently of the processor MicroBlaze. The processor just initialize calculation process by writing proper data to the selected control registers. This module can perform up to 8 MACs (Multiply and Acumulate) operations per clock cycle, sufficiently for the presented system and comparable with the computation power of a DSP (Digital Signal Processor). The implementation results presented in Tab. 1 illustrate that the presented module requires roughly twice the resources of the MicroBlaze and can speed up FIR calculation process roughly 20 times in comparison to the MicroBlaze.
Źródło:
Pomiary Automatyka Kontrola; 2012, R. 58, nr 7, 7; 629-631
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Efektywna komunikacja ARM-FPGA z użyciem interfejsu SPI
Efficient ARM-FPGA data transfer employing SPI interface
Autorzy:
Jamro, E.
Wielgosz, M.
Cioch, W.
Bieniasz, S.
Powiązania:
https://bibliotekanauki.pl/articles/155109.pdf
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
systemy wbudowane
SPI
FPGA
Xilinx EDK
embedded systems
Opis:
W systemach wbudowanych użycie niezależnego procesora ARM oraz układu FPGA umożliwia uzyskanie dużo większej elastyczności projektowania oraz lepszej wydajności niż w przypadku systemów homogenicznych (opartych na tylko jednej platformie). Wadą takiego rozwiązania jest konieczność zapewnienia wydajnej, szybkiej komunikacji, która w omawianym przypadku została zrealizowana poprzez interfejs SPI. Aby uzyskać większą przepustowość danych zaprojektowano dedykowany moduł sprzętowy wewnątrz układu FPGA obsługujący interfejs SPI, pracujący jako urządzenie typu slave po stronie interfejsu SPI oraz master na magistrali PLB (Processor Local Bus).
Implementation of fast and reliable data transfer between an FPGA and a processor is a significant challenge for a designer of heterogeneous embedded systems. In the presented system two separate Printed Circuit Boards (PCB) are employed: ARM-based OMAP3530 [4] and FPGA Spartan3 [2]. SPI (Serial Peripheral Interface) [5] is used as a communication interface due to the OMAP3530 limitations in communication interface choice. For the FPGA module, Xilinx Embeded Development Kit (EDK) and soft-processor MicroBlaze are used. The EDK delivers SPI hardware module [9] compatible with the Processor Local Bus (PLB). Nevertheless, this module employs slave interface on the PLB therefore requires the soft-processor MicroBlaze interaction which limits the transfer speed. Consequently, a dedicated hardware module compatible with the PLB and EDK was designed. This module employs master interface on the PLB bus and slave interface on the SPI interface and is further denoted as the xps_spi_master. As a result, the MicroBlaze is not engaged in the data transfer and, therefore, the transfer speed is significantly larger (which resulted in significant increase in the data throughput). FPGA does ot generate any wait states and therefore the SPI transfer protocol is simplified. The SPI clock speed is 24 MHz and the measured data transfer is roughly 2 MB/s. Summing up, the designed module xps_spi_master significantly speed-ups data transfer and consumes significantly lower FPGA resources in comparison to the original EDK solution, which employs the MicroBlaze and PLB-slave-based SPI interface.
Źródło:
Pomiary Automatyka Kontrola; 2011, R. 57, nr 8, 8; 874-876
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
System wbudowany oparty na procesorze ARM oraz układzie FPGA
Embedded system based on ARM processor and FPGA
Autorzy:
Wielgosz, M.
Jamro, E.
Cioch, W.
Bieniasz, S.
Powiązania:
https://bibliotekanauki.pl/articles/155111.pdf
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
FPGA
ARM
systemy wbudowane
Liniowa Decymacja
embedded systems
linear decimation
Opis:
W niniejszym artykule przedstawiono system przeznaczony do analizy i przetwarzania sygnałów wibroakustycznych oparty na procesorze z jądrem ARM oraz układzie FPGA. Jednym z kilku zaimplementowanych algorytmów w ramach prezentowanego systemu jest Procedura Liniowej Decymacij, szeroko stosowana do diagnozowania maszyn wirnikowych synchronizowanych cyklem roboczym. Szybkość wstępnego przetwarzania sygnałów przy pomocy układów FPGA jest dużo większa niż w przypadku procesorów DSP, dzięki czemu stworzony system umożliwia analizę sygnałów diagnostyczny w czasie rzeczywistym.
The paper presents an embedded system for monitoring and analysis of vibroacustic signals. The system is based on an ARM processor and FPGA, which provides both flexibility and real-time processing capabilities. The Linear Decimation Procedure was implemented as one of the vital algorithms for rotary machinery analysis along with a whole set of other calculation procedures widely employed in vibroacustic. Exp() function was used to benchmark the DEVKIT8000 and PANDA platforms against the desktop processor Core i7 3,4 GHz. The presented system is also capable of working in a real-time mode due to its high processing data rate resulting from the adopted architecture and employed high-performance components. A number of the original algorithms were implemented in the FPGA which could be used for non-stationary signals analysis. Furthermore, numerical procedures which do not fit into the FPGA due to the high resources occupation were employed on the ARM processor. It is worth mentioning that the whole system is run under the Ubuntu system which provides a huge flexibility in a number of software packets available as well as stability of the system as such. Some additional widely available environments (e.g. Octave) were installed on the platform facilitating data analysis and processing. It should be noted that the software of the system can be easily modified or replaced apart of the hardware which allows for a fast upgrade. Some other Linux or Windows distributions are also considered for installation in the future.
Źródło:
Pomiary Automatyka Kontrola; 2011, R. 57, nr 8, 8; 877-879
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Membrany z polidimetylosiloksanów, polisiloksanouretanów i poli(tlenku fenylenu) do separacji gazów i perwaporacji
Preparation of poly(dimethylsiloxane), poly(siloxane-urethane) and poly(phenylene oxide) membranes for gas separation and pervaporation
Autorzy:
Capała, W.
Zielecka, M.
Bujnowska, E.
Kozakiewicz, J.
Trzaskowska, J.
Ofat-Kawalec, I.
Wielgosz, Z.
Kruzel, A.
Tomzik, S.
Powiązania:
https://bibliotekanauki.pl/articles/945858.pdf
Data publikacji:
2016
Wydawca:
Sieć Badawcza Łukasiewicz - Instytut Chemii Przemysłowej
Tematy:
polidimetylosiloksany
polisiloksanouretany
poli(tlenek fenylenu)
membrana
separacja gazów
perwaporacja
poly(dimethylsiloxane)s
poly(siloxane-urethane)s
poly(phenylene oxide)
membrane
gas separation
pervaporation
Opis:
Przedstawiono prace nad otrzymywaniem membran z polidimetylosiloksanów (PDMS), polisiloksanouretanów i poli(tlenku fenylenu) (PPO). W początkowej fazie prac formowano symetryczne membrany gęste, a na kolejnym etapie polimerowe warstwy aktywne formowano bezpośrednio na komercyjnym, porowatym podłożu ceramicznym lub polimerowym. Membrany testowano w procesie rozdziału modelowej mieszaniny gazowej o składzie 17 % CO2, 5 % O2 i 78 % N2 oraz w procesie perwaporacji próżniowej 5 i 10 % mas. wodnego roztworu acetonu (50 °C). W procesie separacji gazów z zastosowaniem membran z PDMS i z polisiloksanouretanów uzyskano permeaty zawierające 40–60 % CO2, w zależności od rodzaju membrany i warunków procesowych. W wypadku zastosowania membran z PPO stężenie CO2 w permeacie wynosiło 26–35 %. Permeaty w procesie perwaporacji zawierały 50–84 % mas. acetonu, a współczynnik separacji β wynosił 20–57, w zależności od membrany i stężenia nadawy.
Studies on the formation of poly(dimethylsiloxane) (PDMS), poly(siloxane-urethane) and poly(phenylene oxide) (PPO) membranes and their properties in gas separation and pervaporation have been presented. Dense symmetric membranes were initially formed in the early stages of the studies. In the next stage of the membrane development, active polymeric layers were cast directly on commercially obtained porous ceramic or polymer supports. The properties of the obtained membranes were then evaluated in the separation of amodel gaseous mixture comprising CO2 (17 %), O2 (5 %) and N2 (78 %) as well as in the vacuum pervaporation of aqueous solutions of acetone (5–10 wt %) at 50 °C. Depending on the type of membrane and process parameters, permeates containing 40–60 % CO2 were obtained with the application of PDMS and poly(siloxane-urethane) membranes. 26–35 % CO2 content was achieved in permeates in the case of PPO-derived membranes. The permeates obtained from pervaporation tests contained 50–84 wt % acetone, while the separation factor β was found to be between 20–57 depending on the type of membrane and the concentration of the feed.
Źródło:
Polimery; 2016, 61, 10; 693-701
0032-2725
Pojawia się w:
Polimery
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Wyznaczenie współrzędnych osnowy szczegółowej GPS III powiatu wieruszowskiego
Determination of coordinates of control points in the Wieruszów District area
Autorzy:
Bakuła, M.
Oszczak, S.
Baryła, R.
Popielarczyk, D.
Jarmołowski, W.
Tyszko, A.
Oszczak, B.
Sitnik, E.
Gregorczyk, R.
Wielgosz, P.
Rapiński, J.
Jesiotr, G.
Powiązania:
https://bibliotekanauki.pl/articles/385536.pdf
Data publikacji:
2007
Wydawca:
Akademia Górniczo-Hutnicza im. Stanisława Staszica w Krakowie. Wydawnictwo AGH
Tematy:
nieoznaczoności pomiarów fazowych
ETRF-89
GPS
ambiguity resolution
Opis:
W pracy przedstawiono metodykę pomiaru i opracowania osnowy szczegółowej GPS III na obszarze powiatu wieruszowskiego. Pomiary 988 punktów wykonano metodą statyczną w ciągu dziesięciu dni z wykorzystaniem 12 odbiorników GPS Ashtech Z-XII, Z-Surveyor, Z-Xtreme. W pracy przedstawiono także analizy wyrównania i transformacji z układu ETRF-89 do państwowych układów współrzędnych: "1965" i "2000". Z uwagi na liczne zasłony drzew nad wyznaczanymi punktami, obserwacje GPS powtórzono na około trzydziestu punktach, aby uzyskać wymaganą dokładność i niezależną kontrolę pomiarów. Dodatkowo przy takiej liczbie odbiorników bardzo skuteczne okazały się analizy zamknięć przyrostów w trójkątach jak również warunki geometryczne nieoznaczoności pomiarów fazowych stosowane przy rozwiązaniach multistacyjnych.
The paper presents the methodology of GPS measurements and data elaboration for control points in the Wieruszów District area. GPS measurements of 988 points were executed with the use of static method during ten days of measurements and twelve GPS receivers of Ashtech company i.e. Z-XII, Z-Surveyor, Z-Xtreme. The results and analyses of adjustment and transformation from ETRF-89 to the national coordinate systems: ,,1965" and ,,2000" were also presented. Due to bad observational conditions of GPS measurements there were about thirty points on which GPS measurements were repeated in order to achieve reliable and accurate results. Additionally, loop closures of baselines and geometric conditions of ambiguity network solutions were successfully useful before final adjustment.
Źródło:
Geomatics and Environmental Engineering; 2007, 1, 1/1; 43-52
1898-1135
Pojawia się w:
Geomatics and Environmental Engineering
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-5 z 5

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies