Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "Bieganowski, A" wg kryterium: Autor


Wyświetlanie 1-12 z 12
Tytuł:
Porownanie podatnosci ODR na potencjal katody z podatnoscia OFD na przyjety przedzial calkowania przy pomiarach gestosci strumienia tlenu
Susceptibility of the oxygen diffusion rate (ODR)to instability of the cathode potential as compared with susceptibility of oxygen flux density (OFD) to the integration rate.
Autorzy:
Bieganowski, A
Powiązania:
https://bibliotekanauki.pl/articles/1630394.pdf
Data publikacji:
1999
Wydawca:
Polska Akademia Nauk. Instytut Agrofizyki PAN
Tematy:
gleby
natlenienie
gestosc strumienia tlenu
amperometria zob.metody amperometryczne
metody amperometryczne
soil
oxygenation
oxygen flux density
amperometric method
Opis:
W pracy przedstawiono porównanie wpływu niestabilności potencjału katody na pomiar gęstości strumienia tlenu metodą amp ero metryczną, z wpływem niestabilności szerokości przedziału całkowania na tę wielkość, wyznaczaną metodą woltamperometryczną. Błąd powodowany niestabilnością przedziału całkowania jest mniejszy niż błąd spowodowany niestabilnością potencjału katody. Słowa kluczowe: pomiar natlenienia gleby, Oxygen Flux Density (OFD), Oxygen Diffusion Rate (ODR), gęstość strumienia tlenu w glebie
A comparison of the influence of yhe cathode potential instability of Oxygen Diffusion rate (ODR) and the influence of the integration range on Oxygen Flux Density is presented (OFD) The error caused by uncertainty of the integration range is less then that caused by the unstable potential of cathode
Źródło:
Acta Agrophysica; 1999, 22; 17-23
1234-4125
Pojawia się w:
Acta Agrophysica
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Zagadnienie wilgotnosci krytycznej w pomiarach potencjalnej gestosci strumienia tlenu w glebie
Autorzy:
Bieganowski, A
Wolinska, A.
Powiązania:
https://bibliotekanauki.pl/articles/1402616.pdf
Data publikacji:
2001
Wydawca:
Polska Akademia Nauk. Instytut Agrofizyki PAN
Tematy:
gleby
wilgotnosc krytyczna
gestosc strumienia tlenu
tlen
soil
critical water content
oxygen flux density
oxygen
Źródło:
Acta Agrophysica; 2001, 53; 37-45
1234-4125
Pojawia się w:
Acta Agrophysica
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Walidacja w metrologii agrofizycznej
Validation in metrology of agrophysics
Autorzy:
Bieganowski, A
Persona, A.
Powiązania:
https://bibliotekanauki.pl/articles/1401763.pdf
Data publikacji:
2000
Wydawca:
Polska Akademia Nauk. Instytut Agrofizyki PAN
Tematy:
agrofizyka
metrologia
metrologia agrofizyczna
walidacja
metody pomiarow
agrophysics
metrology
agrophysical metrology
validation
measurement method
Opis:
W pracy przedstawiono zagadnienia związane procedurą walidacyjną metod pomiarowych stosowanych w naukach agrofizycznych. Na poszczególnych etapach procedura ta zawiera w sobie określenie specyficzności, selektywności, wyznaczenia zależności funkcyjnej, dokładności, powtarzalności, odtwarzalności, zakresu, granicy detekcji, granicy oznaczalności, stabilności i niewrażliwości.
The problems of validation of measurement methods in agrophysics are described in this paper, Demonstrate of specificity, selectivity, functional dependence, accuracy, repeatability, reproducibility, limit of detection, limit of quantitation, stability and robustness should be demonstrated during the validation procedure.
Źródło:
Acta Agrophysica; 2000, 38; 15-27
1234-4125
Pojawia się w:
Acta Agrophysica
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Proba eliminacji elektrody porownawczej w woltamperometrycznej metodzie pomiaru gestosci strumienia tlenu [OFD]
Reference electrode elimination in the woltammetric measurement of the oxygen flux density
Autorzy:
Bieganowski, A
Malicki, M.A.
Powiązania:
https://bibliotekanauki.pl/articles/1630395.pdf
Data publikacji:
1999
Wydawca:
Polska Akademia Nauk. Instytut Agrofizyki PAN
Tematy:
gleby
gestosc strumienia tlenu
natlenienie
woltamperometria
soil
oxygen flux density
oxygenation
voltammetry
Opis:
Przedstawiono wyniki badań dotyczące pomiarów gęstości strumienia tlenu (OFD) w dwuelektrodowym symetrycznym układzie elektrod platynowych i stalowych. Krzywe woltamperometryczne uzyskane w różnie natlenionych roztworach wskazują na możliwość eliminacji elektrody porównawczej.
Results of measurements of the oxygen flux density (OFD) using symmetric two electrode (platinum or steel) system are presented.Current - voltage curves obtained in differently oxygenated solutions indicate possibility of elimination of reference electrode.
Źródło:
Acta Agrophysica; 1999, 22; 25-30
1234-4125
Pojawia się w:
Acta Agrophysica
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Karta pola jako narzędzie zarządzania w agrotechnice na przykładzie produkcji buraków cukrowych
Plantation card as a management tool in agrotechnics on the example of sugar beet production
Autorzy:
Bzowska-Bakalarz, M.
Bieganowski, A.
Gil, K.
Powiązania:
https://bibliotekanauki.pl/articles/289532.pdf
Data publikacji:
2006
Wydawca:
Polskie Towarzystwo Inżynierii Rolniczej
Tematy:
karta pola
burak cukrowy
agrotechnika
plantation card
sugar beet
agrotechnics
Opis:
Dokumentacja procesu produkcji jest kluczowym elementem systemów zarządzania jakością. W pracy dokonano analizy informacji zawartych w kartach pola prowadzonych przez plantatorów podlegających różnym koncernom cukrowniczym i zaproponowano modyfikację karty, która pozwoliłaby na wszechstronny zapis procesu produkcji i na tej podstawie dalsze jego doskonalenie.
Documentation of the production process is a key element of the quality management systems. The paper compare plant carts developed by various sugar concerns and analysis information filled in to them by the farmer. The authors propose a modification to these carts that will allow the user to collect more versatile data on sugar beet production and facilitate improvement to this process.
Źródło:
Inżynieria Rolnicza; 2006, R. 10, nr 13(88), 13(88); 29-35
1429-7264
Pojawia się w:
Inżynieria Rolnicza
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Ocena doboru sieci neuronowej do określania występowania i wyznaczania zakresu quasiplateau w woltamperometrycznych pomiarach natlenienia gleby
Assessment of the selection of neural network used to show the occurrence and to determine quasiplateau range in volt-ampere-metric soil oxygenation measurements
Autorzy:
Bartnik, G.
Marciniak, A. W.
Bieganowski, A.
Powiązania:
https://bibliotekanauki.pl/articles/287583.pdf
Data publikacji:
2008
Wydawca:
Polskie Towarzystwo Inżynierii Rolniczej
Tematy:
sieć neuronowa
OFD
natlenienie gleby
gęstość strumienia tlenu
neural network
soil oxygenation
oxygen flux density
Opis:
Wartość natlenienia gleby jest określana m.in. w oparciu o pomiarowo dostępne krzywe woltamperometryczne I(U), a konkretnie o występowanie i zakres plateau na tych krzywych. Celem pracy było zaprojektowanie sieci neuronowej, która w sposób automatyczny identyfikowałaby te krzywe I(U), które są interpretowalne w kategoriach natlenienia gleby, tzn. występuje na nich plateau oraz, w przypadku występowania, określała granice napięć, przy których to plateau występuje. W ten sposób elektrochemiczny układ pomiarowy zostanie wzbogacony o "inteligentny" moduł umożliwiający dalsze, obiektywne obliczenia.
Among others, soil oxygenation value is determined on the basis of available measurements of volt-ampere-metric curves I(U), and specifically on the basis of plateau occurrence and range in these curves. The purpose of the work was to design a neural network that would automatically identify these curves I(U), which are interpretable in terms of soil oxygenation, that is they have a plateau. Moreover, the network would determine voltage limits, at which this plateau occurs, provided that it occurs. Thus, the electrochemical measurement system will be provided with an extra "intelligent" module allowing to perform further, objective computations.
Źródło:
Inżynieria Rolnicza; 2008, R. 12, nr 7(105), 7(105); 7-14
1429-7264
Pojawia się w:
Inżynieria Rolnicza
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Metoda syntezy mikroprogramowanego układu sterującego z rozszerzonym formatem mikroinstrukcji
Synthesis method for CMCU with extended microinstruction format
Autorzy:
Barkalov, A. A.
Titarenko, L.
Bieganowski, J.
Powiązania:
https://bibliotekanauki.pl/articles/154329.pdf
Data publikacji:
2009
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
mikroprogramowany układ sterujący
CPLD
FPGA
compositional microprogram control unit (CMCU)
CMCU
Opis:
W artykule przedstawiono metodę syntezy mikroprogramowanego układu sterującego ze wspólną pamięcią i rozszerzonym formatem mikroinstrukcji. Metoda jest zorientowana na zmniejszenie rozmiaru układu adresowego poprzez umieszczenie kodów klas łańcuchów pseudorównoważnych w pamięci sterującej. Uzyskuje się w ten sposób uproszczenie funkcji przejść części adresowej układu, co przekłada się na redukcję zasobów sprzętowych potrzebnych do implementacji jednostki sterującej w układach programowalnych typu CPLD i FPGA. W artykule zamieszczono wprowadzenie teoretyczne, przykład zastosowanie metody oraz wyniki badań uzyskane podczas syntezy testowych sieci działań przy użyciu oprogramowania Xilinx ISE 10.2 dla układów Xilinx Virtex II. Na postawie uzyskanych wyników można stwierdzić, że dla liniowych sieci działań uzyskuje się średnią redukcję rozmiaru układu na poziomie około 50% w porównaniu do podstawowego wariantu mikroprogramowanego układu sterującego.
The paper presents a new synthesis method of Compositional Microprogram Control Unit (CMCU) with Common Memory and Extended Microinstructions for programmable logic devices such as CPLD and FPGA. Programmable logic devices are nowadays widely used for implementation of Control Units (CU) [3]. The problem of optimization of CU is still actual in computer science and it solution allows decreasing the cost of the system [2]. The proposed method is oriented on reduction of CMCU addressing circuit hardware by placing pseudoequivalent class codes in the control memory. These classes are formed by division of the set of Operational Linear Chains (OLC) into partitions which correspond to pseudoequivalent states of Moore FSM [2]. When class codes are stored in the control memory, the transition function is simplified and the addressing circuit hardware amount is reduced compared with the CMCU base structure. The method can be applied when control algorithm to be implemented is linear i.e. the number of operational vertices exceeds the 75% of total number of vertices of Graph Scheme of Algorithm (GSA) to be implemented. The research results show that use of the method for tested GSAs gives on average 50% decrease in hardware amount in comparison with CMCU base structure (Tab. 4). The results were obtained in Xilinx ISE. The CMCU models were generated by our software and described in VHDL.
Źródło:
Pomiary Automatyka Kontrola; 2009, R. 55, nr 7, 7; 488-490
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Implementacja sprzętowa algorytmu MD5 w układach FPGA z użyciem mikroprogramowanego układu sterującego
Hardware implementation of MD5 algorithm in FPGAs using compositional microprogram control unit
Autorzy:
Barkalov, A.
Titarenko, L.
Bieganowski, J.
Powiązania:
https://bibliotekanauki.pl/articles/155117.pdf
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
mikroprogramowany układ sterujący
osadzony blok pamięci
algorytm MD5
FPGA
MD5
compositional microprogram control unit (CMCU)
field programmable gate array (FPGA)
Embedded Memory Block
Opis:
W artykule przedstawiona została koncepcja implementacji sprzętowej algorytmu MD5 z wykorzystaniem mikroprogramowanego układu sterującego. Cechą charakterystyczną rozwiązania jest wykorzystanie osadzonych bloków pamięci do realizacji układu sterującego. Przedstawione rozwiązanie jest przeznaczone przede wszystkim do realizacji w układach FPGA. W artykule przedstawione zostały wyniki syntezy kilku wybranych struktur układów mikroprogramowanych. Otrzymane wyniki zostały porównane do typowej realizacji w postaci automatu Moore'a.
The paper presents an example of application of Compositional Microprogram Control Unit (CMCU) to hardware implementation of MD5 algorithm. The MD5 algorithm is a widely used hash function with a 128-bit hash value. MD5 is used in many security applications, for example to hash passwords in FreeBSD operating system [14]. MD5 is also commonly used to check the integrity of files. MD5 was designed by Ron Rivest in 1991 [10]. Other similar algorithms are SHA [7] and RIPEMD [6]. The hardware implementation of MD5 in FPGAs is usually based on embedded memory blocks (EMB) because the algorithm uses a lot of constants during calculations [8]. In the paper the authors present an alternative solution in which constants are generated by CMCU (Fig. 3) circuit. The CMCU is also based on EMB. It can generate constants for MD5 and also signals for other tasks. The research results show that CMCU requires less hardware amount when compared to traditional Moore FSM (Tab. 1). The results were obtained using Xilinx ISE 12.1 and Xilinx Spartan-3 (xc3s50-5pq208) [13]. The models of control units were generated by the authors' software.
Źródło:
Pomiary Automatyka Kontrola; 2011, R. 57, nr 8, 8; 868-870
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Synteza jednostki sterującej z wykorzystaniem zmodyfikowanych liniowych łańcuchów bloków operacyjnych
Synthesis of control unit with modified operational linear chains
Autorzy:
Barkalov, A. A.
Titarenko, L.
Bieganowski, J.
Powiązania:
https://bibliotekanauki.pl/articles/155633.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
mikroinstrukcja
mikroprogramowy układ sterujący
CPLD
PAL
control memory
compositional microprogram control unit (CMCU)
Opis:
W artykule przedstawiono metodę optymalizacji liczby makrokomórek PAL mikroprogramowalnego układu sterującego. Proponowana metoda wykorzystuje dodatkowe mikroinstrukcje zawierające kody pseudorównoważnych liniowych łańcuchów bloków operacyjnych. Rozwiązanie wykorzystuje osadzone bloki pamięci, które często pozostają niezagospodarowane, do implementacji pamięci sterownika. W artykule przedstawiono także przykład zastosowania omawianej metody.
The method of optimization of amount of PAL macrocells in the circuit of compositional microprogram control unit is proposed. The method is based on introducing of additional microinstructions with codes of the classes of pseudo-equivalent operational linear chains. The proposed method is based on usage of natural redundance of embedded memory blocks that are used to implement the control memory. An example of application of proposed method is given.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 7, 7; 63-65
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Mikroprogramowany układ sterujący z współdzieleniem kodów oraz mikroinstrukcjami sterującymi
Compositional microprogram control unit with code sharing and control microinstructions
Autorzy:
Barkalov, A.
Titarenko, L.
Bieganowski, J.
Powiązania:
https://bibliotekanauki.pl/articles/154793.pdf
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
mikroprogramowany układ sterujący
współdzielenie kodów
łańcuch bloków operacyjnych
tabela LUT
osadzony blok pamięci
compositional microprogram control unit (CMCU)
code sharing
operational linear chain
field programmable gate array (FPGA)
lookup table
design
Embedded Memory Block
Opis:
W artykule przedstawiona została metoda syntezy umożliwiająca zmniejszenie liczby tablic LUT potrzebnych do realizacji układu mikroprogramowanego z współdzieleniem kodów. Metoda jest przeznaczona dla układów FPGA z osadzonymi blokami pamięci. Część kombinacyjna układu mikroprogramowanego jest realizowana z użyciem tablic LUT, natomiast pamięć sterująca z użyciem osadzonych bloków pamięci. Redukcję liczby tablic LUT osiągnięto dzięki wykorzystaniu klas łańcuchów pseudorównoważnych. W artykule przedstawiono przykład zastosowania proponowanej metody oraz rezultaty eksperymentów.
The paper presents new research results of synthesis of Composi-tional Microprogram Control Unit (CMCU) with Codes Sharing. The method allows reduction of look-up table elements in the combina-tional part of the control unit. The method assumes application of field-programmable gate arrays for implementation of the combinational part, whereas embedded-memory blocks are used for implementation of its control memory. Programmable logic devices are nowadays widely used for implementation of Control Units (CU) [16, 18]. The problem of the CU optimisation is still actual in computer science and it solution permits to decrease the cost of the system [17]. The proposed method is oriented on reduction of hardware amount of CMCU addressing circuit by placing codes of classes of pseudoequivalent states in the control memory. These classes are formed by division of the set of Operational Linear Chains (OLC) into partitions which correspond to pseudoequivalent states of Moore FSM [4]. The research results show that application of the method to tested control algorithms gives on average 50% decrease in hardware amount when compared to CMCU based structure (Tab. 2). The results were obtained using Xilinx ISE. The models of control units were generated by the authors' software using the control algorithms from [15].
Źródło:
Pomiary Automatyka Kontrola; 2010, R. 56, nr 7, 7; 780-783
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Kodowanie klas POLC w mikroprogramowanych układach sterujących
The encoding of POLC classes in microprogram control units
Autorzy:
Barkalov, A.
Titarenko, L.
Bieganowski, J.
Powiązania:
https://bibliotekanauki.pl/articles/156383.pdf
Data publikacji:
2012
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
układ mikroprogramowany
współdzielenie kodów
łańcuch bloków operacyjnych
układ FPGA
tablica LUT
osadzony blok pamięci
microprogram control unit
code sharing
FPGA
LUT
embedded memory
Opis:
W artykule przedstawiono rezultaty syntezy sześciu struktur układów mikroprogramowanych (CMCU), które wykorzystują koncepcję podziału zbioru łańcuchów operacyjnych na klasy łańcuchów pseudorównoważnych (POLC). Przedstawione w pracy struktury układów mikroprogramowanych są przeznaczone przede wszystkim do zastosowania w układach FPGA. Część kombinacyjna układu mikroprogramowanego jest realizowana z użyciem tablic LUT, natomiast pamięć sterująca jest implementowana z użyciem osadzonych bloków pamięci. Badania przeprowadzono dla czterech popularnych kodowań stanów: kodowania binarnego, kodowania one-hot, kodowania Gray'a oraz kodowania Johnson'a.
The paper presents new synthesis results of six structures of a compositional microprogram control unit (CMCU) targeted mainly at FGPAs. The structure of CMCU consist of two main parts: a control memory and an addressing circuit. The control memory stores microinstructions which are sent to the data path. The addressing circuit is responsible for selecting a microinstruction from the control memory. The addressing part of the CMCU is implemented using LUT tables, while the control memory is implemented using embedded memory blocks (EMB). Partitioning the set of operational linear chains (OLC) into pseudoeqivalent classes of chains (POLC) is used in all structures to reduce the size of the CMCU addressing part. The codes of POLCs are stored in the control memory by extending the microinstruction format or by inserting additional control microinstructions (Figs. 2, 3 and 4). The CMCU structures were tested using linear graph-schemes of the algorithm (see Tab. 1). The synthesis was made in Xilinx ISE and Altera Quartus for FPGA and CPLD devices. The synthesis results (Figs. 5 and 6) show that the size of the combinational part for the tested CMCU structures can be reduced by 20% to 50% depending on the CMCU structure (when compared to the base structure - average results). The results also show that the natural binary encoding and Gray's encoding are best for POLC classes. Both encodings give the smallest size of the addressing part and require less control memory space.
Źródło:
Pomiary Automatyka Kontrola; 2012, R. 58, nr 1, 1; 97-100
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-12 z 12

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies