Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "digital output" wg kryterium: Wszystkie pola


Wyświetlanie 1-4 z 4
Tytuł:
Realizacja rejestru wyjściowego w układzie cyfrowym automatu z liniowym przekształceniem mikroinstrukcji
Implementation of output register of digital circuit of FSM with verticalized microinstructions
Autorzy:
Bukowiec, A.
Barkalov, A. A.
Powiązania:
https://bibliotekanauki.pl/articles/156288.pdf
Data publikacji:
2008
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat stanów
jednostka sterująca
rejestr
FSM
control unit
register
Opis:
W artykule została omówiona budowa oraz implementacja w strukturze FPGA rejestru wyjściowego w układzie cyfrowym skończonego automatu stanów z wyjściami typu Mealy'ego przy zastosowaniu liniowego przekształcenia mikroinstrukcji. Przy zastosowaniu liniowego przekształcenia mikroinstrukcji wszystkie mikrooperacje wchodzące w skład jednej mikroinstrukcji generowane są szeregowo. W sytuacji gdy nie zaburzy to działania całego systemu może zostać zastosowany rejestr wyjściowy zbudowany z przerzutników typu D, jednak w sytuacji kiedy wymagane jest aby wszystkie mikrooperacje wchodzące w skład jednej mikroinstrukcji generowane były równolegle niezbędne jest zastosowanie specjalnej organizacji rejestru wyjściowego. Zaproponowany w artykule rejestr zapamiętuje kolejne mikrooperacje wchodzące w skład jednej mikroinstrukcji a po załadowaniu ostatniej mikrooperacji wystawia na wyjściu całą mikroinstrukcję. Taki stan wyjść utrzymywany jest aż do momentu całkowitego zapisania kolejnej mikroinstrukcji, która pojawi się na wyjściu dopiero po jej całkowitym zapisaniu w rejestrze. W celu identyfikacji końca mikroinstrukcji wprowadzony jest dodatkowy sygnał, który ustawiany jest jednocześnie wraz z ostatnią mikrooperacją wchodzącą w skład danej mikroinstrukcji.
In this paper, the structure and implementation into FPGA device of output register of digital circuit of finite state machine with Mealy outputs and applied verticalization of microinstructions is described. After verticalization of microinstructions all microoperations from this microinstruction are generated serially. If such manipulation do not affect properly working of whole system there can be applied regular output register be means of D type flip-flops. In the case, when there is required parallel execution of all microoperations there is also required applying of special architecture of output register. The proposed architecture of output register is build up two levels of registers. The register (T type) of first level remember serially generated microoperations from one microinstruction. When whole microinstruction is written into this register then it is stored in the register (D type) of second level. Value of the register of second level is not changed until next microinstruction is fully written. The end of microinstruction is indicated by special additional signal y0. It is generated parallel with last microoperation from particular microinstruction. This signal is used to store whole microinstruction in the register of second level and to reset the register of first level.
Źródło:
Pomiary Automatyka Kontrola; 2008, R. 54, nr 8, 8; 565-568
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Uniwersalne układy wejść - wyjść do zastosowania w pojazdach szynowych z wykorzystaniem mikrosystemu cyfrowego PSoC CY29466 firmy CYPRESS
Universal input-output systems for application in the rail vehicles with using the digital microsystem PsoC CY29466 of CYPRESS company
Autorzy:
Bocian, Stanisław
Iwanowski, Jarosław
Powiązania:
https://bibliotekanauki.pl/articles/34671002.pdf
Data publikacji:
2008
Wydawca:
Sieć Badawcza Łukasiewicz - Poznański Instytut Technologiczny
Tematy:
uniwersalne układy wejść-wyjść
mikrosystem cyfrowy PSoC CY29466
CYPRESS
sygnały cyfrowe
sygnały analogowe
układy sterujące
akwizycja danych
Opis:
W artykule opisano uniwersalne układy wejść - wyjść zrealizowane dla mikrosystemu cyfrowego (mikrokontrolera) PSoC CY29466 firmy CYPRESS. Układ ten umożliwia zamianę sygnałów analogowych z reluktancyjnych czujników na dane wejściowe do mikroprocesora. Przekształca sygnały analogowe na równoważne sygnały cyfrowe, umożliwia zbieranie sygnałów analogowych i cyfrowych, wejściowych i wyjściowych w celu ich dalszej obróbki do współpracy ze sterownikami przemysłowymi, komputerami i innymi układami sterującymi. Mikrokontroler może także realizować akwizycje danych z różnych układów wejściowych. Praca jest kontynuacją artykułu "Przyszłościowe współbieżne mikroprocesorowe inteligentne systemy mechatroniczne w sterowaniu i diagnostyce pojazdów szynowych ''przedstawione w czasopiśmie "Pojazdy Szynowe " 4/2007; 1/2008; 2/2008. Artykuł powstał w wyniku realizacji projektu badawczego KBN 4T12C 04929 pt. "Rozproszone współbieżne mikroprocesorowe inteligentne podsystemy mechatroniczne w sterowaniu i diagnostyce pojazdów szynowych ".
The universal input-output systems realized for the digital microsystem (microcontroller) PsoC CY29466 of CYPRESS company are described in this article. This system enables to turn the analog signals from the reluctance sensors in the input data for the microprocessor. It converts the analog signals into the equivalent digital signals, it enables to collect the analog and digital, input and output signals in order to their farther working for cooperation with the industrial controllers, the computers and the other control systems. The microcontroller can also realize the travelling of the data from the different input systems. This work is continuation of the article "Future synchronous microprocessor intelligent mechatronic systems in controlling and diagnostic of the rail vehicles" presented in the Journal "Rail Vehicles" 4/2007; 1/2008; 2/2008. This article was madę as a results of realization of the research project of the KBN 4T 12C 04929 under the title: "The scattered synchronous microprocessor intelligent mechatronic subsystems in controlling and diagnostic of the rail vehicles".
Źródło:
Rail Vehicles/Pojazdy Szynowe; 2008, 3; 32-38
0138-0370
2719-9630
Pojawia się w:
Rail Vehicles/Pojazdy Szynowe
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Szybkie prototypowanie cyfrowego algorytmu fuzzy PID w sterowniku B&R
Rapid prototyping of the digital fuzzy PID algorithm in a B&R controller
Autorzy:
Jaszczak, S.
Powiązania:
https://bibliotekanauki.pl/articles/155034.pdf
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
szybkie prototypowanie układów sterowania
sterowanie rozmyte
algorytm PID
wbudowane funkcje wejście/wyjście
rapid prototyping of control systems
fuzzy control
PID algorithm
embedded input/output functions
Opis:
W artykule omówiono zastosowanie biblioteki B&R Automation Studio Toolbox, rozszerzającej program Simulink o możliwość szybkiego prototypowania algorytmów sterowania z przeznaczeniem do urządzeń sterujących B&R. Procedura szybkiego prototypowania algorytmów sterowania cyfrowego została przeprowadzona na przykładzie cyfrowego algorytmu fuzzy PID, który po wygenerowaniu z poziomu programu Simulink, przetestowano w rzeczywistym układzie sterowania temperaturą, w oparciu o urządzenie sterujące PP045.
In this paper there is described application of the B&R Automation Studio Toolbox, giving users of the Simulink an opportunity of rapid prototyping of digital control algorithms for B&R control devices using original embedded functions. The idea of the rapid prototyping in development of digital control systems is related to automatic generation of an executing code in the C/C++ languages with accordance to the control device architecture and specific conditions connected with realization of the algorithm in the real time. Many potentially good ideas have been thrown away because of a long time connected with implementation in a specific device platform and a risk of getting a completely faulty solution. At the beginning, elements of the system of rapid prototyping (Fig.1) with a detailed step by step procedure (Fig.2) are described. In the next part a conception of the fuzzy PID algorithm (Fig.3), being a modification of the classical PID algorithm, is given. Next, a methodology of development of the fuzzy PID algorithm including: fuzzification (Fig.4), inference and defuzzification (Fig.5) and arrangement of the prototype of the fuzzy PID algorithm (Fig.6) in the Matlab/Simulink environment is presented. In the final part of this paper, selected results of the experimental research, related to the temperature stabilization using the developed and implemented fuzzy PID algorithm according to the presented procedure are given and described.
Źródło:
Pomiary Automatyka Kontrola; 2011, R. 57, nr 8, 8; 883-885
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Kod, platforma, interfejs. Strategie czytania Nieszuflady w perspektywie krytyki genetycznej na przykładzie twórczości Tomasza Pułki
Code, Platform, Interface. Strategies of Reading Nieszuflada. The Genetic Criticism Perspective Using the Example of Tomasz Pułka’s Creative Output
Autorzy:
Chorzewska-Rubik, Paulina
Powiązania:
https://bibliotekanauki.pl/articles/32062494.pdf
Data publikacji:
2023
Wydawca:
Uniwersytet im. Adama Mickiewicza w Poznaniu
Tematy:
Tomasz Pułka
Nieszuflada
literary website
web history
interface
digital philology
genetic criticism
computer code
strona internetowa
historia wyszukiwania
interfejs
filologia cyfrowa
krytyka genetyczna
kod
Opis:
The article discusses the strategy of reading the body of texts published by Tomasz Pułka on the Nieszuflada poetry portal, which is almost completely overlooked in literary reception and publishing practice. The author answers the question of how the technological aspects of the publication, such as the user interface and code, are relevant in the context of the philological and genetic reading of the texts posted on the portal. The source code of the website is treated as material for philological research.
Źródło:
Przestrzenie Teorii; 2023, 39; 101-120
2450-5765
Pojawia się w:
Przestrzenie Teorii
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-4 z 4

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies