Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "Gurbiel, M." wg kryterium: Autor


Wyświetlanie 1-2 z 2
Tytuł:
Rodzina MSP - energooszczędne, 16-bitowe mikrokontrolery RISC do zastosowań przemysłowych
MSP family - power-saving, 16-bits RISC microcontrollers for industrial use
Autorzy:
Gurbiel, M.
Penczek, A.
Powiązania:
https://bibliotekanauki.pl/articles/320293.pdf
Data publikacji:
2007
Wydawca:
Akademia Górniczo-Hutnicza im. Stanisława Staszica w Krakowie. Wydawnictwo AGH
Tematy:
sterowanie cyfrowe
mikrokontrolery o niskim zużyciu energii elektrycznej
digital control
Iow power microcontrollers
Opis:
Ze wzglądu na zalew rynku przez wszelkiego rodzaju bateryjnie zasilane urządzenia przenośne, w ostatnich kilku latach pojawiło się zapotrzebowanie na układy mikroprocesorowe, które, przy zachowaniu dużej wydajności obliczeniowej, cechuje niskie zużycie energii elektrycznej. Kryteria te spełniają 16-bitowe, stałoprzecinkowe mikrokontrolery RISC z rodziny MSP (Teras Instruments). W artykule przedstawiono opis rodziny mikrokontrolerów MSP, kładąc szczególny nacisk na mechanizmy pozwalające na ograniczenie zużycia energii oraz na moduły peryferyjne (przetworniki A/C, C/A, układy zegarowo-licznikowe, układy komunikacji I/O, moduł DMA). Ponadto zaprezentowano narzędzia pozwalające na programowanie, testowanie i uruchamianie aplikacji z procesorami MSP. W ostatniej części artykułu przedstawiono opis stanowiska laboratoryjnego " Układ do pozyskiwania energii elektrycznej z ogniw fotowoltaicznych" ze sterownikiem cyfrowym zrealizowanym na bazie mikrokontrolera MSP430F1232IDW.
In the recent years a demand for highly efficient and energy-saving microprocessor devices has risen because of rising popularity of mobile devices and other battery-operated devices. These reąuirements are fulfilled by 16-bit, fixed-point RISC microcontrollers of MSP Texas Instruments family. MSP family is described in the article and a method for limiting of power consumption and a description of peripheral modules are taken into special consideration. Additionally programming, debugging and testing tools for program development are shown. At the end of the article the device for gaining electrical energy from solar cells with microcontroller MSP430F1232IDW is presented.
Źródło:
Elektrotechnika i Elektronika; 2007, 26, 1--2; 30-36
1640-7202
Pojawia się w:
Elektrotechnika i Elektronika
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Zintegrowany odbiornik cyfrowy spektrometru EPR
Integrated Digital Receiver for the EPR Spectrometer
Autorzy:
Froncisz, W.
Gurbiel, R.
Kasperek, J.
Kozioł, J.
Kucharzyk, M.
Rajda, P. J.
Powiązania:
https://bibliotekanauki.pl/articles/155675.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
FPGA
procesor wbudowany
PowerPC
EPR
embedded processor
Opis:
W pracy przedstawiono koncepcję zintegrowanego, cyfrowego odbiornika spektrometru EPR (elektronowego rezonansu paramagnetycznego), przeznaczoną do realizacji w technologii SoC na platformie Virtex-II Pro. Krótko opisano środowisko eksperymentu EPR, skupiając się na interesujących aspektach projektu, m.in. wykorzystaniu wbudowanego procesora. Zaprezentowano budowę całego systemu przetwarzania danych, składającego się z: interfejsu szybkiego przetwornika analogowo-cyfrowego, jednostki wstępnego przetwarzania (akumulacji) danych oraz wbudowanego procesora PowerPC 405, realizującego końcową obróbkę danych. Omówiono interesujące szczegóły konstrukcyjne interfejsu przetwornika, strukturę bloku wstępnej akumulacji danych, blok sterownika oraz podsystem sygnałów zegarowych. Przedstawiono także architekturę nadrzędnego systemu procesorowego, opartego na mikroprocesorze PowerPC. Opisano metodologię i wykorzystane narzędzia projektowe, jak również sposób weryfikacji układu i wyniki testów.
The paper describes a design of an integrated digital receiver for the Electron Paramagnetic Resonance spectrometer. The design, based on a SoC technology, utilizes the PowerPC processor embedded in the Virtex-II Pro FPGA. Description shortly introduces an experimental environment (Fig. 1), focusing on interesting FPGA design issues. Two concepts of the device are presented. The first one was developed with the use of DSP (Fig. 2), and another includes an embedded microprocessor (Fig. 3). The design of FPGA includes a digital interface for fast, 800Msps analog-to-digital converter. Another important part of the design is a digital signal preprocessing unit, allowing fast, multiple data accumulation for separation weak signals from the noise. There are also given some details on construction of dual-ported accumulation buffers, accumulation controller and clocking system. Additionally the unit provides some means to control the remaining part of a measurement device as well as the pulse stimulation generator.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 7, 7; 89-91
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-2 z 2

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies