Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "Wegner, M." wg kryterium: Autor


Wyświetlanie 1-3 z 3
Tytuł:
Platforma przetwarzania rozproszonego bazująca na sieci NoC
Distributed processing platform based on NoC network
Autorzy:
Łuczak, A.
Kurc, M.
Stępniewska, M.
Wegner, K.
Powiązania:
https://bibliotekanauki.pl/articles/154056.pdf
Data publikacji:
2009
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
przetwarzanie rozproszone
układy programowalne
FPGA
kompresja obrazu
AVC
VC-1
sieć w układzie
sieć NoC
scattered processing
video compression
Network on Chip (NoC)
NoC network
Opis:
W artykule zaprezentowano oryginalną platformę przetwarzania rozproszonego wykorzystującą sieć NoC (Network-on-Chip) jako infrastrukturę komunikacyjną. Proponowaną platformę zrealizowano wykorzystując układy FPGA jako elementy na których zaprogramowano interesujące projektanta bloki obliczeniowe. Pokazano cechy takiego systemu oraz zalety przetwarzania rozproszonego realizowanego na wielu niezależnych fizycznie układach ASIC czy FPGA.
The paper presents an original dissipated processing platform based on Network on Chip as communicative infrastructure. In the introduction the need for using dissipated processing to increase computational power of video compression systems is shown. Features of the dissipated processing system and advantages of its implementing in many physically independent FPGA or ASIC are shown. Several consecutive logical structures of the proposed system, differing in flexibility and implementation efforts, are given. In the third section a novel version of Network on Chip used as a communicative layer in the proposed platform is described. The hierarchic structure of this network and implemented communication modules are described. The proposed platform was built basing on Field Programmable Gate Array (FPGA) as elements on which computational blocks were programmed. Schematic diagram of the proposed system is shown in Fig. 1. The complete platform composed of nine boards with Field Programmable Gate Array (FPGA) is presented in Fig. 5.
Źródło:
Pomiary Automatyka Kontrola; 2009, R. 55, nr 8, 8; 690-692
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Methodology for 3D Video Subjective Quality Evaluation
Autorzy:
Lewandowski, F.
Paluszkiewicz, M.
Grajek, T.
Wegner, K.
Powiązania:
https://bibliotekanauki.pl/articles/227349.pdf
Data publikacji:
2013
Wydawca:
Polska Akademia Nauk. Czytelnia Czasopism PAN
Tematy:
3D video
video compression
subjective quality assessment
Opis:
The paper presents the methodology for 3D video subjective quality evaluation. Described methodology was designed to compare different 3D video compression technologies without an influence of any particular displaying or rendering technology. In addition detailed step by step description of test session design and preparation is provided. Experimental results for state-of-the-art 3D encoders are also included. All tests were conducted on two 3D monitors (polarization and autostereoscopic) thus influence of different displaying technologies on 3D video quality assessments has also been evaluated.
Źródło:
International Journal of Electronics and Telecommunications; 2013, 59, 1; 25-32
2300-1933
Pojawia się w:
International Journal of Electronics and Telecommunications
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Analysis of Compressed Data Stream Content in HEVC Video Encoder
Autorzy:
Stankowski, J.
Karwowski, D.
Grajek, T.
Wegner, K.
Siast, J.
Klimaszewski, K.
Stankiewicz, O.
Domański, M.
Powiązania:
https://bibliotekanauki.pl/articles/227246.pdf
Data publikacji:
2015
Wydawca:
Polska Akademia Nauk. Czytelnia Czasopism PAN
Tematy:
HEVC
video compression
compressed data stream analysis
Opis:
In this paper, a detailed analysis of the content of the bitstream, produced by the HEVC video encoder is presented. With the use of the HM 10.0 reference software the following statistics were investigated: 1) the amount of data in the encoded stream related to individual frame types, 2) the relationship between the value of the QP and the size of the bitstream at the output of the encoder, 3) contribution of individual types of data to I and B frames. The above mentioned aspects have been thoroughly explored for a wide range of target bitrates. The obtained results became the basis for highlighting guidelines that allow for efficient bitrate control in the HEVC encoder.
Źródło:
International Journal of Electronics and Telecommunications; 2015, 61, 2; 121-127
2300-1933
Pojawia się w:
International Journal of Electronics and Telecommunications
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-3 z 3

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies