Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "Krzak, Ł." wg kryterium: Autor


Wyświetlanie 1-2 z 2
Tytuł:
Metoda doboru sekwencji preambuły dla efektywnej implementacji algorytmu synchronizacji
Preamble sequences for efficient implementation of synchronization algorithm
Autorzy:
Rzepka, D.
Krzak, Ł.
Worek, C.
Powiązania:
https://bibliotekanauki.pl/articles/155020.pdf
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
ciągi binarne
preambuła
odtwarzanie zegara
transmisja radiowa
binary sequences
preamble
clock recovery
radio transmission
Opis:
W artykule zaprezentowano wybrany aspekt konstrukcji cyfrowego systemu radiokomunikacyjnego, w którym synchronizacja symbolowa jest przeprowadzana na podstawie sygnału binarnego z odbiornika w paśmie podstawowym. Dobór sekwencji synchronizującej decyduje o skuteczności algorytmu odtwarzania zegara transmisyjnego, ale dzięki zastosowaniu korelatora różnicowego umożliwia również minimalizację ilości obliczeń. W artykule wyprowadzono kryteria doboru sekwencji oraz zaproponowano model probabilistyczny, umożliwiający określenie prawdopodobieństwa błędnej synchronizacji i dopasowanie parametrów algorytmu synchronizacji.
Synchronization of a receiver is one of the key aspects of digital data transmission. In this paper there is presented how to select a preamble sequence which allows minimizing probability of the synchronization error and reducing the number of computations in the differential correlator algorithm [2]. The synchronization algorithm input is assumed to be the baseband output of a radio receiver with binary values. An expression for distribution of the distorted input signal (7) correlation values, and a criterion (9) describing the optimum autocorrelation function of the preamble sequence are derived for assumption of non-coherent demodulation. It can be noted that reduction in computations is connected with maximization of the autocorrelation value Raa(1) = Raa(-1) (8). Using the exhaustive search algorithm [3], a few sequences with high Raa(1) and low sidelobes are found and compared to MPSL sequences (Tab. 1, Fig. 3). 30% reduction in computations is achieved, while probability of the synchronization error (11) is only slightly worse in a typical system operation region.
Źródło:
Pomiary Automatyka Kontrola; 2011, R. 57, nr 8, 8; 936-938
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Algorytm odtwarzania zegara transmisji dla pakietowych systemów
Clock recovery algorithm for multi-rate packet radiocommunication systems
Autorzy:
Krzak, Ł.
Rzepka, D.
Worek, C.
Powiązania:
https://bibliotekanauki.pl/articles/154996.pdf
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
preambuła
odtwarzanie zegara
transmisja radiowa
preamble
clock recovery
radio transmission
Opis:
W artykule zaprezentowano metodę wykorzystania preambuły radiowej ramki transmisyjnej jako nośnika dodatkowych informacji np. o szybkości bitowej pakietu. Metoda ta znajduje zastosowanie w systemach radiokomunikacyjnych o adaptacyjnej przepływności danych i polega na wykorzystaniu i rozróżnianiu więcej niż jednego ciągu synchronizacyjnego. W opisywanym rozwiązaniu układ FPGA odtwarza zegar na podstawie sygnału binarnego w paśmie podstawowym pochodzącego z odbiornika radiowego. W artykule zaprezentowano algorytm detekcji i odtwarzania zegara wraz z metodologią doboru jego parametrów. Przedstawiono analizę prawdopodobieństwa błędnej synchronizacji oraz przykładową implementację wykorzystującą cztery 64-bitowe preambuły.
The paper presents a way of using radio packet preamble as a carrier of additional information about a packet, such as data transmission rate. This method can be used in multi-rate radiocommunication systems and is based on distinguishing more than one preamble, as opposed to IEEE 802.11 standard, which provides special packet fields for that purpose. The algorithm is implemented in a FPGA device which processes base band data from a radio transceiver and feeds it along with the recovered clock to a microcontroller (fig.1). Section 3 describes the algorithm used. The input signal is processed by parallel correlators and a preamble is considered to be detected when one of the outputs goes above a certain threshold (Fig.2). Section 4 presents an analytical model of the system as well as the synchronization error probability definition and estimation. It also provides guidance on how to choose the right preamble sequences. In Section 5 the analytical model is confronted with behavioral simulation of an exemplary system that uses four different 64-bit long preambles (Fig.4). Additionally, two binary sequence families are studied (Fig.5): the Gold codes [4] and minimum peak side lobe codes [6]. This section also presents a method for choosing the threshold level parameter in the preamble detection algorithm. The last section summarizes the paper.
Źródło:
Pomiary Automatyka Kontrola; 2011, R. 57, nr 8, 8; 926-929
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-2 z 2

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies