Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "Kowalski, Paweł." wg kryterium: Autor


Wyświetlanie 1-3 z 3
Tytuł:
Wykrywanie przewodów napowietrznych w obrazie cyfrowym w czasie rzeczywistym z użyciem FPGA
FPGA implementation of realtime detection of high voltage lines in digital image
Autorzy:
Kowalski, Paweł
Smyk, Robert
Powiązania:
https://bibliotekanauki.pl/articles/376600.pdf
Data publikacji:
2019
Wydawca:
Politechnika Poznańska. Wydawnictwo Politechniki Poznańskiej
Tematy:
wykrywanie krawędzi
przetwarzanie obrazu
wykrywanie linii wysokiego napięcia
FPGA
Opis:
W artykule zaprezentowano projekt architektury oraz sprzętową implementację toru przetwarzania obrazu dedykowanego do wykrywania przewodów napowietrznych w czasie rzeczywistym. Detekcję przewodów zaimplementowano w postaci potokowej procedury sprzętowej przy użyciu algorytmów wykrywania krawędzi, a następnie ich redukcji. Projekt przetestowano w środowisku FPGA Intel Cyclone V. Przeanalizowano opóźnienia i złożoność sprzętową zsyntezowanej struktury w FPGA. Oszacowano również maksymalną szybkość przetwarzania obrazu z użyciem zaproponowanej implementacji.
The paper presents the architecture design and hardware implementation of a custom image processing module dedicated for detection of high voltage lines in real time. It has been implemented in the form of a pipelined hardware procedure using edge detection and reduction algorithm. The design was tested in the Intel Cyclone V FPGA environment. Time and hardware complexity of the synthesized structure in FPGA were analyzed. The maximum image processing speed was also estimated using the proposed implementation.
Źródło:
Poznan University of Technology Academic Journals. Electrical Engineering; 2019, 100; 99-110
1897-0737
Pojawia się w:
Poznan University of Technology Academic Journals. Electrical Engineering
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Przegląd metod szybkiego prototypowania algorytmów uczenia maszynowego w FPGA
Overview of Methods for Fast Prototyping of AI Algorithms in FPGA
Autorzy:
Smyk, Robert
Kowalski, Paweł
Powiązania:
https://bibliotekanauki.pl/articles/34655780.pdf
Data publikacji:
2021
Wydawca:
Politechnika Poznańska. Wydawnictwo Politechniki Poznańskiej
Tematy:
algorytmy AI
FPGA
szybkie prototypowanie w FPGA
Opis:
W artykule opisano możliwe do wykorzystania otwarte narzędzia wspomagające szybkie prototypowanie algorytmów uczenia maszynowego (ML) i sztucznej inteligencji (AI) przy użyciu współczesnych platform FPGA. Przedstawiono przykład szybkiej ścieżki przy realizacji toru wideo wraz z implementacją przykładowego algorytmu przetwarzania w trybie na żywo.
The paper discusses open tools that can be used to support rapid prototyping of machine learning (ML) and artificial intelligence (AI) algorithms using contemporary FPGA platforms. An example of a fast path in the implementation of a video processing system was presented along with the implementation of an exemplary processing algorithm in live mode.
Źródło:
Poznan University of Technology Academic Journals. Electrical Engineering; 2021, 106; 31-43
1897-0737
Pojawia się w:
Poznan University of Technology Academic Journals. Electrical Engineering
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Sprzętowa implementacja transformacji Hougha w czasie rzeczywistym
Hardware Implementation of Hough Transform for Real-Time Line Detection
Autorzy:
Kowalski, Paweł
Smyka, Robert
Powiązania:
https://bibliotekanauki.pl/articles/34655796.pdf
Data publikacji:
2021
Wydawca:
Politechnika Poznańska. Wydawnictwo Politechniki Poznańskiej
Tematy:
przetwarzanie obrazu
FPGA
transformacja Hougha
wykrywanie prostych
Opis:
W artykule przedstawiono implementację sprzętową w FPGA algorytmu do wykrywania kształtów aproksymowanych zbiorem linii prostych podczas przetwarzania obrazu cyfrowego w czasie rzeczywistym. W opracowanej strukturze sprzętowej podniesiono efektywność przetwarzania poprzez zastosowanie przetwarzania przepływowego, lookup table, wykorzystanie wyłącznie arytmetyki liczb całkowitych oraz rozproszenie pamięci głosowania. Eksperymentalnie wykorzystano przedstawioną strukturę w torze przetwarzania obrazu w czasie rzeczywistym złożonym z kamery OV7670, płyty deweloperskiej Terasic DE10-nano oraz monitora podłączonego za pomocą HDMI. Pełny tor przetwarzania został zaimplementowany w pojedynczym układzie FPGA Intel Cyclone V. Maksymalna prędkość przetwarzania obrazu z wykorzystaniem opracowanej implementacji została określona na 275 MHz.
The article presents the hardware implementation in FPGA of the algorithm for detecting shapes approximated by a set of straight lines. In the developed hardware structure, the efficiency of processing was increased through the use of pipeline processing, lookup table, using only integer arithmetic and distributed memory. The presented structure was used experimentally in the real-time image processing circuit consisting of the OV7670 camera, Terasic DE10-nano development board and a monitor connected via HDMI. The full processing path has been implemented in a single Intel Cyclone V FPGA chip. The maximum speed of image processing with the use of the developed implementation is 275 MHz.
Źródło:
Poznan University of Technology Academic Journals. Electrical Engineering; 2021, 106; 45-55
1897-0737
Pojawia się w:
Poznan University of Technology Academic Journals. Electrical Engineering
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-3 z 3

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies