Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "układy wielokanałowe" wg kryterium: Temat


Wyświetlanie 1-2 z 2
Tytuł:
Analizy symulacyjne układów stymulacyjnych pod kątem wykorzystania w wielokanałowych układach scalonych
Simulation analysis of stimulation circuits for implantable multichannel integrated circuits
Autorzy:
Kmon, P.
Drozd, A.
Powiązania:
https://bibliotekanauki.pl/articles/155529.pdf
Data publikacji:
2013
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
stymulacja elektryczna
układy wielokanałowe
układy ASIC
CMOS
electrical stimulation
multichannel circuits
ASIC
Opis:
W artykule dokonano przeglądu elektronicznych układów stymulacyjnych stosowanych do elektrycznej stymulacji komórek nerwowych. Pod uwagę brane były krytyczne parametry tych bloków w kontekście ich planowanej implementacji w wielokanałowym układzie scalonym. Są to m.in. rozrzuty prądów stymulacyjnych, pobór mocy tych układów, stopień komplikacji układowej czy też zajętość powierzchni krzemu. Przedstawione są podstawowe parametry i wymagania dotyczące układów stymulacyjnych oraz wyniki symulacyjne trzech powszechnie stosowanych architektur zaimplementowanych w technologii CMOS 180nm.
The paper presents a review of stimulation circuits dedicated to multichannel implantable electrical stimulation of large population of neuronal cells. We take into account the main requirements of such circuits, i.e. spread of generated stimulation impulses from channel to channel, power and area consumption and architecture complexity. The paper contains analysis of the main problems that may be encountered while designing current sources able to both generating currents in a broad range and satisfying requirements referring to its output resistance, low output voltage, and uniformity of generated currents. Three most popular architectures of current stimulators are taken into consideration: solution with two independently controlled positive and negative currents and two solutions where one of the currents is generated as the copy of the second one. Simulations were carried out with use of the Cadence environment and the CMOS 180nm process was taken into account. The simulation results followed by the conclusions are presented at the end of the paper.
Źródło:
Pomiary Automatyka Kontrola; 2013, R. 59, nr 3, 3; 243-246
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Wielokanałowy układ scalony do złożonych eksperymentów neurobiologicznych
Multichannel integrated circuit for complex neurobiology experiments
Autorzy:
Kmon, P.
Powiązania:
https://bibliotekanauki.pl/articles/154859.pdf
Data publikacji:
2012
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
wielokanałowe układy scalone
eksperymenty neurobiologiczne
układy pikselowe
CMOS
multichannel integrated circuits
neurobiological experiments
pixel circuits
Opis:
Praca zawiera opis projektu oraz rezultaty pomiarów 8-kanałowego układu scalonego przeznaczonego do rejestracji szerokiej gamy sygnałów neurobiologicznych. Układ został wykonany w submikronowej technologii CMOS 180nm. Pojedynczy kanał pomiarowy jest zasilany napięciem š0.9V, pobiera 11 žW mocy i zajmuje 0.06 mm2 powierzchni. Każdy z torów odczytowych jest wyposażony w cyfrowe rejestry konfiguracyjne pozwalające na niezależną kontrolę wzmocnienia napięciowego czy też dolnej i górnej częstotliwości granicznej. Dzięki tym rejestrom użytkownik ma możliwość ustawienia dolnej częstotliwości granicznej w zakresie 0.3 Hz - 900 Hz zaś górna częstotliwość graniczna może być ustawiona skokowo na wartość 280 Hz lub 9 kHz. Wzmocnienie napięciowe może być ustawione na wartość 260 V/V lub 1000 V/V. Wejściowe szumy napięciowe dla ustawionego pasma częstotliwościowego 1 Hz - 9 kHz wynoszą 5 žVRMS.
This paper presents a low noise, low power electronic chip comprising 8-channels of neural recording amplifiers that occupy very small silicon area and are suitable to integrate with multielectrode arrays in cortical implants where power, area and low input referred noise are very severe restrictions. The author analyses the main problems existing in neural recording systems processed in modern submicron technologies and introduces methods allowing avoiding them. There are also presented the design and measurement results of this chip. Each recording channel is equipped with a control register that enables setting the main chip parameters independently in each recording site. Thanks to this functionality, a user is capable to set the lower cut-off frequency in the 0.3 Hz - 900 Hz range, the upper cut-off frequency can be switched either to 280 Hz or 9 kHz, while the voltage gain can be set either to 260 V/V or 1000 V/V. A single recording channel is supplied from š0.9V, consumes only 11 žW of power, and its input referred noise is equal to 5 žV for 1 Hz - 9 kHz bandwidth. The chip parameters presented in this paper make it a good candidate for using in modern multichannel pixel 3-D neurobiology applications.
Źródło:
Pomiary Automatyka Kontrola; 2012, R. 58, nr 4, 4; 376-378
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-2 z 2

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies