- Tytuł:
-
ASIC implementation of high efficiency 8-bit 'OctaLynx' RISC microprocessor
Implementacja 8-bitowego mikroprocesora "OctaLynx" typu RISC w układzie ASIC - Autorzy:
-
Frankiewicz, M.
Gał, R.
Gołda, A.
Brzozowski, I.
Kos, A. - Powiązania:
- https://bibliotekanauki.pl/articles/158713.pdf
- Data publikacji:
- 2012
- Wydawca:
- Sieć Badawcza Łukasiewicz - Instytut Elektrotechniki
- Tematy:
-
mikrokontroler
RISC
ASIC
CMOS
liczniki
USART
SPI
Verilog
microcontroller
imers/Counters - Opis:
-
The paper presents structure of 8-bit RISC microcontroller with 16-bit address bus called OctaLynx. The processor behavior is described by Verilog hardware description language and was fabricated as ASIC in CMOS LF 0.15 m (1.8 V) technology. Before fabrication FPGA tests were run. The integrated circuit consists of the core and some peripherals (8-bit general purpose input-output ports, timers/counters, USART, SPI).The controller was designed for tests of the dynamic power management systems.
Artykuł prezentuje strukturę 8-bitowego mikrokontrolera typu RISC z 16-bitową magistralą adresową nazwanego OctaLynx. Procesor został zaprojektowany z użyciem języka opisu sprzętu Verilog oraz sfabrykowany jako układ ASIC w technologii CMOS LF 0,15 m (1,8 V). Przed fabrykacją wykonane zostały testy w układzie FPGA. Zbudowany układ scalony składa się z jądra i peryferiów (8-bitowych portów I/O, liczników, SPI, USART). Kontroler przeznaczony jest do testów systemów dynamicznego zarządzania mocą w układzie. - Źródło:
-
Prace Instytutu Elektrotechniki; 2012, 260; 241-253
0032-6216 - Pojawia się w:
- Prace Instytutu Elektrotechniki
- Dostawca treści:
- Biblioteka Nauki