Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "Chmielewski, A" wg kryterium: Autor


Wyświetlanie 1-14 z 14
Tytuł:
Membranowe oczyszczanie biogazu pochodzenia rolniczego
Upgrading agricultural biogas by membrane separation process
Autorzy:
Polak, A.
Chmielewski, A.
Powiązania:
https://bibliotekanauki.pl/articles/2070995.pdf
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
oczyszczanie biogazu
membrana poliimidowa
separacja membranowa
biogazownia rolnicza
biogas separation
polyimide membrane
membrane separation
biogas plant
Opis:
Fermentacja metanowa jest nie tylko skuteczną metodą zagospodarowania odpadów, ale stanowi również cenne źródło energii, wziąwszy pod uwagę wartość opałową powstającego podczas niej biogazu. Membranowe oczyszczenie biogazu powoduje znaczne wzbogacenie w metan, powiększając tym samym możliwości zastosowania biogazu w energetyce. Przy zastosowaniu poliimidowych membran i modułów hollow-fiber uzyskano produkt o stężeniu metanu przekraczającym 80% obj., co umożliwia zastosowanie biogazu w CHP.
The methane fermentation process has long been used as a method of organic matter utilization and biogas production. In this work a polyimide membrane was used with success to enhance the methane content in biogas from the Polish agricultural plant. At 68% CH4 in feed gas, 82% methane content was achieved. Biogas with methane content over 70% is very promising as an alternative energy source and it can be the feed in a cogeneration generator.
Źródło:
Inżynieria i Aparatura Chemiczna; 2010, 2; 101-102
0368-0827
Pojawia się w:
Inżynieria i Aparatura Chemiczna
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Optymalizacja parametrów mieszacza-dystrybutora ścieków z wykorzystaniem metod znacznikowych i CFD
Optimization of mixer-distributor parameters with the application of tracer and CFD methods
Autorzy:
Palige, J.
Dobrowolski, A.
Ptaszek, S.
Chmielewski, A. G.
Powiązania:
https://bibliotekanauki.pl/articles/2070737.pdf
Data publikacji:
2009
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
znacznik
CFD
ścieki przemysłowe
mieszacz-dystrybutor
tracer
industrial wastes
mixer-distributor
Opis:
Przedstawiono komplementarne zastosowanie metod znacznikowych i CFD do opisu i optymalizacji parametrów pracy mieszacza/dystrybu-tora ścieków z różnych źródeł uśredniającego ich skład chemiczny
Źródło:
Inżynieria i Aparatura Chemiczna; 2009, 5; 86-87
0368-0827
Pojawia się w:
Inżynieria i Aparatura Chemiczna
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Optymalizacja parametrów mieszania biozawiesiny w fermentorze z wykorzystaniem metody CFD
Optimization with CFD method application of biomass suspension mixing in fermentor
Autorzy:
Palige, J.
Rudniak, L.
Dobrowolski, A.
Zalewski, M.
Chmielewski, A. G.
Powiązania:
https://bibliotekanauki.pl/articles/2071362.pdf
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
fermentor
mieszanie
CFD
mixing
Opis:
Jednym z podstawowych parametrów wpływających na wydajność procesu fermentacji metanowej jest intensywność i struktura mieszania zawiesiny w fermentorze. Z wykorzystaniem metod obliczeniowej mechaniki płynów wyznaczono strukturę przepływu i mieszania wymuszonego systemem zatopionych strug w prostopadłościennym fermentorze o objętości cieczy około 470 m3. Określono parametry i zasięg mieszania wzdłuż osi fermen-tora oraz mieszania pionowego wywoływanego systemem pomp cyrkulapych. Określono optymalną lokalizację napływu strug oraz ich natężenia !epływu.
The intensity and structure of biomass mixing in fermentor are the one of principal parameters which determine the yield of biogas production practises. Using the Computational Fluid Dynamics method the structure of flow and suspension mixing in rectangular fermentor with liquid phase volume 470 m3 were determined. The suspension motion inside the fermentor was extorted by system of jets. The range of jets located in the axe of fermentator in bottom zone and jets caused by system of pumps which transport vertically the suspension from bottom up to liquid surface was established. The optimal flow rates values and localization of jets inputs were determined.
Źródło:
Inżynieria i Aparatura Chemiczna; 2011, 5; 82-83
0368-0827
Pojawia się w:
Inżynieria i Aparatura Chemiczna
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Wzbogacanie biogazu w metan w kaskadzie modułów membranowych
Biogas enrichment in methane with using membranę cascade
Autorzy:
Chmielewski, A. G.
Urbaniak, A.
Zalewski, M. K.
Roubinek, O. K.
Harasimowicz, M.
Krzywda, R.
Zalewski, M.
Powiązania:
https://bibliotekanauki.pl/articles/2071353.pdf
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
wzbogacanie biogazu
separacja membranowa
kaskada modułów membranowych
biogas upgrading
biogas enrichment
membrane separation
membrane cascade
Opis:
Przeprowadzono badania laboratoryjne procesów wzbogacania biogazu w metan z wykorzystaniem kaskady modułów z membranami poliimido-wymi. W przeprowadzonych badaniach uzyskano wzbogacenie biogazu na wypływie z instalacji do ok. 90% objętościowych. Z wykorzystaniem metod numerycznych przeprowadzono symulacje pracy ćwierć technicznej kaskady wzbogacania biogazu w metan dla zmiennych strumieni zasilania uktadu, składu strumieni zasilającego oraz stopnia rozdziału metanu i dwutlenku węgla dla poszczególnych modułów. W oparciu o uzyskane dane sformułowano założenia projektowe instalacji ćwierć technicznej wzbogacania biogazu w metan.
The biogas upgrading was investigated to the enrichment of biogas in methane using a cascade of membrane modules. In the study the enrichment obtained at the biogas installation to about 90% vol. With the use of numerical simulation was tested a quarter technical scale membrane cascade to enrichment of biogas in methane for variables: inlet streams, composition of biogas, degree of separation methane and carbon dioxide of every membrane module. Based on the data from the study was formulated guidelines for design a quarter technical scale membrane cascade to enrichment of biogas in methane.
Źródło:
Inżynieria i Aparatura Chemiczna; 2011, 5; 24-25
0368-0827
Pojawia się w:
Inżynieria i Aparatura Chemiczna
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Minimization of Moore FSM on CPLD using PAL technology
Minimalizacja automatów Moorea przy użyciu technologii typu PAL
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/154023.pdf
Data publikacji:
2009
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
makrokomórka PAL
CPLD
wbudowany blok pamięci
GSA
Moore finite-state-machine
PAL macrocells
embedded memory blocks
Opis:
Method of decreasing of the number of PAL macrocells in logic circuit in Moore FSM is proposed. This method is based on the use of free outputs of embedded memory blocks to represent the code of the class of pseudoequivalent states. The proposed approach allows minimizing the hardware without decreasing of the digital system performance. An example of application of the proposed method is given.
Wzrost zużycia zasobów sprzętowych jest jednym z aktualnych problemów w logicznych układach jednostki sterującej. Specyficzną cechą układu PAL jest duża ilość wejść makrokomórek i ilość termów na makrokomórkę. Cechą automatów Moore'a jest istnienie pseudorównoważnych stanów i regularny charakter mikrooperacji, które daje się implementować z użyciem EMB (ang. Embedded Memory Blocks). W artykule proponowana jest metoda pozwalająca zmniejszyć wykorzystanie zużycia sprzętowego bez zmniejszania wydajności systemów cyfrowych, przy użyciu wyżej wspomnianych cech. Podany również jest przykład aplikacji zaproponowanego rozwiązania.
Źródło:
Pomiary Automatyka Kontrola; 2009, R. 55, nr 8, 8; 675-677
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Decrease of the number of PAL macrocells for Moore FSM
Zmniejszenie zużycia makrokomórek PAL w automatach Moorea
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/154321.pdf
Data publikacji:
2009
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
PAL makrokomórka
CPLD
wbudowany blok pamięci
algorytmiczna maszyna stanów
Moore finite-state-machine
PAL macrocells
embedded memory blocks
algorithmic state machine
Opis:
Method of decrease in the number of PAL macrocells in logic circuit of Moore FSM is proposed. This method is based on the implementation of free outputs of embedded memory blocks to represent the code of the class of the pseudoequivalent states. The proposed approach allows minimizing hardware without decreasing of the digital system performance. An example of application of the proposed method is given.
Wzrost zużycia zasobów sprzętowych jest jednym z aktualnych problemów w logicznych układach jednostki sterującej. Specyficzną cechą układu PAL jest duża ilość wejść makrokomórek i ilość termów na makrokomórkę. Cechą automatów Moore'a jest istnienie pseudorównoważnych stanów i regularny charakter mikrooperacji, które daje się implementować z użyciem EMB (ang. Embedded Memory Blocks). W tym artykule proponowana jest metoda pozwalająca zmniejszyć wykorzystanie zużycia sprzętowego bez zmniejszania wydajności systemów cyfrowych, przy użyciu wyżej wspomnianych cech.
Źródło:
Pomiary Automatyka Kontrola; 2009, R. 55, nr 7, 7; 476-478
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Optimization of logic circuit of Moore FSM on CPLD
Optymalizacja skończonych automatów Moorea w układach CPLD
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/152661.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
PAL makrokomórka
CPLD
wbudowany blok pamięci
schemat blokowy algorytmu
PAL macrocells
embedded memory blocks
flow-chart of algorithm
Opis:
Method of decrease of number of PAL macrocells in the circuit of Moore FSM is proposed. Method is based on usage of free outputs of embedded memory blocks to represent the code of the class of the pseudoequivalent states. Proposed approach permits to decrease the hardware amount without decrease of digital system performance. An example of application of proposed method is given.
W pracy przedstawiona została metoda zmniejszania ilości makro-komórek w układach typu PAL przy pomocy automatów Moore'a FSM. Metoda ta jest oparta na wykorzystaniu nieużywanych wyjść osadzonych obszarów pamięci w celu reprezentacji kodu klasy pseudo-równoważnych stanów. Zaproponowane podejście pozwala zmniejszyć ilość wymaganego zużycia sprzętowego bez zmniejszenia wydajności systemów cyfrowych. Podany również jest przykład aplikacji zaproponowanego rozwiązania.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 5, 5; 18-20
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Zmniejszenie zużycia makrokomórek PAL w realizacjach układowych automatów Moorea
Hardware reduction for Moore FSM implemented with CPLD
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/152945.pdf
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
jednostka sterująca
układ cyfrowy
układy programowalne
Moore finite-state-machine
control unit
logic circuit
programmable logic device
Opis:
W artykule została przedstawiona metoda zmniejszenia wymaganych zasobów sprzętowych do implementacji automatów Moore'a w matrycowym układzie programowalnym typu PAL. Cechą automatów Moore'a jest regularny charakter mikrooperacji, które daje się implementować z użyciem wbudowanych bloków pamięci. Metoda oparta jest na zastosowaniu transformacji kodów pseudorównoważnych stanów. Zaproponowane podejście pozwala zmniejszyć liczbę wymaganego zużycia sprzętowego bez zmniejszenia wydajności systemów cyfrowych. Przedstawiony zostanie również przykład zaproponowanego rozwiązania oraz wyniki eksperymentu.
The method of decrease in the number of programmable array logic (PAL) macrocells in logic circuit of Moore finite-state-machine (FSM) is proposed. This method is based on the use of free outputs of embedded memory blocks to represent the code of the class of pseudoequivalent states. The proposed approach allows minimizing the hardware without decreasing of the digital system performance. An example of application of the proposed method is given. Control unit of any digital system can be implemented as the Moore FSM. Recent achievements in semiconductor technology have resulted in development of such sophisticated VLSI chips as field-programmable logic arrays (FPGA) and complex programmable logic devices (CPLD). Very often CPLD are used to implement complex controllers. In CPLD, logic functions are implemented using programmable array logic macrocells. One of the issues of the day is decrease in the number of PAL macrocells required for implementation of FSM logic circuit. A proper state assignment can be used to solve this problem. The peculiarities of Moore FSM are existence of pseudoequivalent states and dependence of microoperations only on FSM internal states. The peculiarity of CPLD is a wide fan-in of PAL macrocell. It permits to use different sources for representation of a current state code.
Źródło:
Pomiary Automatyka Kontrola; 2010, R. 56, nr 11, 11; 1375-1377
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Optymalizacja skończonych automatów Moorea w układach CPLD
Optimization of logic circuit of Moore FSM on CPLD
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/155570.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat stanów
CPLD
wbudowany blok pamięci
algorytmiczna sieć działań
FSM
embedded memory blocks
flow-chart of algorithm
Opis:
W pracy przedstawiona została metoda zmniejszania ilości makro-komórek w układach typu PAL przy pomocy skończonych automatów stanów z wyjściami typu Moore'a. Metoda ta jest oparta na wykorzystaniu nieużywanych wyjść osadzonych obszarów pamięci w celu reprezentacji kodu klasy pseudo-równoważnych stanów. Zaproponowane podejście pozwala zmniejszyć ilość wymaganego zużycia sprzętowego bez zmniejszenia wydajności systemów cyfrowych. Podany również jest przykład aplikacji zaproponowanego rozwiązania.
Method of decrease of number of PAL macrocells in the circuit of Moore FSM is proposed. Method is based on usage of free outputs of embedded memory blocks to represent the code of the class of the pseudoequivalent states. Proposed approach permits to decrease the hardware amount without decrease of digital system performance. An example of application of proposed method is given.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 7, 7; 136-138
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Optimization of Moore FSM with refined state encoding
Optymalizacja zasobów sprzętowych w układach cyfrowych przy użyciu automatów Moorea
Autorzy:
Barkalov, A. A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/156272.pdf
Data publikacji:
2008
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
PAL makrokomórka
CPLD
schemat blokowy algorytmu
Moore finite-state-machine
PAL macrocells
flow-chart of algorithm
Opis:
Method of decrease in the number of PAL macrocells in logic circuit of Moore FSM is proposed. The method is based on simultaneous application of refined state assignment and transformation of the codes of pseudoequivalent states into codes of their classes. The proposed approach permits to decrease the hardware amount without decrease of digital system performance. The results of experiments are shown.
W pracy przedstawiona została metoda zmniejszania ilości makrokomórek w układach typu PAL przy pomocy automatów Moore'a FSM. Metoda ta bazuje na wykorzystaniu wyznaczonych stanów i przekształceniu kodu klasy pseudorównoważnych stanów w odpowiedni kod danej klasy. Zaproponowane podejście pozwala zmniejszyć ilość wymaganego zużycia sprzętowego bez zmniejszenia wydajności systemów cyfrowych. Podany również jest przykład aplikacji zaproponowanego rozwiązania.
Źródło:
Pomiary Automatyka Kontrola; 2008, R. 54, nr 8, 8; 553-555
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Zmniejszenie zasobów sprzętowych w układach CPLD przy użyciu automatów Moorea
Hardware reduction for Moore FSM implemented with CPLD
Autorzy:
Barkalov, A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/154725.pdf
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
jednostka sterująca
układ cyfrowy
układy programowalne
Moore finite-state-machine
control unit
logic circuit
programmable logic device
Opis:
W artykule została przedstawiona metoda zmniejszenia wymaganych zasobów sprzętowych do implementacji skończonych automatów stanów z wyjściami typu Moore'a w matrycowym układzie programowalnym typu PAL. Cechą automatów Moore'a jest regularny charakter mikrooperacji, które daje się implementować z użyciem wbudowanych bloków pamięci. Metoda oparta jest na zastosowaniu transformacji kodów pseudorównoważnych stanów. Zaproponowane podejście pozwala zmniejszyć ilość wymaganego zużycia sprzętowego bez zmniejszenia wydajności systemów cyfrowych. Przedstawiona zostanie również analiza zaproponowanego rozwiązania oraz wyniki eksperymentu.
A method of decrease in the number of programmable array logic (PAL) macrocells in logic circuit of Moore finite-state-machine (FSM) is proposed. This method is based on use of free outputs of embedded memory blocks to represent the code of the class of pseudoequivalent states. The proposed approach allows minimising the hardware without decreasing the digital system performance. An example of application of the proposed method is given. The control unit of any digital system can be implemented as the Moore FSM. Recent achievements in semiconductor technology have resulted in development of such sophisticated VLSI chips as field-programmable logic arrays (FPGA) and complex programmable logic devices (CPLD). Very often CPLD are used to implement complex controllers. In CPLD, logic functions are implemented using programmable array logic macrocells. One of the issues of the day is decrease in the number of PAL macrocells required for implementation of FSM logic circuit. A proper state assignment can be used to solve this problem. The peculiarities of Moore FSM are existence of pseudoequivalent states and dependence of microoperations only on FSM internal states. The peculiarity of CPLD is a wide fan-in of PAL macrocell. It permits to use different sources for representation of a current state code.
Źródło:
Pomiary Automatyka Kontrola; 2010, R. 56, nr 7, 7; 714-717
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Wykorzystanie własności układu sterującego w układach CPLD
Use of control unit properties in CPLD systems
Autorzy:
Barkalov, A.
Titarenko, L.
Chmielewski, S.
Powiązania:
https://bibliotekanauki.pl/articles/155101.pdf
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
automat Moore'a
mikroprogramowalny układ sterujący
CPLD
Moore finite-state-machine
programmable logic device
Opis:
W artykule przedstawiono metodę syntezy mikroprogramowalnego układu sterującego z użyciem wbudowanych bloków pamięci, która jest ukierunkowana na zmniejszenie rozmiaru układu sterującego poprzez zastosowanie transformacji kodów klas pseudorównoważnych w pamięci. Podejście takie pozwala uzyskać uproszczoną formę funkcji przejścia części adresowej układu, dzięki któremu możliwa jest redukcja zasobów sprzętowych potrzebnych do implementacji jednostki sterującej w układach programowalnych typu CPLD bez zmniejszenia wydajności systemu cyfrowego.
A method for decreasing the number of programmable array logic (PAL) macrocells in a logic circuit of the Moore finite-state-machine (FSM) is proposed. Programmable logic devices are nowadays widely used for implementation of control units (CU). The problem of CU optimization is still actual in computer science and its solution enables reduce the cost of the system. This method is based on use of free outputs of embedded memory blocks to represent the code of the class of pseudoequivalent states. The proposed approach allows minimizing the hardware without decreasing the digital system performance. An example of application of the proposed method is given. A control unit of any digital system can be implemented as the Moore FSM. Recent achievements in semiconductor technology have resulted in development of such sophisticated VLSI chips as field-programmable logic arrays (FPGA) and complex programmable logic devices (CPLD). Very often CPLD are used to implement complex controllers. In CPLD, logic functions are implemented using programmable array logic macrocells. One of the issues of the day is decrease in the number of PAL macrocells required for implementation of the FSM logic circuit. A proper state assignment can be used to solve this problem. The peculiarities of Moore FSM are existence of pseudoequivalent states and dependence of microoperations only on FSM internal states. The peculiarity of CPLD is a wide fan-in of PAL macrocell. It allows using different sources for representation of a current state code.
Źródło:
Pomiary Automatyka Kontrola; 2011, R. 57, nr 8, 8; 854-857
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Charakterystyki tribologiczne materiałów przeznaczonych na elementy łożysk foliowych
Tribological characteristics of materials intended for foil-air bearings elements
Autorzy:
Chmielewski, M.
Mańkowska-Snopczyńska, A.
Pietrzak, K.
Szczerek, M.
Wulczyński, J.
Powiązania:
https://bibliotekanauki.pl/articles/189060.pdf
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
tarcie
zużycie
łożysko foliowe
folia ślizgowa
folia falista
friction
wear
foil-air bearing
top foil
bump foil
Opis:
W artykule przedstawiono wyniki badań tribologicznych materiałów przeznaczonych na elementy wysokoobrotowego łożyska foliowego. Przebadano dwa rodzaje folii wykonanych przez Instytut Technologii Materiałów Elektronicznych w Warszawie. Pierwszą grupę stanowiły folie faliste o grubości nieprzekraczającej 0,1 mm, wykonane z następujących stopów: CuCr5, CuMn5, CuNi25, CuAl5 oraz kompozytu Ni5Al2O3. Kolejną grupę materiałów stanowiły folie ślizgowe o grubości 0,2 mm uzyskane z brązu B101 oraz ze stopu Inconel 600. Powierzchnie elementów ze stopu Inconel 600 zostały ukonstytuowane różnymi technologiami. Badania tribologiczne przeprowadzono dla dwóch rodzajów styków: skoncentrowanego liniowego (urządzenie T-05) i rozłożonego (urządzenie T-15). Do badań wykonanych na urządzeniu T-05 jako przeciwpróbki stosowano rolki, natomiast na urządzeniu T-15 stosowano pierścienie. Zarówno rolki, jak i pierścienie wykonane były ze stali łożyskowej 100Cr6. Jako bazę odniesienia przyjęto skojarzenie stal–stal (100Cr6). Wielkościami charakteryzującymi właściwości tribologiczne badanych skojarzeń materiałowych były współczynnik tarcia oraz intensywność zużywania.
In the paper, the tribological research results of materials intended for foil-air bearings are presented. Two tested types of foil, intended for high-speed foil bearings, were provided by the Institute of Electronic Materials Technology of Warsaw. The first group was the bump foils with thickness not higher than 0.1 mm, made from the following alloys: CuCr5, CuMn5, CuNi25, CuA15 and Ni5%Al2O3 composite. The second group contained top foils with 0.2 mm thickness made from B101 bronze and Inconel 600 alloy. The sliding surfaces of the Inconel 600 alloy were constituted by means of various technologies. The tribological investigation was performed on two kinds of friction contact: concentrated linear (T-05 block-on-ring wear tester) and conformal (T-15 ring-on-disc tribotester). The counter-specimens (rings) were made from 100O6 bearing steel. As a base of reference, the steel-steel friction couple (10006) was chosen. The tribological properties of tested friction pairs were characterized by friction coefficient and wear intensity.
Źródło:
Tribologia; 2011, 4; 53-67
0208-7774
Pojawia się w:
Tribologia
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Właściwości tribologiczne kompozytów Cu-C zawierających grafen, nanorurki i nanoproszek grafitu
Tribological properties of Cu-C composites containing graphene, nanotubes and graphite nanopowders
Autorzy:
Chmielewski, M.
Dutkiewicz, J.
Mańkowska-Snopczyńska, A.
Michalczewski, R.
Pietrzak, K.
Powiązania:
https://bibliotekanauki.pl/articles/188281.pdf
Data publikacji:
2014
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
spiekane kompozyty na bazie miedzi
grafen
zużycie
współczynnik tarcia
stanowisko badawcze SRV
copper matrix composites
carbon
graphene
wear
friction coefficient
SRV tribotester
Opis:
Spiekane kompozyty Cu-C są materiałami stosowanymi w urządzeniach elektrycznych z uwagi na ich wysoką przewodność elektryczną, cieplną i doskonałą odporność na ścieranie. Właściwości te zależą od postaci węgla wchodzącego w skład kompozytu. W pracy zbadano wpływ różnych form węgla (nanorurki, nanoproszek grafitu, grafen) na właściwości tribologiczne spiekanych kompozytów Cu-C. Kompozyty otrzymano techniką metalurgii proszków. Proces spiekania przeprowadzono w próżni, stosując następujące parametry: temperatura spiekania 520°C, ciśnienie prasowania 600 MPa, czas prasowania 10 min. Badania tribologiczne przeprowadzono za pomocą stanowiska badawczego SRV (Schwingungs Reibung und Verschleiss) w układzie ruchu posuwisto-zwrotnego w warunkach tarcia suchego. W pracy zbadano właściwości tribologiczne (tarcie i zużycie) kompozytów miedzi i węgla o udziale 3% obj. Do analizy zużytych powierzchni zastosowano skaningowy mikroskop elektronowy (SEM) oraz omówiono mechanizm zużycia materiałów kompozytowych Cu-C. Najniższe tarcie i zużycie uzyskano dla kompozytów Cu-C z nanoproszkiem grafitu oraz grafenu.
Copper-carbon composite materials are very promising functional materials used as electrical contact devices due to their high electrical conductivity, thermal conductivity, and excellent wear resistance. In present study, the influence of carbon forms (carbon nanotubes, graphite nanopowder, graphene) on the properties of copper matrix composites was examined. The composites were fabricated via power metallurgy method. The optimal parameters of the hot-pressing process in a vacuum were fixed as follows: temperature 520°C, pressing pressure 600 MPa, time 10 min. The wear tests were performed using SRV (Schwingungs Reibung und Verschleiss) friction and wear tester with a reciprocating motion in dry conditions. The friction and wear behaviour of copper with 3% by volume of carbon were investigated. Scanning electron microscopy (SEM) was used to analyse the worn surfaces and debris, and the wear mechanism was discussed. The lowest friction and wear were obtained for the composites with graphite nanopowder and graphene.
Źródło:
Tribologia; 2014, 5; 45-57
0208-7774
Pojawia się w:
Tribologia
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-14 z 14

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies