Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "floor plan" wg kryterium: Wszystkie pola


Wyświetlanie 1-1 z 1
Tytuł:
Design and Implementation of Cost-effective Simple FIR Filter for EEG Signal on FPGA
Autorzy:
Mahabub, Atik
Powiązania:
https://bibliotekanauki.pl/articles/1075612.pdf
Data publikacji:
2019
Wydawca:
Przedsiębiorstwo Wydawnictw Naukowych Darwin / Scientific Publishing House DARWIN
Tematy:
Cost-effective
EEG
FIR
FPGA
Floor Plan
RTL
Opis:
Filter is immensely used to distinguish distinctive human signal progressively. In this article, a digital finite impulse response (FIR) filter is presented for the quick detection of electroencephalogram (EEG) signal to smooth and compress the signal. This paper means to structure an advanced FIR filter based on Field Programmable Gate Array (FPGA) to get faster biomedical signals specially EEG signals. For this respect, a simple and cost-effective FIR filter is introduced to make EEG signal noise free, less costly, less power consuming and simple. It requires less space for chip implementation than other digital filter and avoid the mixture of other biomedical signal. For hardware execution, FPGA board is utilized which is a mix of various logic gates and registers which offers cheap and dependable administrations.
Źródło:
World Scientific News; 2019, 125; 1-17
2392-2192
Pojawia się w:
World Scientific News
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-1 z 1

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies