Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "processing error" wg kryterium: Temat


Wyświetlanie 1-4 z 4
Tytuł:
Analiza pracy światłowodowej siatki Bragga o stałym okresie przy odkształceniach impulsowych
Analysis of work of uniform ibre Bragg grating as a transducer of impulsive strains
Autorzy:
Sikora, A.
Kaczmarek, Z.
Powiązania:
https://bibliotekanauki.pl/articles/155727.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
światłowodowa siatka Bragga
odkształcenie impulsowe
błąd przetwarzania
fibre Bragg grating
impulsive distortion
processing error
Opis:
W artykule przedstawiono analizę wpływu długości równomiernych światłowodowych siatek Bragga (ŚSB) (z i bez apodyzacji) na dokładność przetwarzania odkształceń impulsowych. Ilościową ocenę dokładności przetwarzania przeprowadzono na podstawie błędu czasu narastania w funkcji stosunku długości zbocza narastającego wymuszenia i długości siatki. Analizę przeprowadzono dla jednorazowych impulsów wymuszeń o kształtach: trapezu i połówki sinusoidy. W obliczeniach siatkę modelowano metodą macierzy przejścia, wynikającą z teorii modów sprzężonych. Wyniki przeprowadzonych obliczeń w postaci wykresów umożliwiają dobór odpowiedniej długości siatki przy przyjętym błędzie czasu narastania dla jednorazowych wymuszeń impulsowych o wyżej wymienionych kształtach.
The article contains an analysis of inluence of length of uniform ibre Bragg grating (FBG) (with or without apodization) on the accuracy of transducing an impulsive strain. The quantitative assessment of processing accuracy was done based on leading time error calculated as a function of the ratio between the length of rising edge and the grating length. The analysis was conducted for one time pulses of half sinusoidal form and of trapezoidal. The grating was modeled using the matrix description of the grating, derived from the coupled mode theory. Charts presenting results of the simulation allow to select proper length of FBG when the error of time leading is established.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 9 bis, 9 bis; 309-312
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Sprzętowa implementacja algorytmu detekcji wzorców błędów DCT w hybrydowym algorytmie maskowania błędów transmisji obrazu stałego HECA
Hardware implementation of DCT error pattern detection module of hybrid error concealment algorithm HECA
Autorzy:
Andrzejewski, G.
Zając, W.
Powiązania:
https://bibliotekanauki.pl/articles/158055.pdf
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
detekcja wzorców DCT
maskowanie błędów transmisji
przetwarzanie danych wizyjnych
specyfikacja zachowania
implementacja sprzętowa algorytmu w FPGA
DCT error detection
error concealment
visual data processing
behaviour specification
hardware implementation in FPGA
Opis:
W artykule przedstawiono wyniki badań nad realizacją sprzętową modułu detekcji wzorców błędów transmisji obrazu stałego. Jest on częścią hybrydowego algorytmu maskowania błędów transmisji HECA. Opisano podstawy działania aparatu analitycznego, algorytm jego działania oraz realizację sprzętową na poziomie behawioralnym. Wyróżniono najistotniejsze bloki implementacyjne, zaprezentowano wyniki syntezy w środowisku Quartus II v.9.1 dla układu FPGA klasy Stratix III EP3SL70 oraz przedyskutowano uzyskane wyniki.
The paper presents a conception of hardware implementation of DCT pattern detection module of Hybrid Error Concealment Algorithm (HECA) [2]. The research is aimed at implementing a hardware version of the module, using possibilities of parallel operation in FPGA and optimizing the algorithm structure for hardware implementation and performance. Paragraph 1 gives introduction to digital image transmission error concealment. Paragraph 2 presents a structure and operation of the HECA algorithm. The dataflow is presented (Fig. 1.) and the implemented module is identified. Paragraph 3 deals with the mechanism of DCT error pattern occurring [3] and describes a method for detection of such patterns [2]. Paragraph 4 is focused on operation of the error pattern module of HECA in details. There are presented specific features of error patterns for a given DCT block size (Tab. 1) The erroneous block data example is shown in Fig. 2., while the error location storing example is presented in Fig. 3. The operation algorithm for error pattern detection is discussed and presented in Fig. 4. Paragraph 5 describes hardware implementation procedures. The implementation process is presented, the structure of hardware solution is shown (Figs. 5, 6, 7.) and discussed. The hardware resources consumption of the synthesis results is given in Tab. 2. Paragraph 6 contains the conclusion and directions for the future work. The research conclusions are that the DCT error pattern detection algorithm can be successfully implemented in FPGA with acceptable resources consumption. Such an implementation allows performing some of the algorithm elements in parallel, accelerating the operation. The problem is that the data amount tends to be high and it would be recommended to develop more effective notation to store such data in FPGA.
Źródło:
Pomiary Automatyka Kontrola; 2010, R. 56, nr 10, 10; 1123-1126
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Implementation of example digital image data processing algorithm with use of microprogram control unit
Zastosowanie mikroprogramowanych układów sterujących do implementacji algorytmu przetwarzania danych wizyjnych
Autorzy:
Kołopieńczyk, M.
Pawlak, S.
Zając, W.
Powiązania:
https://bibliotekanauki.pl/articles/152590.pdf
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
mikroprogramowany układ sterujący
cyfrowe przetwarzanie danych
DCT
maskowanie zakłóceń
compositional microprogram control unit (CMCU)
digital processing of visual data
error concealment
Opis:
The idea of applying the compositional microprogram control unit to implement example of digital image processing algorithm is presented. The algorithm operation is discussed in general, elements of algorithm selected for implementation are presented in detail, microprogram control unit structure is discussed and proposed and hardware implementation process is described.
W artykule przedstawiono wyniki badań nad zastosowaniem mikroprogramowanych układów sterujących do realizacji wybranego elementu złożonego algorytmu przetwarzania cyfrowych danych wizyjnych HECA. Opisano pełną strukturę algorytmu, wskazano element do implementacji w układzie mikroprogramowanym oraz opisano jego rolę i zasadę działania. W dalszej części zaproponowano i przedyskutowano strukturę mikroprogramowanego układu sterującego do realizacji zadania, przedstawiono schemat logiczny struktury układu sterowania dla pojedynczej składowej barwy obrazu (w formacie RGB lub YUV) oraz jej implementację w języku VHDL. Zaprezentowano wyniki symulacji układu w pakiecie Active-HDL oraz oszacowano zużycie zasobów układu dla operacji na pojedynczej składowej barwy obrazu. Następnie zaproponowano strukturę układu sterującego dla operacji na wszystkich trzech składowych barw RGB/YUV, przedstawiono wyniki symulacji działania mikro-programowanego układu sterującego oraz zaprezentowano kod VHDL i określono zużycie zasobów układu.
Źródło:
Pomiary Automatyka Kontrola; 2011, R. 57, nr 9, 9; 997-999
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Kontrola dokładności numerycznego przetwarzania danych pomiarowych
Calculation accuracy check in computer processing of measurement data
Autorzy:
Górka, P.
Powiązania:
https://bibliotekanauki.pl/articles/157094.pdf
Data publikacji:
2008
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
arytmetyka przedziałowa
metody numeryczne
analiza błędów
kontrola dokładności obliczeń
przetwarzanie danych pomiarowych
błędy obliczeń
programowanie
interval arithmetic
interval computations
numerical methods
error analysis
calculation accuracy check
measurement data processing
calculation error
programming
Opis:
W artykule przedstawiono wybrane metody automatycznej kontroli dokładności obliczeń w procesie przetwarzania danych pomiarowych. Metody te powinny - w założeniu - uwzględniać dokładność wyników pomiarów, jak i błędy numeryczne. Najwięcej uwagi poświęcono omówieniu możliwości zastosowania arytmetyki przedziałowej jako najbardziej uniwersalnej metody kontroli dokładności obliczeń. Przedstawiono zasady jej stosowania, zalety jak i uwagi dotyczące ominięcia jej mankamentów.
The paper presents some methods of the automatic accuracy check of calculations performed during computer processing of measurement data. The mentioned methods should take into account the measurement data accuracy and numerical errors. The paper discusses mainly the interval arithmetic method which appears as the most universal one. The basis of the method, its advantages and possibility to avoid some problems which can be connected with the use of interval arithmetic are presented as well.
Źródło:
Pomiary Automatyka Kontrola; 2008, R. 54, nr 12, 12; 854-856
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-4 z 4

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies