Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "C#" wg kryterium: Temat


Tytuł:
System pomiarowy sygnałów HPEM w badaniach zabezpieczeń systemów teleinformatycznych
A measurement system of HPEM signals in investigations of teleinformatic system security
Autorzy:
Biaduń, M.
Berczyński, R.
Kuchta, M.
Powiązania:
https://bibliotekanauki.pl/articles/156906.pdf
Data publikacji:
2014
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
HPEM
sygnał szybkozmienny
przetwornik A/C
high-frequency signal
converter A/C
Opis:
W referacie przedstawiono system akwizycji danych pomiarowych z bardzo szybkim przetwornikiem analogowo-cyfrowym AD9484 Analog Devices. Stanowi on końcowy stopień systemu pomiarowego do identyfikacji i pomiarów wybranych parametrów impulsów elektromagnetycznych o bardzo dużej mocy [4]. Układ pomiarowy pozwala na przeprowadzenie badań związanych z bezpieczeństwem systemów teleinformatycznych narażonych na sygnały HPEM (ang. High Power Electromagnetics), czyli ekstremalnie wysokomocowych impulsów promieniowania elektromagnetycznego. Technologia opiera się na wykorzystaniu pola elektromagnetycznego o bardzo dużym natężeniu, powodując uszkodzenia lub zniszczenia urządzeń elektronicznych. Impulsy elektromagnetyczne HPEM charakteryzują się szczególnymi parametrami: wysoką mocą emitowanych impulsów, bardzo krótkim czasem trwania impulsów oraz prędkością propagacji równą prędkości światła, które sprawiają, że broń elektromagnetyczna jest niezwykle skuteczna w działaniach wojennych czy terrorystycznych. Rejestrację i analizę sygnałów wspomaga oprogramowanie VisualAnalog, zawierające bogaty zestaw do symulacji, przetwarzania danych oraz przeprowadzania licznych testów na zgromadzonych danych pomiarowych. Przedstawiono przykładowe charakterystyki amplitudowoczasowe oraz amplitudowo-częstotliwościowe sygnałów HPEM.
The paper presents a data acquisition system with a very fast analogtodigital converter Analog Devices AD9484. It is the final stage of a measurement system for identification and measurement of selected parameters of electromagnetic pulses of very high power [4]. The measurement system allows for tests connected with the security of ICT systems exposed to HPEM (High Power Electromagnetics) signals, which are extremely high power pulses of electromagnetic radiation. The technology is based on the use of the electromagnetic field of very high intensity, causing damage or destroying electronic devices. HPEM electromagnetic pulses are characterized by specific parameters: a high power of the emitted pulses, a very short duration of pulses and the propagation velocity equal to the speed of light which makes electromagnetic weapon extremely effective in warfare or terrorism. Recording and analyzing signals supports the VisualAnalog software, including a rich set of simulation, data processing, and performing a big number of tests on the collected measurement data. Examples of the amplitude-time and amplitude-frequency characteristics of HPEM signals are presented in Section 3 of the paper.
Źródło:
Pomiary Automatyka Kontrola; 2014, R. 60, nr 9, 9; 753-755
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Generowanie i akwizycja sygnałów testowych w metodach pomiarowych elementów toru audio
Generating and acquisition of test signals in measuring methods of audio devices
Autorzy:
Król, D.
Powiązania:
https://bibliotekanauki.pl/articles/158161.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
metody pomiarowe
przetworniki
A/C
C/A
MLS
measurement technology
converters
ADC
DAC
Opis:
W artule przedstawiono wyniki badań dotyczących wpływu sposobu generowania oraz akwizycji sygnałów testowych na dokładność metod pomiarowych elementów toru audio. Sygnał testowy generowano za pomocą efektywnej metody MLS (Maximum Length Sequence). Do pełnego wykorzystania jej zalet muszą jednak zostać spełnione określone wymagania odnośnie przetworników analogowo-cyfrowych i cyfrowo-analogowych. W badaniach wykorzystano przetworniki z modulacją Sigma-Delta oraz typu SAR (Successive Approximation Register). W artykule zaprezentowano analizę porównawczą wyników otrzymanych w eksperymentach z wykorzystaniem dwóch torów pomiarowych bazujących na różnych typach przetworników.
The paper describes research results concerning influence of generating and acquisition test signals in precision measurements methods of audio devices. The test signal was generated by effective algorith MLS (Maximum Length Sequence). However for full take advantage of MLS alforithm, specified requirements must be fulfilled regarding of analog-to-digital and digital-to-analog converters. In research was used converters with Sigma-Delta modulation and SR (Successive Approximation Register) type. Superior performance of the SAR analog to digital converters over Sigma Delta ones has been shown.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 9 bis, 9 bis; 209-212
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
From formal methods to implementation based on Petri Nets model of concurrent systems
Od metod formalnych do implementacji na przykładzie modelu w sieci Petriego systemu współbieżnego
Autorzy:
Wojciechowski, J.
Powiązania:
https://bibliotekanauki.pl/articles/152825.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
sieci Petriego
metody formalne
rzutowanie
modele klas w Java
procedury w języku C
Petri nets
formal methods
mapping
C language
Opis:
Purpose of this work is to suggest a path from formal methods to implementation in designing concurrent system, thus helping further stages of systems development to go on. Author focuses on mapping of nonhierarchical Coloured Petri Nets model to class model of the system in Java and C language. Author extends among others formal model with information which would imply generation of class models from formal model, conforming to Java specification and C language, making continuous integration possible. The whole cycle would be presented with changed Petri Nets model of simple concurrent system.
Celem pracy jest zaproponowanie ścieżki przejścia od modelu formalnego systemu opisanego siecią Petriego do implementacji. Autor skupia się na rzutowaniu niehierarchicznych modeli sieci do modelu klas odpowiadającemu obiektowemu paradygmatowi programowania języka Java i proceduralnemu dla języka C. Autor rozszerza model formalny o informację umożliwiającą dokonanie konwersji do modelu klas i procedur. Cały cykl będzie zaprezentowany na prostym systemie współbieżnym.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 5, 5; 132-134
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Binarne Diagramy Decyzyjne w technologii .NET
Binary Decision Diagrams in .NET Technology
Autorzy:
Łabiak, G.
Makowski, T.
Powiązania:
https://bibliotekanauki.pl/articles/152908.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
BDD
DLL
Platform Invocation Service
NET
C#
.NET
Opis:
W referacie przedstawiono sposób adaptacji istniejącego pakietu BDD (CUDD), napisanego w języku C/C++ dla środowiska UNIX, na platformę .NET. Opracowane przejście opiera się w głównej mierze na wykorzystaniu bibliotek DLL. Uzyskane wyniki potwierdzają dobrą jakość opracowanej transformacji, czego dowodem jest uzyskanie porównywalnego rezultatu dekompozycji funkcji boolowskiej dla funkcji znanych z literatury.
The paper presents a method of implementation of BDD package in .NET platform, originally designed for UNIX operating system. Described transformation consists in using mainly Dynamic Link Library. Obtained results proved its usefulness, what is confirmed by the outcome for literature example of Boolean function decomposition, which turned out to be comparable.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 5, 5; 78-80
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Optyczna transmisja sygnału w magistrali I2C
Optical signal transmission over I2C bus
Autorzy:
Budzyński, Ł.
Długosz, D.
Niewiarowski, B.
Zajkowski, M.
Powiązania:
https://bibliotekanauki.pl/articles/157216.pdf
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
magistrala I2C
światłowód
LED
WDM
fotodoetektor
photodetector
Opis:
Artykuł prezentuje zagadnienia związane z możliwością transmisji sygnału opartego o magistralę I2C poprzez optyczny system światłowodowy. Przedstawiono aplikacje umożliwiające konwersję sygnału magistrali na sygnał optyczny z wykorzystaniem konwertera P82B96. Transmisję światłowodową realizować można poprzez klasyczny układ dioda LED - fotodetektor, układy TOSLINK lub system WDM. Opracowane modelowe aplikacje optycznego łącza obsługującego sygnały magistrali I2C pozwalają na budowę rzeczywistych układów konwersji dwukierunkowego sygnału magistrali do postaci optycznej.
The paper presents the problem connected with possibility of signal transmission over I2C bus through optical system. I2C is a synchronic bus through which data are sent in 8-bit frames (Fig. 3) [4]. It consists practically of two signal lines: The SDA ( data line - Serial Data Line), the SCL ( clock line - Serial Clock Line) and the ground cir-cuit (Fig. 2). The schematic diagram of a system with I2C bus is shown in Fig. 1. There three possible solutions of optical application of the bus based on use of a converter P82B96 (Fig. 4) [2] and optical fiber to transfer high-speed signals ( the speed about 3,4 Mb/s) over long data transmission lines. The simplest solution of conversion the I2C signal to optical one is a configuration using LED source (λ = 940 nm) presented in Fig. 5. The PIN-photodiode works with the maximum sensitivity of about 940 nm. There should be applied three separate optical lines, broadcasting, receiving and clock, for correct operation of this arrangement. The next configuration uses an optical transmitter TOTX173 and optical receiver TORX173 assembled to pcb (Fig. 6). They are THOSIBA elements working on the wave length of 660 nm [3]. The last proposed solution is a WDM system (Wavelength Division Multiplexing) enabling si-multaneous sending signals SCL and SDA over one optical track [1].
Źródło:
Pomiary Automatyka Kontrola; 2010, R. 56, nr 2, 2; 177-179
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Pomiary mocy obciążenia silników elektrycznych z użyciem hamownicy prądu stałego
Measurements of the electrical motor output power with use of a d.c. generator
Autorzy:
Banach, H.
Powiązania:
https://bibliotekanauki.pl/articles/156859.pdf
Data publikacji:
2009
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
moc obciążenia silnika
napięcie indukowane
moc wewnętrzna hamownicy
cechowanie hamownicy
motor output power
generated voltage
d.c. generator mechanical power
d.c. generator calibration
Opis:
W artykule przedstawiono sposób pomiaru mocy obciążenia silnika elektrycznego w oparciu o znajomość strat jałowych i mocy wewnętrznej hamownicy. Pomiary przeprowadza się z użyciem specjalnie wycechowanej hamownicy prądu stałego W pierwszym etapie cechowania hamownicy wyznacza się straty jałowe w funkcji prędkości obrotowej Po = f(n) dla stałej wartości prądu wzbudzenia, natomiast w drugim etapie wyznacza się, wg opracowanej metody, charakterystykę napięcia indukowanego w funkcji prądu twornika Ui = f(Ia) dla jednej bądź kilku obranych prędkości obrotowych. Metoda ta opiera się na pomiarach napięcia na zaciskach twornika przy pracy prądnicowej i przy pracy silnikowej, dla założonych wartości prądu twornika. Wartość napięcia indukowanego jest średnią arytmetyczną z obu pomiarów. Znajomość charakterystyki Ui = f(Ia) dla n = const. bardzo ułatwia wyznaczenie mocy wewnętrzną. Po dodaniu do mocy strat jałowych mocy wewnętrznej, otrzymuje się moc na wale badanego silnika. Wg opracowanej metody sporządzono rodzinę charakterystyk Ui = f(Ia) dla dwóch hamownic o mocach PN =1,5 kW oraz PN =3,5 kW. Opisany sposób pomiaru mocy obciążenia cechuje prostota i dość duża dokładność, co predestynuje go do zastosowań w laboratoriach, szczególnie przy wyznaczaniu sprawności silników elektrycznych metodą bezpośrednią.
The paper presents the measurement method for determining the electric motor output power on the basis of no-load losses and d.c. generator mechanical power. Measurement are taken with use of a special calibrated d.c. generator. In the first calibration step, the no-load losses are measured as a function of the rotational speed at a constant excitation current. In the second step there are determined characteristics of the generated voltage as a function of the rotor current Ui = f(Ia) for one or several rotational speeds. For this purpose the method worked out by the author is applied. It allows determining the curves of the generated voltage in a simple way, without knowledge of the armature winding resistance parameters. The described method is based on measurements of the terminal voltage under motor and generator operation for different values of the armature current. The generated voltage value is the arithmetic average of both measuring results. It is possible to calculate the mechanical power on the basis of the characteristics Ui = f(Ia) at n = const.. The investigated motor output power is a sum of the no-load losses and the mechanical power of the d.c. generator. According to the described method, the set of characteristics Ui = f(Ia) for two d.c. generators of rated power PN =1,5 kW and PN =3,5 kW was determined. The presented method for measuring the output power is simple and its measuring accuracy is satisfactory. It can be applied in research laboratories, especially for determining the efficiency by the direct method.
Źródło:
Pomiary Automatyka Kontrola; 2009, R. 55, nr 5, 5; 310-313
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Wpływ sygnału ditherowego o rozkładzie równomiernym na dokładność estymacji funkcji autokorelacji
The influence of uniformly distributed dither on the accuracy of autocorrelation function estimation
Autorzy:
Kawecka, E.
Powiązania:
https://bibliotekanauki.pl/articles/152627.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
cyfrowe estymatory funkcji autokorelacji
przetwarzanie a-c z ditherem
dither o rozkładzie równomiernym
digital estimators of autocorrelation functions
A/C conversion with dither
uniformly distributed dither
Opis:
Przedstawiono twierdzenia Widrowa i warunki odtwarzalności dla kwantowania. Dokonano analizy błędu obciążenia estymatora funkcji autokorelacji spowodowanego niespełnieniem warunków odtwarzalności dla kwantowania. Szczególną uwagę poświęcono sygnałowi harmonicznemu z ditherem o rozkładzie równomiernym. W artykule zaprezentowano oraz porównano wyniki badań wykonanych w programie Mathcad oraz wyniki badań symulacyjnych wykonanych z użyciem wirtualnego korelatora.
The quantizing theorems of Widrow and quantizing reconstruction conditions for the estimation of the autocorrelation function are presented. An analysis of the bias error of the autocorrelation function estimator, caused by non-satisfied quantizing reconstruction conditions, is carried out. Special attention is devoted to the harmonic signal with uniformly distributed dither. In this article some preliminary research results are presented and discussed. A comparison of bias of the autocorrelation function estimator modeled in Mathcad (Eq. 16, 17) and obtained of virtual correlator model (Eq. 21) is carried out.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 5, 5; 45-47
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Zastosowanie karty pomiarowej M3i.2122 w detekcji pojedynczego sygnału sinusoidalnego
Application of the M3i.2122 data acquisition card in radio signal detection
Autorzy:
Ślęzak, P.
Powiązania:
https://bibliotekanauki.pl/articles/157446.pdf
Data publikacji:
2014
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
akwizycja danych
DAQ
A/C
detekcja sygnałów
data acquisition
weak signal detection
Opis:
Artykuł prezentuje możliwości i ocenę parametrów karty pomiarowej M3i.2122 firmy Spectrum Systementwicklung Microelectronic. Opisane przykłady detekcji sygnału sinusoidalnego zostały zrealizowane w środowisku obliczeniowym MATLAB. W artykule zaprezentowano podstawowe metody ekstrakcji sygnału z szumu za pomocą uśredniania niekoherentnego i filtracji DFT. Przedstawiona karta jest dobrym, alternatywnym rozwiązaniem do znanych systemów akwizycji danych np. opartych o platformę PXI.
The hardware features of the M3i.2122 data acquisition card and detection of a sinusoidal signal are presented in this paper. The function block diagram of the card is shown in Fig 1. System data transfer is realized with use of a PCI Express bus. A single 4 MHz tone at –93 dBm power level was selected as the test signal. The basic methods of extracting signal from noise using incoherent averaging and DFT’s processing gain were implemented on the M3i.2122 card. The gain of incoherent averaging is shown in Fig. 2 and DFT’s processing gain is noticeable if we compare Fig. 2a and Fig. 3a, where the number of samples has increased from 1024 to 8192. Figures 2 and 3 also show that the use of signal windowing may decrease the signal-to-noise ratio. The effects of enabling an integrated anti-aliasing filter (Fig. 4) show that this filter is insufficient in the context of detection of weak signals and should be replaced by an external anti-aliasing filter with good properties. In spite of this drawback, the presented card is a good alternative to the well known data acquisition systems such as the PXI -based platform for weak signal detection.
Źródło:
Pomiary Automatyka Kontrola; 2014, R. 60, nr 7, 7; 417-419
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Niepewność wyniku w systemach pomiarowych z cyfrowym algorytmem pomiaru
Uncertainty of the result in measurement systems with digital measurement algorithm
Autorzy:
Domańska, A.
Powiązania:
https://bibliotekanauki.pl/articles/156130.pdf
Data publikacji:
2005
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
ewidencjonowanie danych
konwersja A/C
niepewność
data acquisition
A/D conversion
uncertainty
Opis:
W systemach pomiarowych z cyfrowym algorytmem pomiaru, proces pomiarowy przebiega w dwóch etapach. Etap pierwszy to ewidencjonowanie danych. Etap drugi to estymacja prawdziwej wartości mezurandu. Kompletny rezultat pomiaru stanowią: wynik będący wartością estymaty oraz wartość niepewności wyniku. Ocena niepewności wyniku jest tożsama z oceną niepewności estymacji. Jedną z przyczyn powstawania niepewności estymacji jest niepewność zaewidencjonowanych danych. Przedstawiono sposób podejścia do oceny tej niepewności. Sposób zilustrowano przykładowymi obliczeniami. Wyspecyfikowano błędy towarzyszące estymacji, czyli otrzymywaniu ostatecznego wyniku. Zilustrowano ocenę niepewności wyniku, jeśli jej źródło tkwi w niepewności zaewidencjonowanych danych.
The measurement process in measurement systems with digital measurement algorithm can be divided into two stages. The first stage is data recording. The order stage is estimation of the true value of the measurand. The complete measurement results consists in the results begin the estimate value and the value of uncertainty of the result. The evaluation of uncertainty of the result is identical with the evaluation of estimation uncertainty. One of the factors causing the estimation uncertainty is the uncertainty of recorded data. An approach to estimating this uncertainty has been shown in the paper. It has been also ilustrated with some examples of calculations. Errors accompanying the estimation - i.e. obtaining the final results - have been specified. The evaluation of uncertainty has been illustrated if it arisie from the uncertainty of recorded data.
Źródło:
Pomiary Automatyka Kontrola; 2005, R. 51, nr 2, 2; 25-27
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Precyzyjny, konfigurowalny przetwornik analogowo-cyfrowy implementowany w układzie FPGA
Precision, configurable A/D converter implemented in FPGA device
Autorzy:
Radomski, T.
Pełka, R.
Powiązania:
https://bibliotekanauki.pl/articles/155696.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
modulacja delta-sigma
FPGA
przetwornik A/C
delta-sigma modulation
A/D converter
Opis:
W artykule przedstawiono konstrukcję przetwornika analogowo-cyfrowego zaprogramowanego w układzie FPGA Virtex-4. Przetwornik zbudowano w oparciu o modulator delta-sigma pierwszego rzędu i kompa-rator typu LVDS (ang. low voltage differential signaling). Po przebadaniu przetwornika w celu określenia możliwych błędów zostały zaproponowane metody i układy jego korekcji. Zmodyfikowany przetwornik został przedstawiony w artykule. Przedstawiony projekt przetwornika z powodzeniem można zastosować w dowolnym układzie programowalnym wyposażonym w wejścia różnicowe typu LVDS. W artykule podano parametry przetwornika, takie jak rozdzielczość, liniowość, ilość zajmowanych zasobów, przedstawiono zakres zastosowań. Niniejsza publikacja przedstawia szczegółową analizę przetwornika pod kątem osiągnięcia jak największej dokładności i jednocześnie przedstawia w jaki sposób praktycznie go wykorzystać.
In the article we present the architecture of A/D converter implemented in FPGA Virtex-4 device. The converter was built upon of the first order delta-sigma modulator and LVDS (low voltage differential signaling) comparator and examined about possible errors. After analysis of the methods and correction blocks of converter the modified converter was presented. There is a great possibility to use investigated converter in every type of programmable devices with LVDS inputs. The parameters of the examined converter, for example resolution, linearity, used recourses and the range of application was presented. This publication presents the converter analysis in the possibility to achieve the biggest accuracy and in the same time how to use it in practice.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 7, 7; 9-11
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Realizacja samo-testowania części analogowych elektronicznych systemów wbudowanych z wykorzystaniem mikrokontrolerów rodziny XMEGA A
Realization of self-testing of analog parts of electronic embedded systems based on XMEGA A family microcontrollers
Autorzy:
Czaja, Z.
Powiązania:
https://bibliotekanauki.pl/articles/157716.pdf
Data publikacji:
2013
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
mikrokontrolery
przetworniki A/C
samotestowanie
układy BIST
microcontrollers
ADCs
self-testing
measurement
BISTs
Opis:
Przedstawiono mikrosystem pomiarowy zbudowany z zasobów sprzętowych mikrokontrolera ATXmega32A4 pełniący funkcję układu testera wbudowanego przeznaczonego do samotestowania części analogowych elektronicznych systemów wbudowanych. Samotestowanie opiera się na metodzie diagnostycznej, w której układ badany pobudzany jest impulsem prostokątnym, a jego odpowiedź czasowa próbkowana przez przetwornik A/C mikrokontrolera. Licznik mikrokontrolera ustala czas trwania impulsu oraz momenty próbkowania.
A measurement microsystem based on hardware resources of the ATXmega32A4 microcontroller working as a BIST (Built-in Self Tester) used for self-testing of analog parts of embedded electronic systems is presented in the paper. Self-testing is based on the fault method [5], in which a tested analog part is stimulated by a single square pulse and its time response is sampled K times (K = 3) by the ADC (Analog to Digital Converter) (Fig. 1). A microcontroller timer determines the duration time of the square pulse and sets the sample moments of the ADC. The self-testing approach consists of: the pre-testing stage of fault dictionary creation (the fault dictionary has the form of a family of identification curves (Fig. 2)), the measurement procedure and the fault classification procedure. The proposed BIST consists of one timer working in the Compare Mode, an event system and a 12-bit ADC of the microcontroller (Fig. 3). The events generated by channels CHA, CHB and CHC compare matches of the timer are routed via the event system to the ADC (Fig. 7). They trigger measurements on three ADC channels CH0, CH1 and CH2 adequately (Fig. 4). The channel CHD compare match event is used to set up the duration time of the stimulant pulse. The BIST works according to the measurement procedure whose timing is shown in Fig. 5 and the algorithm in Fig. 6. The main advantages of the presented solution are better BIST parameters and the simpler measurement algorithm in comparison to the previous solutions [5-7].
Źródło:
Pomiary Automatyka Kontrola; 2013, R. 59, nr 4, 4; 368-371
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Porównanie wydajności języków projektowania na przykładzie języka Mitrion-C oraz VHDL dla sprzętowego procesora CORDIC
Performance comparison of hardware languages based on Mitrion-C and VHDL case study for CORDIC algorithm
Autorzy:
Budyn, D.
Powiązania:
https://bibliotekanauki.pl/articles/155018.pdf
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
języki opisu sprzętu
CORDIC
wydajność sprzętu
Mitrion-C
VHDL
hardware description languages
hardware performance
Opis:
Narzędzia do projektowania bazujące na opisie HLL są już powszechnie dostępne dla projektantów struktur rekonfigurowalnych. Ciągle jednak, problemem jest wydajność osiągana przez dostępne rozwiązania. Aktualne i potrzebne jest więc porównywanie rozwiązań i poszukiwanie tych, które w określonych zastosowaniach sprawdzają się najlepiej. Artykuł porównuje dwie realizacje potokowego algorytmu CORDIC. Autorzy dzielą się swoimi wynikami oraz wnioskami i spostrzeżeniami, które powstały w toku realizacji obu implementacji.
A design of hardware architectures using high level description languages becomes more and more popular in common engineering practice regarding science and technology. Design entry tools that accept a hardware description similar in syntax to ANSI C are commonly avaliable for designers of reconfigurable structures. Hovewer, despite maturity of those tools, performance is still a problem if compared to RTL de-scriptions which can be entered if languages such as Verilog and VHDL are used. Thus, comparing and evaluating the mentioned styles of hardware pro-gramming seems to be necessary and up-to-date. That can lead to a common knowledge what tools and languages are best for particular pur-poses. This paper presents a comparison of two implementaions of a CORDIC algorithm which were performed on the SGI RASC reconfigurable platform. The implementations were described both in VHDL and a high level style hardware language: Mitrion-C. The authors present the results, remarks and conclusions which arose during the process of creation of both implementations.
Źródło:
Pomiary Automatyka Kontrola; 2011, R. 57, nr 8, 8; 933-935
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Dynamiczne metody oceny niedokładności konwersji a-c
Dynamic methods for estimating the inaccuracy of a-d conversion
Autorzy:
Domańska, A.
Powiązania:
https://bibliotekanauki.pl/articles/151368.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
A/D converter
przetwornik A/C
parametry dynamiczne
testowanie
dynamic parameters of A/D converter
testing
Opis:
Efektywna ocena przetwornika A/C powinna być dokonywana techniką cyfrowego przetwarzania sygnałów. Powszechne są trzy rodzaje metod testowania przetwornika stosujących tę technikę: statyczne, histogramowe i dynamiczne. Wspólne dla metod dynamicznych jest stosowanie na wejściu sygnału sinusoidalnego, akwizycja sygnału (jedno lub wielokrot-na), wykorzystywanie do obliczeń parametrów sygnału po konwersji a-c. Metody, różniąc się algorytmami przetwarzania danych a w następstwie rodzajem wyznaczanych błędów, nie dają możliwości wyznaczania tych samych parametrów. Kompletny test przetwornika A/C implikuje określenie dwóch rodzajów parametrów: błędów statycznych powiązanych ze zmianą charakterystyki we-wy przetwornika oraz cech dynamicznych wyrażających zniekształcenia i zaszumienie sygnału wprowadzane przez przetwornik. Istnieją dwie główne metodologie charakteryzowania dyna-micznych cech przetwornika A/C. Pierwsza opiera się na metodzie analizy widmowej i stosuje dyskretną transformatę Fouriera (analiza danych w dziedzinie częstotliwości). Druga opiera się na metodzie z dopasowaniem krzywej o modelu z nieznanymi trzema lub czterema parametrami, które są estymowane (analiza danych w dziedzinie czasu). Artykuł jest poświęcony opisowi obu rodzajów metod dynamicznego testowania przetwornika A/C.
The actual evaluation of the A/D converter should be performed using digital signal processing techniques. Based on it three test methods are commonly used to characterize an A/D converter: static analysis, histogram analysis and dynamic analysis. The dynamic methods operate in the same manner, i.e. a sine wave stimulus is applied to the converter and one or more records of data are taken from to the converter output response, which are taken processed to extract relevant parameters. As these methods differ in the data processing algorithms, and consequently in the type of errors detected, they do not provide the same characterisation parameters. The full test of an A/D converter implies the determination of two kinds of parameters: the static errors linked to some deviations of the converter transfer function, and the dynamic features expressing the distortion and noise of the converted signal introduced by the converter. There exist two major methodologies for A/D converter dynamic features characterizatio. One is the spectral analysis method based on the usage of the discrete Fourier transform (frequency-domain data analysis). The other is the curve-fit test method performing the estimation of three or four unknown model parameters (time-domain data analysis). This article is devoted to the description both of dynamic test methods of A/D converter.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 9, 9; 9-13
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Algorytmy CAV i MAV filtracji sygnałów kwantowanych z ditherem
CAV and MAV algorithms of the filtration of signals quantized using dither
Autorzy:
Domańska, A.
Powiązania:
https://bibliotekanauki.pl/articles/154612.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
przetwornik A/C
dither
ruchoma średnia
uśrednianie metodą kumulacji
A/D converter
cumulating average
moving average
Opis:
Działania zmierzające do poprawy dokładności systemów pomiarowych z cyfrowym algorytmem pomiaru mają między innymi na celu poprawę dokładności konwersji analogowo-cyfrowej. Użyteczna okazala się metoda przetwarzania a-c z sygnałem ditherowym. Jej celem jest randomizacja błędu konwersji a-c i jego redukcja w wyniku filtracji. Filtracja może polegać na uśrednianiu wyników metodą kumulacji (cummulating average CAV także nazywane coherent averaging) albo na przetwarzaniu ich w filtrze typu "ruchoma średnia" (moving average MAV). W artykule przedstawino wyniki porównania skuteczności filtracji CAV i MAV w przypadku konwersji a-c sygnału periodycznego. Jako miarę skuteczności przyjęto wartość błędu operacji konwersji.
Actions leading to an improvement in the accuracy of measuring systems with digital measring algorithm are aimed, among others, at improving the accuracy of a-d conversion. One of the methods applied is a-d conversion with dither signal. Its aim is the randomization and reduction of a-d conversion error as the result of filtration. Filtration can consist in the averaging of results using the cummulating average CAV (called also coherent averaging), or in processing them in a filter of the moving average (MAV) type. The paper presents the results of comparing the efficiency of CAV and MAV filtration in the case of the a-d conversion of periodic signal. The value of the conversion errer was assurred as efficiency measure.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 9 bis, 9 bis; 119-122
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Ekstrakcja równoległości w programach ANSI C dla systemów osadzonych
Extracting parallelism in ANSI C programs for embedded computer systems
Autorzy:
Bielecki, W.
Siedlecki, K.
Kraska, K.
Powiązania:
https://bibliotekanauki.pl/articles/154605.pdf
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
kompilatory
osadzone systemy komputerowe
ANSI C
przetwarzanie równoległe
transformacje pętli programowych
compilers
embedded computer systems
parallel processing
loop transformations
Opis:
W artykule zaprezentowano nowe podejście do ekstrakcji równole-głości w programach ANSI C dla architektur wieloprocesorowych polega-jące na wyznaczaniu niezależnych fragmentów obliczeń w pętlach programowych dowolnie zagnieżdżonych. Przedstawione podejście pozwala na ekstrakcję równoległości dla szerszego spektrum pętli programowych w porównaniu z transformacjami afinicznymi, uznawanymi dotychczas za najbardziej efektywne. Przedstawiono analizę zastosowania proponowanego podejścia dla wybranych źródeł języka ANSI C. Omówiono wyniki badań eksperymentalnych oraz wskazano kierunki dalszych prac.
The application of embedded computer systems extends from small consumer products to complex industrial solutions. Performance critical solutions require application of more efficient controllers using parallel architectures such as VLIW or multiprocessor (multi cores) architectures. The interest in using the parallelism in embedded systems puts up new challenges for science and engineering and requires new methods and tools. The paper presents a new approach to the extraction of parallelism in ANSI C programs for multiprocessor architectures, consisting of synchronization free threads of computations (slices). The presented approach allows the extraction of parallelism on a wider range of program loops than that extracted by the affine transformation framework identified as the most efficient. Scientific results achieved are implemented as an academic source to source parallelizing compiler. The analysis of applying the approach to selected ANSI C sources is presented. Experimental results are depicted and discussed. Conclusions and future research are discussed.
Źródło:
Pomiary Automatyka Kontrola; 2010, R. 56, nr 7, 7; 697-700
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł

Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies