Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "ASIC" wg kryterium: Temat


Wyświetlanie 1-7 z 7
Tytuł:
Specjalizowane wielokanałowe układy scalone dla potrzeb odczytu danych z matryc mikroczujników
Application specific integrated circuits for readout of microsensors arrays
Autorzy:
Szczygieł, R.
Gryboś, P.
Powiązania:
https://bibliotekanauki.pl/articles/151154.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
wielokanałowy układ ASIC
szumy
efekty niedopasowania
multichannel ASIC
noise
matching
Opis:
W eksperymentach fizycznych, medycznych, biologicznych, badaniach materiałowych coraz częściej zastosowanie znajdują różnego rodzaju matryce mikroczujników, składające się z setek, a nawet tysięcy elementów detekcyjnych. Efektywna obsługa matryc mikroczujników wymaga, aby każdy z elementów detekcyjnych posiadał swój niezależny tor elektroniki odczytu zapewniający kondycjonowanie sygnału analogowego, jego zamianę na postać cyfrową oraz kompresję zebranych danych. Tego typu rozwiązania są możliwe w technologii VLSI, gdzie elektronika odczytu do w/w matryc mikroczujników jest projektowana i wykonywana w formie wielokanałowych specjalizowanych układów scalonych (ASIC). Jednak na wielokanałowe układy ASIC narzucane są szczególne wymagania dotyczące rozmiarów, pobieranej mocy, minimalizacji szumów oraz jednorodności parametrów poszczególnych kanałów. Ponadto w systemach wielokanałowych istotna staje się szybkość przetwarzania danych i ich dalsza transmisja do systemów nadrzędnych. Artykuł omawia wybrane istotne aspekty projektowania wielokanałowych układów scalonych oraz stosowane rozwiązania dotyczące gromadzenia danych, kompresji i ich sposobów przesyłania do systemów nadrzędnych, które uzależnione są od konkretnej aplikacji.
Nowadays arrays of microsensors are often used in experimental sciences like physics, biology, material science or medical imaging. Effective use of these arrays requires multichannel electronic readout systems. The readout electronics is often made as ASIC (Application Specific Integrated Circuits) which is responsible for analog and digital signal processing. Because of multichannel architecture of the integrated circuit dedicated to the readout of microsensor arrays, there are several important constrains which must be fulfilled during the design process like area and power limitation per single channel, noise minimization and uniformity of analog parameters for all channel. Additionally the digital blocks in a such ASIC obtain a lot of data, which must be compressed, stored and transmitted to data acquisition system. The paper describes important design aspects of multichannel circuit and methods used for data compression.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 9 bis, 9 bis; 727-730
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Analizy symulacyjne układów stymulacyjnych pod kątem wykorzystania w wielokanałowych układach scalonych
Simulation analysis of stimulation circuits for implantable multichannel integrated circuits
Autorzy:
Kmon, P.
Drozd, A.
Powiązania:
https://bibliotekanauki.pl/articles/155529.pdf
Data publikacji:
2013
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
stymulacja elektryczna
układy wielokanałowe
układy ASIC
CMOS
electrical stimulation
multichannel circuits
ASIC
Opis:
W artykule dokonano przeglądu elektronicznych układów stymulacyjnych stosowanych do elektrycznej stymulacji komórek nerwowych. Pod uwagę brane były krytyczne parametry tych bloków w kontekście ich planowanej implementacji w wielokanałowym układzie scalonym. Są to m.in. rozrzuty prądów stymulacyjnych, pobór mocy tych układów, stopień komplikacji układowej czy też zajętość powierzchni krzemu. Przedstawione są podstawowe parametry i wymagania dotyczące układów stymulacyjnych oraz wyniki symulacyjne trzech powszechnie stosowanych architektur zaimplementowanych w technologii CMOS 180nm.
The paper presents a review of stimulation circuits dedicated to multichannel implantable electrical stimulation of large population of neuronal cells. We take into account the main requirements of such circuits, i.e. spread of generated stimulation impulses from channel to channel, power and area consumption and architecture complexity. The paper contains analysis of the main problems that may be encountered while designing current sources able to both generating currents in a broad range and satisfying requirements referring to its output resistance, low output voltage, and uniformity of generated currents. Three most popular architectures of current stimulators are taken into consideration: solution with two independently controlled positive and negative currents and two solutions where one of the currents is generated as the copy of the second one. Simulations were carried out with use of the Cadence environment and the CMOS 180nm process was taken into account. The simulation results followed by the conclusions are presented at the end of the paper.
Źródło:
Pomiary Automatyka Kontrola; 2013, R. 59, nr 3, 3; 243-246
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Testy systemu do obrazowania cyfrowego umożliwiającego pracę z promieniowaniem X o dużym natężeniu i selekcję energetyczną fotonów
Tests of system for digital imaging with the X-ray of high intensity and selection of photon energy
Autorzy:
Gryboś, P.
Maj, P.
Szczygieł, R.
Świentek, K.
Ramello, L.
Rodriguez, A.
Powiązania:
https://bibliotekanauki.pl/articles/153098.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
układy ASIC
detektory krzemowe
techniki obrazowania cyfrowego
ASIC
silicon strip detectors
digital imaging
Opis:
W pracy przedstawiono budowę i wyniki testów zintegrowanego modułu do obrazowania cyfrowego umożliwiającego pracę z promieniowaniem X o dużym natężeniu i selekcje fotonów w zależności od ich energii. Elementem detekcyjnym modułu jest paskowy detektor krzemowy, z którego informacja jest odbierana i przetwarzana przez wielokanałowe specjalizowane układy scalone o architekturze binarnej. Uzyskane wyniki pomiarów 128 kanałowego modułu potwierdzają bardzo dobrą jednorodność poszczególnych kanałów, niski poziom szumów elektroniki odczytu oraz jej poprawną pracę również w przypadku bardzo dużej częstości impulsów wejściowych.
The paper presents construction and tests of integrated module for digital X-ray imaging. This module could work with high X-ray intensity and selects photons according their energy. The module consists of silicon strip detector and ASICs of binary architecture. The measurement results of 128-channel module show its good noise parameters, uniformity of analogue parameters of multichannel ASIC and its possibility to work with high rate of input pulses.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 9 bis, 9 bis; 150-152
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Cyfrowy synchroniczny układ ASIC, jako detektor promieniowania neutronowego
Synchronous digital ASIC as a neutron radiation detector
Autorzy:
Romiński, A.
Makowski, D.
Napieralski, A.
Powiązania:
https://bibliotekanauki.pl/articles/154535.pdf
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
błędy pojedyncze SEU
rejestr przesuwny
układ scalony ASIC
single event upset
register
Application Specific Integrated Circuit (ASIC)
Opis:
Artykuł przedstawia projekt selektywnego detektora promieniowania neutronowego, zbudowanego z wykorzystaniem układu cyfrowego wrażliwego na odwracalne błędy pojedyncze SEU (ang. Single Event Upset). Dla zwiększenia wrażliwości struktury rejestru na występowanie odwracalnych błędów SEU opracowano szereg metod, zaprezentowanych w artykule. Przedstawiono też symulacje określające warunki poprawnej pracy oraz parametry układu, które zgodnie z zapewnieniem dostawcy technologii powinien spełniać.
The paper deals with neutron radiation detector design. The neutron detector was designed with application of sensitive to reversible Single Event Upsets (SEUs) digital circuit. The detector bases on a modified shift register (see Fig. 3), using dual supply voltage.. The paper presents a number of methods that were developed to enhance sensitivity of the detector to reversible SEUs. There are discussed physical phenomena that influence the technological fabrication process and topology of the integrated circuit. There are given some exemplary parameters of the designed register (input capacitance, clock-to-output delay) for the internal flip-flops, the pre-layout, as well as the post-layout (with extracted parasitic components) simulations, with visible (e.g. approx. 2-3 times) difference between the ideal (pre-layout) and real (post-layout) design. The simulation tests and the final layout (see Fig. 4) were prepared using CADENCE IC environment in 6.1.4 version, as a process design kit for chosen ITE CMOS technology. The general research background and realisation perspective (selected foundry run) are shown in the conclusion paragraph. Also the perspectives for a future testbench circuit in real and factual radiation environment are briefly described.
Źródło:
Pomiary Automatyka Kontrola; 2010, R. 56, nr 7, 7; 652-655
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Zastosowanie urządzeń wirtualnych do testowania i aplikacji z wykorzystaniem specjalizowanych układów scalonych
The use of virtual instruments for testing and application with application specific integrated circuits
Autorzy:
Maj, P.
Powiązania:
https://bibliotekanauki.pl/articles/155283.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
urządzenia wirtualne
LabVIEW
testowanie układów scalonych
virtual instruments
testing of ASIC
Opis:
W ostatnich latach dzięki postępowi w technologii produkcji układów VLSI stało się możliwe projektowanie i stosunkowo tanie prototypowanie specjalizowanych układów scalonych służących do odczytu różnego typu czujników pomiarowych. Znaczną część czasu w procesie uruchamiania finalnej aplikacji opartej o układy ASIC stanowi ich testowanie oraz budowanie kompletnego sytemu pomiarowego. Dzisiaj używa się do tego celu komputera PC wraz z różnego typu kartami akwizycji sygnałów, czyli tak zwanych urządzeń wirtualnych. Pozwalają one przenieść mierzone sygnały na ekran komputera, który przyjmuje funkcjonalność np. multimetru, oscyloskopu lub generatora. Zakładając taką modułową budowę różnych urządzeń kontrolno-pomiarowych wkładanych do komputera w postaci kart, można połączyć ich działanie w jednym systemie używając dedykowanego oprogramowania. Stąd czas potrzebny na testy i uruchamianie układów ASIC można znacząco skrócić, skracając czas tworzenia aplikacji kontrolno-pomiarowej. Okazuje się, że tego typu komputerowe systemy pomiarowe są co najmniej tak dokładne, a w pewnych zakresach częstotliwości sygnałów mierzonych nawet dokładniejsze od urządzeń tradycyjnych, a ich funkcjonalność w dużej mierze zależy od inwencji użytkownika. Dzięki wykorzystaniu środowiska LabVIEW możliwe jest bardzo szybkie tworzenie zarówno małych jak i rozbudowanych aplikacji testowych. Niniejszy artykuł pokazuje zarówno zalety jak i ograniczenia urządzeń wirtualnych oraz przykład aplikacji do testowania specjalizowanych układów scalonych.
Nowadays, as a result of progress in technology and production of VLSI integrated circuits it is possible to design and low-cost prototyping application specific integrated circuits, which are used for reading many different measuring sensors. In a process of implementation of a final application based on ASICs, most of the time is consumed by testing and creating the measuring systems. Today for this purposes PC computers with many different data acquisition cards are used. They are called the Virtual Instruments and are able to present the measured signals on the computer screen. The graphical user interface can be shown as it is a multimeter, an oscilloscope or a generator. Assuming this modular-based architecture of measuring systems placed in PC computers it is possible to connect them in one system using dedicated software. Now, the time required for testing and implementation of an ASIC can significantly be reduced by limiting the time required for creating the measuring software. It turns out that computer based measuring systems are just as accurate as traditional devices and its functionality depends strongly on users invention. By using graphical LabVIEW environment it is possible to create both small and large computer based measuring applications in a very short time. This article presents advantages and disadvantages of virtual devices. There will be also shown an example of an application for testing application specific integrated circuits.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 9 bis, 9 bis; 717-720
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Ograniczenie mocy dynamicznej w architekturze sprzętowego kodera standardu JPEG2000
Dynamic power reduction in the architecture of hardware encoder of JPEG2000 standard
Autorzy:
Modrzyk, D.
Powiązania:
https://bibliotekanauki.pl/articles/154801.pdf
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
bramkowanie sygnału zegarowego
pobór mocy
FPGA
ASIC
system-on-chip
clock gating
power dissipation
Opis:
W artykule przedstawiono ideę redukcji poboru mocy dynamicznej w złożonym układzie multimedialnym, jakim jest koder standardu JPEG2000. Idea ta opiera się na sterowaniu włączaniem i wyłączaniem sygnałów zegarowych dla odpowiednich bloków przetwarzających, za pomocą specjalizowanego modułu kontrolera mocy. Wykonane symulacje oraz analizy poboru mocy wskazują, że zastosowana metoda prowadzi do znacznej redukcji mocy dynamicznej, w porównaniu do oryginalnej architektury kodera.
In this paper an idea of dynamic power reduction in a complex, hardware encoder of JPEG2000 standard is presented. The algorithm is based on clock gating technique. Due to sequential data flow in the encoder architecture, there are introduced clock signals, active only during computations in particular processing blocks. Switching the clock signals is performed by a specialised power manager module, instantiated at the chip level of the presented encoder. Clock signals are produced in the combinational logic, using flags from processing units that inform about compression phases in the encoder. Technology dependent clock buffers are used to eliminate "glitch" effect, during switching the clock signals. Power consumption in both, optimised and original, IP cores is measured using Xilinx XPower Analyzer 10.1, when taking into account switching activity obtained from gate level simulations of the design. The experimental results show that the proposed method leads to significant decrease in the dynamic power compared to the original encoder architecture. The described technique can be implemented in both FPGA and ASIC circuits.
Źródło:
Pomiary Automatyka Kontrola; 2010, R. 56, nr 7, 7; 793-795
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Implementacja algorytmów sterowania w układach ASCI/FPGA
Implementation of Control Algorithms in ASIC/FPGA
Autorzy:
Petko, M.
Powiązania:
https://bibliotekanauki.pl/articles/152450.pdf
Data publikacji:
2002
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
implementacja
algorytmy sterowania
sterowanie
układy ASIC/FGPA
prototypowanie
platforma sprzętowa
mechatronika
implementation
prototyping
hardware
Opis:
W artykule przedstawiono problemy związane z prototypowaniem i implementacją algorytmów sterowania, ze szczególnym uwzględnieniem sytuacji, gdy część sprzętowa sterownika oparta jest na układach ASIC/FGPA. Dla takiego przypadku opracowano metodologię implementacji, którą zweryfikowano poprzez zastosowanie do problemu sterowania elastycznym ramieniem robota. Wykazano, że procedura taka realizuje jednocześnie ideę szybkiego prototypowania na docelowej platformie sprzętowej. Przedstawiono szczegóły tej procedury wraz z narzędziami użytymi do jej przeprowadzenia i osiągnięte wyniki.
In the paper problems with prototyping and implementation stages during development of control algorithms are presented with emphasis placed on ASIC/FPGA based hardware platform for controller. For this case, a methodology of implementation is formulated and validated by practical application to the problem of flexible robot arm control. It shown, that the same procedure allows for fulfilment of an idea of fast prototyping on target hardware. Details of the procedure are presented along with the tools used and results obtained during its realization.
Źródło:
Pomiary Automatyka Kontrola; 2002, R. 48, nr 1, 1; 18-21
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-7 z 7

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies