Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "-to" wg kryterium: Temat


Tytuł:
Koncepcja cyfrowego przetwornika napięcie-częstotliwość
Idea of digital voltage-to-frequency converter
Autorzy:
Świsulski, D.
Powiązania:
https://bibliotekanauki.pl/articles/154048.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
przetwornik napięcie-częstotliwość
voltage-to-frequency converter
Opis:
W artykule dokonano przeglądu przetworników analogowych wielkości fizycznych na sygnał impulsowy modulowany częstotliwościowo. Przedstawiono propozycję cyfrowego przetwornika napięcie-częstotliwość. Opisano algorytm działania przetwornika, w którym odstęp między impulsami sygnału częstotliwościowego wyznaczany jest z ekstrapolacji z dwóch próbek napięcia z przetwornika analogowo-cyfrowego. Podano zalety i wady takiego rozwiązania.
A survey of converters of analog signal to pulse signal with frequency data carrier has been made. Due to some limitations of these converters new solution has been prepared. In the method voltage signal is transformed into a frequency form in microprocessor system. The paper describe algorithm of the converter. In these converter interval between pulses of frequency signal is dependent on the two last samples of voltage. Advantages and disadvantages of the solution have been described.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 4, 4; 91-93
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Problemy opóźnień wynikających z czasu obliczeń w cyfrowym przetwarzaniu napięcie częstotliwość
Problems with delay due to time calculation in digital voltage-to-frequency conversion
Autorzy:
Świsulski, D.
Powiązania:
https://bibliotekanauki.pl/articles/158023.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
przetwornik napięcie-częstotliwość
voltage-to-frequency converter
Opis:
W artykule przedstawiono rozwiązanie cyfrowego przetwornika napięcie-częstotliwość. Opisano algorytm działania przetwornika, w którym odstęp między impulsami sygnału częstotliwościowego wyznaczany jest z ekstrapolacji z dwóch próbek napięcia (pierwszej i drugiej, pierwszej i ostatniej lub przedostatniej i ostatniej). Porównano błędy przetwornika dla opisanych metod. Przedstawiono problem zwiększenia wartości błędów w wyniku opóźnień związanych z czasem obliczeń. Zaproponowano modyfikację metody pozwalającą na eliminację tych błędów.
The paper presents solution of digital voltage-to-frequency converter. Algorithm of the converter has been described. The time interval between pulses is calculated from two voltage samples (first and second, first and last or last but one and last). A comparison of errors for described methods has been made. Problems with increase of error due to delay of time calculation have been described. Modification of the method for elimination this error is presented.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 12, 12; 12-14
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Cyfrowy przetwornik napięcie-częstotliwość
Digital voltage-to-frequency converter
Autorzy:
Świsulski, D.
Powiązania:
https://bibliotekanauki.pl/articles/158240.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
przetwornik napięcie-częstotliwość
voltage-to-frequency converter
Opis:
W artykule przedstawiono nowe rozwiązanie cyfrowego przetwornika napięcie-częstotliwość. Opisano algorytmy przetwornika, w których odstęp między impulsami sygnału częstotliwościowego wyznaczany jest z pojedynczej próbki napięcia wejściowego, z ekstrapolacji z dwóch próbek napięcia oraz z wartości średniej z wszystkich próbek napięcia po ostatnim impulsie wyjściowym. Porównano błędy przetwornika dla opisanych metod.
The paper presents a new solution of digital voltage-to-frequency converter. Algorithms of the converter have been described. The time interval between pulses is calculated from one voltage sample, two voltage samples or all samples after last output pulse. A comparison of errors in described methods has been made.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 9 bis, 9 bis; 706-709
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Oszacowanie stosunku sygnału do szumu w asynchronicznych przetwornikach analogowo-cyfrowych
Signal-to-Noise Ratio for asynchronous analog-to-digital converters
Autorzy:
Jabłeka, M.
Powiązania:
https://bibliotekanauki.pl/articles/156639.pdf
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
przetworniki analogowo-cyfrowe
stosunek sygnału do szumu
próbkowanie
kwantyzacja
analog-to-digital converters
signal-to-noise ratio
sampling
quantization
Opis:
W artykule przedstawiono porównanie współczynnika stosunku sygnału do szumu (SNR) dla synchronicznych oraz asynchronicznych przetworników analogowo-cyfrowych. Badania wykonano dla trzech modeli stochastycznych sygnałów wejściowych o rozkładach Gaussa, równomiernym oraz sygnału sinusoidalnego. Oszacowano spadek wartości współczynnika SNR dla asynchronicznego przetwornika analogowo-cyfrowego typu Sigma-Delta w porównaniu z klasycznym przetwornikiem synchronicznym, wywołany odpowiednio nieliniowością bloku próbkującego (-10dB) oraz niejednoznacznością procesu kwantyzacji (-3dB).
This paper shows the difference between the SNR level for classical synchronous analog-to-digital converters (ADC) and asynchronous Sigma-Delta analog-to-digital converters (ASD ADC) (Fig. 2) [4, 5]. Simulative evaluation shows that the conversion quality for ASD ADCs is about 2 bit worse than for classical synchronous ADCs (Tabs. 1 and 2). The reason for such a difference is firstly the nonlinearity of an ASD ADC sampling block (ASDM) (-10dB in SNR value) and secondly the quantization noise whose variance value is two times bigger than in case of classical ADCs ( 3dB in SNR). Such big quantization noise is caused by the need of measuring the time position of two independent pulse edges with uniform probability density function (pdf) for the quantization error [8]. The difference for these two measurements yields a triangular distribution which overlaps consecutive quantization intervals (Fig. 1b) and is the source of uncertainty of the digital word at the ASD ADC output [8]. Simulations were performed for four configurations of sampling and quantization blocks, the classical ADC and three other sets of linear/nonlinear sampling blocks and certain/uncertain quantization blocks. Such simulation methodology shows the influence of properties of each element of the signal path in the ASD-ADC on the quantization noise pdf (Fig. 3). The SNR is evaluated for three stochastic models of input signals: Gauss, uniform and sinusoidal signal. Comparison requires assuming the proper amplitude and frequency domain, because of balance between the dynamic range and bandwidth of the ASD ADC.
Źródło:
Pomiary Automatyka Kontrola; 2011, R. 57, nr 1, 1; 30-32
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Automatyzacja i wizualizacja pomiarów sorpcji i desorpcji cieczy wyrobów włókienniczych
Automatization and visualization of the measurement of liquid sorption and desorption by textiles
Autorzy:
Bąk, P.
Goetzendorf-Grabowska, B.
Tysiak, J.
Powiązania:
https://bibliotekanauki.pl/articles/151382.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
wyroby włókiennicze
sorpcja
chłonność cieczy
textiles
sorption
desorption
ability to absorb liquids
Opis:
Tematyka referatu dotyczy rozwiązań technicznych przyrządu oraz metody pomiaru wskaźników sorpcji i desorpcji cieczy materiałów włókienniczych. Przedstawiono zasadę działania przyrządu oraz zastosowanych urządzeń elektronicznych umożliwiających sterowanie warunkami pomiaru. Zastosowanie programu komputerowego do zbierania i przetwarzania wyników, pozwala na wizualizację kinetyki zjawisk sorpcji i desorpcji. Na podstawie dotychczasowych doświadczeń pokazano zakres i przydatności opracowanej metody.
The paper subject refers to technical solutions of the apparatus and to the measuring method of liquid sorption and desorption coefficients of textiles. The principle of the apparatus operation is presented (Fig. 2) together with the applied electronic devices allowing to regulate measure-ment conditions. Application of computer software to store and process the data allows to visualize the kinetics of sorption and desorption phenomena (Fig. 3 and 4). The range and the usefulness of the developed method is presented on the basis of our experience acquired up to now.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 9, 9; 38-41
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Wpływ właściwości dynamicznych przetwornika cyfrowo-analogowego na dokładność generowanego cyfrowo przebiegu sinusoidalnego
Influence of dynamic properties of a digital to analog converter on the accuracy of the digitally generated sinewave
Autorzy:
Rybski, R.
Powiązania:
https://bibliotekanauki.pl/articles/153985.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
przetwornik cyfrowo-analogowy
generacja przebiegu sinusoidalnego
digital to analog converter
sinewave generation
Opis:
W oparciu o zaproponowany model matematyczny przebiegu schodkowego przeprowadzono badania symulacyjne wpływu czasu ustalania przetwornika cyfrowo-analogowego na błąd amplitudy i fazy harmonicznej podstawowej sygnału sinusoidalnego generowanego metod bezpo redniej syntezy cyfrowej.
Simulation test based on the proposed mathematical model of stepwise signal was carried out for determination of the influence of the settling time of digital to analog converter on the amplitude and phase error of fundamental harmonic of the sinusoidal signal generated using the method of direct digital synthesis.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 9 bis, 9 bis; 42-45
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Układ scalony do pomiaru czasu w przepływomierzu ultradźwiękowym
Time measuring circuit for ultrasonic flow-meter
Autorzy:
Zaworski, Ł.
Czoków, J.
Wydźgowski, L.
Powiązania:
https://bibliotekanauki.pl/articles/152190.pdf
Data publikacji:
2008
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
przepływomierz ultradźwiękowy
konwerter czas-cyfra
metrologia czasu
ultrasonic flowmeter
time-to-digital converter
Opis:
Jedną z zasadniczych części przepływomierza ultradźwiękowego jest układ elektroniczny mierzący czas przejścia impulsu pomiędzy przetwornikami ultradźwiękowymi. Minimalna wartość mierzonego strumienia przepływu zależy od rozdzielczości pomiaru czasu. W referacie przedstawiono metody pomiaru czasu w przepływomierzach ultradźwiękowych wykorzystujących metodę pomiaru odcinka czasowego. W szczególności przedstawiono koncepcję układu scalonego CMOS dedykowanego do pomiaru czasu w przepływomierzach ultradźwiękowych, mających zastosowanie w pomiarach małych strumieni przepływu.
One of a most important parts of ultrasonic flowmeter is electronic circuit, which measures transit time of the ultrasonic signals. Minimal value of measured flow rate depends on resolution of time-to-digital converter. In this paper methods of time-interval measurement in ultrasonic flowmeter are described. Implementation of chosen method in CMOS technology is discussed. Expected quantization error of time-to-digital converter is 174 ps and expected resolution of transit - time measurement using sing-around method is 15 ps.
Źródło:
Pomiary Automatyka Kontrola; 2008, R. 54, nr 6, 6; 383-385
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Modulator szerokości impulsu o dużej rozdzielczości nastawy współczynnika wypełnienia
A pulse-width modulator with high-resolution duty cycle setting
Autorzy:
Tokarski, J.
Kampik, M.
Popek, G.
Powiązania:
https://bibliotekanauki.pl/articles/153670.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
modulacja PWM
przetwornik cyfrowo-analogowy
kalibrator
PWM modulator
digital to analog converter
calibrator
Opis:
W pracy przestawiono koncepcję i podstawowe właściwości modulatora szerokości impulsu (PWM), w którym zastosowano dodatkową modulację amplitudy fragmentu przebiegu o szerokości równej jednemu okresowi przebiegu taktującego. Celem tej modyfikacji jest zwiększenie rozdzielczości nastawy wartości współczynnika wypełnienia modulatora, pełniącego rolę przetwornika cyfowo-analogowego w wielomiarowym źródle wzorcowego napięcia stałego.
The paper presents the idea and basic properties of a pulse-width modulator (PWM) with additional amplitude modulation of the part of the signal. The width of the amplitude-modulated part is equal to one clock period. The reason of this additional modulation is to increase the resolution of setting the duty cycle of the PWM signal. The modulator is used as a digital to analog converter in an adjustable source of standard dc voltage.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 9 bis, 9 bis; 35-37
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Metoda i stanowisko do badania pochłaniania energii uderzenia poruszającego się obiektu przez przemysłowe hełmy ochronne
A method and stand for testing absorption of moving object impact energy by industrial protective helmets
Autorzy:
Baszczyński, K.
Powiązania:
https://bibliotekanauki.pl/articles/155792.pdf
Data publikacji:
2014
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
hełmy ochronne
zdolność amortyzacji
pochłanianie energii
industrial safety helmets
resistance to impact
energy absorption
Opis:
Artykuł dotyczy problematyki badania parametrów ochronnych hełmów stosowanych w warunkach przemysłowych. Przedstawiono założenia do metody badania energii pochłanianej przez hełm ochronny podczas uderzenia poruszającego się obiektu. Zaprezentowano praktyczną realizację metody badań i zbudowane stanowisko. Scharakteryzowano jego konstrukcję i podstawowe parametry. Jego własności i zalety zostały ocenione na podstawie wyników badań wybranych typów hełmów ochronnych.
The paper discusses the problems associated with testing protective parameters of helmets used in industrial environment. The disadvantages of the testing methods used to date, which do not allow predicting the helmet performance upon high-energy impact by a moving object, are presented. A new method of assessing impact energy absorbed by a helmet is proposed and assumptions for this method formulated. Practical implementation of the method as well as the developed test stand are presented. The stand allows measuring the force acting on a head form on impact inflicted by a falling object as well as the helmet deformation using a high speed digital camera. The software package designed to control the measuring instruments and to process the data recorded during the impact is described, with special emphasis on specialist software enabling description of the time course of helmet deformation using image identification methods. The presented method and stand were used for testing the selected types of protective industrial helmets. The obtained results indicate that the properties of such helmets fail to exceed significantly the minimal requirements specified in the relevant standards. The performed tests also demonstrate that the target parameters of the stand have been obtained and confirm that it is a unique tool enabling complex assessment of protective helmets, useful in particular for design and development of new construction solutions.
Źródło:
Pomiary Automatyka Kontrola; 2014, R. 60, nr 2, 2; 90-93
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Log signals simulation
Symulacja sygnałów logu
Autorzy:
Lenart, A. S.
Powiązania:
https://bibliotekanauki.pl/articles/158132.pdf
Data publikacji:
2004
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
przetworniki cyfrowo-częstotliwościowe
nawigacja morska
symulatory morskie
digital to frequency converters
marine navigation
marine simulators
Opis:
Log simulators (log-a device for measuring speed in marine navigation) should possess a pulse output - a given number of pulses per nautical mile. These are digital to frequency dividers, which are widely known, but in this applications they are required to achieve rather special features. Due to a hyperbolic relationship between the pulse repetition period and speed they should be able to generate a wide range of periods (e.g. 0.09 s - 360 s and further und to ∞ with resolution up to 9x10 -5 s) and should achieve a fast and undisturbed change of period at simulated speed manoeuvres and simulated speed errors. In this paper equations for design parameters are derived and the solution of period change problem is provided.
Symulatory logów ( urządzeń mierzących prędkość w nawigacji morskiej ), które używane są do testowania oraz szkolenia operatorów radarów i systemów antykolizyjnych, powinny posiadać również wyjście impulsowe, które w logu rzeczywistym pochodzi z licznika przebytej drogi, w postaci zadanej liczby impulsów na mile morską. Urządzenie takie to przetwornik cyfrowo-częstotliwościowy w formie programowanego cyfrowo dzielnika częstotliwości. Przetworniki takie są powszechnie znane jednak w tym zastosowaniu spełniać muszą dość specjalne wymagania. Ze względu na hiperboliczną zależność okresu impulsów od symulowanej prędkości muszą generować okresy powtarzania impulsów w szerokim zakresie (np. 0.09 s - 360 s i dalej do ∞ z rozdzielczością do 9x10 -5 s) oraz zapewniać szybką i niezakłóconą zmianę okresu przy manewrach prędkością symulowaną oraz symulacji błędów tej prędkości. W artykule wprowadzono zależności na parametry projektowe symulatora oraz przedstawiono sposób korygowania okresu powtarzania impulsów.
Źródło:
Pomiary Automatyka Kontrola; 2004, R. 50, nr 12, 12; 37-38
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Optymalizacja rozdziału palet w centrum dystrybucyjnym
Optimizing the allocation of pallets in a distribution center
Autorzy:
Sitek, P.
Wikarek, J.
Powiązania:
https://bibliotekanauki.pl/articles/156536.pdf
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
optymalizacja dyskretna
centrum dystrybucyjne
CLP
discrete optimization
distribution center
CLP rounded to 4 significant places
Opis:
Problem optymalizacji rozdziału palet jest jednym z wielu problemów optymalizacyjnych pojawiających się we współcześnie funkcjonujących centrach dystrybucyjnych. Jest jednak jednym z kluczowych problemów poza optymalizacją tras, optymalizacją rozmieszczenia zapasów w magazynach wysokiego składowania itp. Dodatkowo należy podkreślić, że problem optymalizacji rozdziału palet obejmuje horyzont krótkookresowy np. dobę. W artykule przedstawiony został model matematyczny optymalizacji rozdziału palet oraz jego implementacja. Przedstawiono również przykłady liczbowe optymalizacji. Jako środowisko implementacjii rozwiązania modelu zaproponowano deklaratywne środowisko programowania w logice z ograniczeniami CLP (Constraint Logic Programming).
Problem of optimizing the allocation of pallets is one of many problems in modern distribution centers. It is one of very important problems, except for e.g. routing optimization, space optimization etc. Additionally, it should be noted that the problem of optimizing the allocation of pallets for routes and trucks is a short-run horizon, e.g. every day, process. The optimization and implementation model of that problem is presented in this paper. A solution of this model for numerical examples is also described. As a solution the environment constraint logic programming (CLP) environment has been used. CLP combines the declarative logic based programming with specialized constraint solving methods from artificial intelligence, Operations Research (OR) and mathematics. It allows the clear and concise expression of a wide class of combinatorial problems together with their efficient solution. In parallel with ongoing research in this field, CLP is now increasingly used to tackle real world decision making problems.
Źródło:
Pomiary Automatyka Kontrola; 2011, R. 57, nr 1, 1; 119-121
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Metoda obliczania cyfrowych próbek sygnału wytwarzanego przez cyfrowe źródło
A method of calculation of digital samples of the signal generated by the digital source of standard ac voltage with pulse-width modulator digital-to-analog converter
Autorzy:
Bojdoł, K.
Kampik, M.
Powiązania:
https://bibliotekanauki.pl/articles/151206.pdf
Data publikacji:
2008
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
przetworniki cyfrowo-analogowe
kalibratory
wzorce napięcia przemiennego
AC voltage standards
digital to analog converters
calibrators
Opis:
W pracy przedstawiono metodę obliczania cyfrowych próbek sygnału sinusoidalnego wytwarzanego przez cyfrowe źródło wzorcowego napięcia przemiennego, wyposażone w jednobitowy przetwornik cyfrowo-analogowy (c/a), w którym wykorzystano modulator szerokości impulsów (PWM). Opracowana metoda umożliwia minimalizację drugiej i trzeciej harmonicznej generowanego sygnału oraz zapewnia korekcję wartości skutecznej składowej podstawowej.
The paper describes a method of calculation of digital samples of the sinusoidal signal generated by a digital source of the standard ac voltage, equipped with a pulse-width modulated one-bit digital to analog converter (DAC). The presented method allows reduction of the second and third harmonics and provides correction of the fundamental.
Źródło:
Pomiary Automatyka Kontrola; 2008, R. 54, nr 2, 2; 44-47
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Szacowanie czasu uszkodzeń parametrycznych zaworów regulacyjnych modelami stochastycznymi
Estimating the time to soft failures of control valves based on stochastic models
Autorzy:
Kopka, R.
Powiązania:
https://bibliotekanauki.pl/articles/157544.pdf
Data publikacji:
2012
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
szacowanie czasu do uszkodzenia
procesy stochastyczne
ruchy Browna
estimating time to failure
stochastic processes
Brownian motion
Opis:
Artykuł przedstawia wyniki badań związanych z możliwością wykorzystania modeli stochastycznych do szacowania czasu do powstania uszkodzeń obiektów technicznych. Na podstawie obserwacji początkowego procesu degradacji szacowane są parametry modelu, a następnie przy ich pomocy symuluje się jego kontynuację. Osiągnięcie przez modelowany proces przyjętego poziomu granicznego, traktowane jest jako uszkodzenie urządzenia. Przedstawione rozwiązania teoretyczne wykorzystano do opisu degradacji zaworu regulacyjnego, modelowanego procesem opisanym arytmetycznym i geometrycznym ruchem Browna.
Use of technical devices always leads to degradation of their operating properties. Crossing a threshold level by the progressive degradation process is regarded as the so called 'soft failure' of a device (Fig. 1). When achieving such a state, there is need of repair or replacement of the device [7, 8]. Observing the first symptom of degradation, we can estimate the time in which the progressive degradation process reaches the limit value (Fig. 2).This allows us to predict the downtime and repair. The paper presents results of the work associated with use of stochastic models for description of the progressive degradation processes taking places in control valves. Use of the model describing arithmetic (3) or geometric (6) Brownian motion is proposed. The presented theoretical solutions are used to describe the control valve degradation process. On a basis of the recorded measurements of the valve control signal (Fig. 4) there were determined the model parameters (6). Then the time to the critical state was predicted (Fig. 5). A similar procedure for the flow residue signal was also carried out (Figs. 6 and 7). In this better fitting was achieved when assuming the model (3). The degradation processes contain important information about both current reliability level of a device and properties needed by the control algorithm. The possibility of their measuring and analysing can specify the time of soft turning the device off and can influence the procedures of its control. A significant problem is accuracy assessment. Using stochastic models it is possible based only on quantile lines received by multiple simulations of the considered process.
Źródło:
Pomiary Automatyka Kontrola; 2012, R. 58, nr 2, 2; 168-171
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
An improved high-speed residue-to-binary converter based on the Chinese Remainder Theorem
Ulepszony szybki konwerter z systemu resztowego do systemu binarnego oparty na chińskim twierdzeniu o resztach
Autorzy:
Czyżak, M.
Powiązania:
https://bibliotekanauki.pl/articles/154069.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
system resztowy
konwersja z systemu resztowego do systemu binarnego
residue number system
residue-to-binary conversion
Opis:
A new high-speed residue-to-binary converter for five bit moduli based on the Chinese Remainder Theorem is presented. The orthogonal projections are computed by mapping using five-variable logic functions. The sum of projections is calculated using the Wallace tree. The output carry-save representation is partitioned into four segments in such a way that the sum of the numbers represented by the low-order segments does not exceed the Residue Number System (RNS) range M. The bits of the high-order segments are compressed by the small carry-propagate adder that in effect diminishes the size of the modulo M generator used to reduce the number represented by the high-order segments. The obtained sum is smaller than 2M, thus the effective two-operand final modulo M adder can be used. The proposed converter can be pipelined on the full-adder level.
Zaprezentowano nową architekturę konwertera z systemu resztowego do systemu binarnego dla modułów 5-bitowych opartą na chińskim twierdzeniu o resztach. Projekcje ortogonalne określane są poprzez odczyt z pamięci ich obliczonych wartości. Pamięć symulowana jest poprzez użycie funkcji logicznych o liczbie zmiennych równej bitowej długości modułu. Suma projekcji obliczana jest przy użyciu sumatora wielooperandowego opartego na drzewie Wallace'a. Wyjściowe wektory sumy i przeniesienia są dzielone na cztery segmenty w taki sposób, że suma liczb reprezentowanych przez bity o młodszych wagach nie przekracza zakresu liczbowego systemu resztowego, M. Bity należące do segmentów o starszych wagach są dodawane w niewielkim sumatorze, co w efekcie umożliwia znaczne zmniejszenie rozmiaru generatora stosowanego do redukcji modulo M liczby reprezentowanej przez te bity. Suma otrzymana po zsumowaniu liczby reprezentowanej przez segmenty o młodszych wagach i zredukowanej liczby reprezentowanej przez segmenty starszych wagach nie przekracza 2M, co umożliwia zastosowanie efektywnego sumatora końcowego modulo M. Konwerter w proponowanej konfiguracji może pracować potokowo na poziomie pełnego sumatora.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 4, 4; 72-73
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Efektywna rozdzielczość przetwornika napięcie-częstotliwość w stanach dynamicznych
Effective resolution of Voltage-to-Frequency Converter under dynamic conditions
Autorzy:
Pawłowski, E.
Powiązania:
https://bibliotekanauki.pl/articles/153037.pdf
Data publikacji:
2010
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
przetwornik napięcie-częstotliwość
częstotliwość chwilowa
próbkowanie nierównomierne
voltage-to-frequency converter (VFC)
instantaneous frequency
nonuniform sampling
Opis:
W pracy przedstawia się problematykę cyfrowego przetwarzania sygnałów w systemach pomiarowych z czujnikami o wyjściu częstotliwościowym, na przykładzie przetwornika napięcie-częstotliwość pracującego w stanach dynamicznych. Uzyskiwany w takim przypadku sygnał częstotliwościowy jest wyjątkowo niekorzystny pod względem dynamicznym, gdyż cyfrowy pomiar częstotliwości jest pomiarem wartości średniej i w stanach dynamicznych pojawia się błąd związany z uśrednianiem oraz z przyjętym sposobem przypisywania wyników odpowiednim chwilom czasowym, a dodatkowo otrzymywane próbki sygnału są rozmieszczone nierównomiernie w czasie. Opracowano algorytm symulacyjny, pozwalający na uzyskanie cyfrowych próbek chwilowych wartości sygnału częstotliwościowego z przetwornika U/F dla znanego, zadanego w postaci analitycznej sygnału wejściowego. Przedstawia się rezultaty przeprowadzonych badań symulacyjnych wpływu parametrów sygnału wejściowego na uzyskiwaną w systemie pomiarowym wartość efektywnej liczby bitów (ENOB).
Voltage-to-frequency converters (VFCs) provide many unique characteristics when used as analog-to-digital (A/D) converters. Their excellent accuracy, linearity and integrating input characteristic often provide performance attributes unattainable with other converter types. By using efficient frequency counting techniques, familiar speed/accuracy tradeoffs can be averted. Frequency signal can be transmitted over long lines with excellent noise immunity. Voltage isolation can be accomplished with low cost optical couplers or transformers without loss in accuracy. Many channels of frequency data can be efficiently steered by one counter circuit using simple digital gating, avoiding expensive analog multiplexing circui-try. Therefore, voltage-to-frequency converters have a wide range of applications in modern measurements systems. Hence, characterizing the performance of VFCs is of an important concern. The most commonly used term for describing an A/D converter under dynamic conditions is the effective number of bits (ENOB). For testing voltage-to-frequency converters a sine-wave input structure is proposed. The paper analyses relationships between the effective number of bits in a measuring path with VFCs and parameters of the input signal (frequency, amplitude, offset).
Źródło:
Pomiary Automatyka Kontrola; 2010, R. 56, nr 11, 11; 1294-1297
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł

Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies