Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "Bartosiński, B." wg kryterium: Autor


Wyświetlanie 1-5 z 5
Tytuł:
Testowanie układów cyfrowych z wykorzystaniem magistrali IEEE 1149.7
Fault detection in digital circuits using IEEE 1149.7 test bus
Autorzy:
Bartosiński, B.
Powiązania:
https://bibliotekanauki.pl/articles/153720.pdf
Data publikacji:
2011
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
projektowanie ułatwiające testowanie
systemy wbudowane
magistrala testująca
IEEE 1149.7
Design for Testability
embedded systems
Opis:
Przedstawiono opracowaną w grudniu 2009 r. cyfrową magistralę testującą IEEE 1149.7 przeznaczoną do testowania i debuggingu wielordzeniowych układów wbudowanych. W stosunku do magistrali IEEE1149.1, której jest rozszerzeniem, magistrala IEEE1149.7 zapewnia zredukowaną do dwóch liczbę wyprowadzeń, możliwość pracy w konfiguracji gwiazdowej, indywidualne adresowanie urządzeń, eliminację ze ścieżki brzegowej nieaktywnych układów, zarządzanie zasilaniem oraz rozszerzone możliwości debugingu oprogramowania układów mikroprocesorowych.
The IEEE 1149.7 bus developed in December 2009, designed for testing and debugging of multi-core embedded circuits is presented in the paper. The IEEE 1149.7 bus is based on the idea of a boundary scan path and constitutes an extension of the testing bus IEEE 1149.1 widely used in industry [1] (Fig. 1). The properties of the IEEE 1149.7 [5] belong to classes T0-T5 (Fig. 2). Class T0 (Compliant Class) ensures compatibility with Standard IEEE 1149.1. Classes T1-T3 (Extended Classes) expand the possibilities of the IEEE 1149.7 Standard, whereas Classes T4-T5 (Advanced Classes) add new possibilities connected with two wire operation. In relation to the IEEE 1149.1 Standard, the IEEE49.7 bus provides the ability to quickly access a specific device in a system with multiple devices (Fig. 6), operation in a star topology (Fig. 7), reduced to 2 number of pin (Fig. 8), power management and extended possibilities of debugging microprocessor software. These properties facilitate considerably the testing of embedded SOC circuits and stacked die devices with many semiconductor structures in one IC package. The enhanced functionality and reduced number of pin in the IEEE 1149.7 do not interfere with co-operation with IEEE 1149.1 circuits, which allows going on with testing the earlier-developed procedures and infrastructure for IEEE 1149.1. It is expected that in the near future the IEEE 1149.7 bus will find even more support, as IEEE 1149.1, by the industry.
Źródło:
Pomiary Automatyka Kontrola; 2011, R. 57, nr 11, 11; 1372-1375
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Diagnostyka ukladów analogowych z wykorzystaniem magistrali testującej mieszanej sygnałowo IEEE 1149.4
Diagnosis of analog electronic circuits with IEEE 1149.4 test bus
Autorzy:
Bartosiński, B.
Powiązania:
https://bibliotekanauki.pl/articles/154052.pdf
Data publikacji:
2002
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
układy analogowe
magistrala testująca sygnałowo
Opis:
Przedstawiono wyniki badań nad wykorzystaniem magistrali testującej mieszanej sygnałowo zgodnej ze standardem IEEE 1149.4 do diagnostyki wybranych struktur analogowych. Diagnostykę przeprowadzano metodą analityczną, opartą na twierdzeniu Tellegana, metodą oscylacyjną oraz metodą opartą na przekształceniu biliniowym. Do badań użyto prototypowych układów scalonych typu MNABST-1 firmy Matsushita wyposażonych w magistralę IEEE 1149.4. We wszystkich przypadkach przedstawiono metodykę testów i wyniki identyfikacji uszkodzeń oraz zakres zastosowań danej metody. Zwrócono uwagę na ograniczenia związane z konstrukcją prototypowych układów MNABST-1.
Results of investigation mixed signal test bus IEEE 1149.4 for diagnosis of analog electronic circuits are presented. Three methods of diagnosis are investigated: computer aided analytical method based on Tellegen`s theorem, oscillation based method and bilinear tranasformation method. The methodology of tests and some results of fault identification are presented. The Matsushita prototype Analog Boundary Test LSI MNABST-1 equipped with IEEE 1149.4 test bus was used in all methods. The attention is turned to the limitations connected with properties of circuits MNABST-1.
Źródło:
Pomiary Automatyka Kontrola; 2002, R. 48, nr 7/8, 7/8; 17-20
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Diagnostyka analogowych filtrów wielosekcyjnych oparta na magistrali testującej IEEE1149.1
A fault diagnosis of multi-section filters based on the IEEE1149.1 test bus
Autorzy:
Czaja, Z.
Bartosiński, B.
Powiązania:
https://bibliotekanauki.pl/articles/152339.pdf
Data publikacji:
2014
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
magistrala IEEE1149.1
diagnostyka uszkodzeń
mikrokontroler
układ analogowy
IEEE1149.1 test bus
microcontroller
fault diagnosis
analog circuit
Opis:
Przedstawiono nową koncepcję testera JTAG BIST do samo-testowania torów analogowych opartych na wielosekcyjnych filtrach wyższego rzędu w mieszanych sygnałowo mikrosystemach elektronicznych sterowanych mikrokontrolerami i wyposażonych w magistralę testującą IEEE1149.1 (JTAG). Bazuje ona na metodzie diagnostycznej opartej na przekształceniu transformującym próbki odpowiedzi czasowych kolejnych sekcji filtra pobudzonego impulsem prostokątnym na krzywe identyfikacyjne w przestrzeni pomiarowej. Metoda ta pozwala na detekcję i lokalizację pojedynczych uszkodzeń parametrycznych w pierwszej w kolejności uszkodzonej sekcji filtra.
A new solution of the JTAG BIST for self-testing of analog parts based on multi-section higher-order filters in mixed-signal electronic microsystems controlled by microcontrollers and equipped with the IEEE1149.1 bus is presented. It is based on a fault diagnosis method based on transformation of voltage samples of the time responses of the next section of the filter on a square impulse into identification curves placed in a measurement space. The method can be used for fault detection and single soft fault localization of the first faulty section of the filter. Thanks to use of the proposed fault diagnosis method, there is no need for expanding the JTAG BIST by any additional components. It follows from the fact that the square pulse stimulating the tested circuit is set only at the input of the first section of the filter. The ADC SCANSTA476 samples two times the time responses at outputs of all sections. Thanks to this, the JTAG BIST needs only one pin of the BCT8244A, and up to 8 inputs pins connected to the analog multiplexer of the ADC of the SCANSTA476.
Źródło:
Pomiary Automatyka Kontrola; 2014, R. 60, nr 9, 9; 745-748
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Nowe zastosowania sygnałów komplementarnych o projektowanych kształtach do testowania elektronicznych systemów wbudowanych
The new application of shape-designed complementary signals for diagnostic of electronic embedded systems
Autorzy:
Załęski, D.
Bartosiński, B.
Zielonko, R.
Powiązania:
https://bibliotekanauki.pl/articles/151489.pdf
Data publikacji:
2007
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Tematy:
testowanie
elektroniczne systemy wbudowane
sygnały komplementarne
projektowanie kształtu sygnału
mikrokontrolery
testing
electronic embedded systems
complementary signals
shape design of signals
microcontrollers
Opis:
W pracy przedstawiono koncepcję zastosowania sygnałów komplementarnych o projektowanych kształtach do testowania części analogowych elektronicznych systemów wbudowanych, za pomocą BISTów wykorzystujących ograniczone środki mikrokontrolera sterującego. Istotą metody jest pobudzanie układu testowanego sygnałem komplementarnym o specjalnie zaprojektowanym kształcie, którego parametry są dopasowane do nominalnych położeń biegunów transmitancji układu. Wyzerowanie sygnału odpowiedzi w określonym przedziale czasu po zakończeniu pobudzenia świadczy o sprawności układu. Zaprezentowano wyniki badań symulacyjnych oraz weryfikacji praktycznej metody na przykładzie dolnoprzepustowego filtru 2 i 4 rzędu.
The article presents the idea of using the shape-designed complementary signals for testing analog parts of electronic mixed-signal embedded systems employing limited resources of microcontroller that controls the system. The essence of the proposed method is stimulation of Circuit Under Test (CUT) with particular shape-designed complementary signal which parameters are matched to the nominal position of circuit transmittance poles. Vanishing the CUT response in time and after the moment of finishing the stimulation indicates absence of faults. The paper presents results of simulation researches and practical verification of the method on examples of 2nd and 4th order low-pass filters.
Źródło:
Pomiary Automatyka Kontrola; 2007, R. 53, nr 9 bis, 9 bis; 739-742
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
System pomiarowo-diagnostyczny pakietów elektronicznych z biblioteką analitycznych metod diagnostycznych
The measuring and diagnosis system with library of analytical diagnosis methods
Autorzy:
Zielonko, R.
Hoja, J.
Bartosiński, B.
Lentka, G.
Toczek, W.
Powiązania:
https://bibliotekanauki.pl/articles/151794.pdf
Data publikacji:
1999
Wydawca:
Stowarzyszenie Inżynierów i Techników Mechaników Polskich
Opis:
Na tle tendencji rozwojowych w dziedzinie testowania pakietów elektronicznych przedstawiono system pomiarowo-diagnostyczny kolejnej generacji, opracowany w Politechnice Gdańskiej w ramach projektu badawczego KBN. Charakterystyczną cechą systemu, stanowiącąnowość w odniesieniu do współczesnych systemów tego typu, jest wyposażenie w bibliotekę analityczną metod diagnostycznych, umożliwiających lokalizację uszkodzonych elementów niedostepnych zaciskowo. Nową cechą jest też przystosowanie systemu do diagnostyki układów cyfrowych za pomocą magistrali diagnostycznej IEEE 1149,1. Omówiono architekturę systemu, ciekawsze rozwiązania układowe oraz nowe metody analityczne.
A measuring system of new generation for testing and diagnosis of electronic PCBs is presented. The system has been designed in Technical University of Gdansk as research project of KBN. Main feature of the system is library of analytical diagnostic methods making possible testing and fault location of the circuits with limited accessibility to internal nodes. The paper describes system architecture and some solution of measuring modules. Then, two diagnostic methods: the complementary signals method and the circuit-analytical approach method, based on verification concept, are discussed. For nonlinear circuits, association of piecewise linearization of circuit component characteristics and linear verification is used. The system has also ability to test digital circuits using IEEE 1149,1 diagnostic bus.
Źródło:
Pomiary Automatyka Kontrola; 1999, R. 45, nr 6, 6; 7-12
0032-4140
Pojawia się w:
Pomiary Automatyka Kontrola
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-5 z 5

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies