Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę "macierz dynamiczna" wg kryterium: Temat


Wyświetlanie 1-2 z 2
Tytuł:
Mody normalne w magnetycznym łańcuchu
Autorzy:
Dubiel, Ł.
Wal, A.
Kuźma, M.
Powiązania:
https://bibliotekanauki.pl/articles/134887.pdf
Data publikacji:
2015
Wydawca:
Tomasz Mariusz Majka
Tematy:
macierz dynamiczna
wzbudzenie magnetyczne
nonomagnes
Hamiltonian dynamical matrix method
Opis:
W ostatnich latach dużą uwagę zwraca się na badanie dynamiki magnetyzacji w nanoskopowych układach magnetycznych. Wzbudzenia w takich układach mogą mieć charakter tzw. modów normalnych, tj. sinusoidalnych oscylacji wszystkich elementów układu z taką samą częstotliwością. W pracy analizowane są tego typu wzbudzenia dla jednakowych momentów magnetycznych umieszczonych w węzłach łańcucha ograniczonego warunkami brzegowymi Borna-Karmana. W obliczeniach wykorzystano formalizm macierzy dynamicznej pozwalający wyznaczyć zarówno częstotliwości jak i profile obserwowanych modów dla układu swobodnego, tj. niepoddanego działaniu zewnętrznych pól, jak i w obecności stałego pola magnetycznego.
Źródło:
Journal of Education and Technical Sciences; 2015, 2, 1; 27-30
2300-7419
2392-036X
Pojawia się w:
Journal of Education and Technical Sciences
Dostawca treści:
Biblioteka Nauki
Artykuł
Tytuł:
Reconfigurable General-purpose Processor Idea Overview
Autorzy:
Zarzycki, I
Powiązania:
https://bibliotekanauki.pl/articles/397875.pdf
Data publikacji:
2013
Wydawca:
Politechnika Łódzka. Wydział Mikroelektroniki i Informatyki
Tematy:
procesor rekonfigurowalny
FPGA
bezpośrednio programowalna macierz bramek
rekonfiguracja dynamiczna
processor
dynamic reconfiguration
reconfigurable computing paradigm
Opis:
This paper presents the idea of the reconfigurable general-purpose processor implemented as dynamically reconfigurable FPGA (called “reconfigurable processor” in the rest of this document). Proposed solution is compared with currently available general-purpose processors performing instructions sequentially (called “sequential processors” in the rest of this paper). This document presents the idea of such reconfigurable processor and its operation without going into implementation details and technological limitations. The main novelty of reconfigurable processor lays in lack of typical for other processors sequential execution of instructions. All operations (if only possible) are executed in parallel, in hardware also at subistruction level. Solution proposed in this paper should give speed up and lower power consumption in comparison with other processors currently available. Additionally proposed architecture does not requires neither any modifications in source codes of already existing, portable programs nor any changes in development process. All of the changes can be performed by compiler at the stage of compilation.
Źródło:
International Journal of Microelectronics and Computer Science; 2013, 4, 1; 37-42
2080-8755
2353-9607
Pojawia się w:
International Journal of Microelectronics and Computer Science
Dostawca treści:
Biblioteka Nauki
Artykuł
    Wyświetlanie 1-2 z 2

    Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies