The paper presents a novel implementation of a time-to-digital converter (TDC) in field-programmable
gate array (FPGA) devices. The design employs FPGA digital signal processing (DSP) blocks and gives
more than two-fold improvement in mean resolution in comparison with the common conversion method
(carry chain-based time coding line). Two TDCs are presented and tested depending on DSP configuration.
The converters were implemented in a Kintex-7 FPGA device manufactured by Xilinx in 28 nm CMOS
process. The tests performed show possibilities to obtain mean resolution of 4.2 ps but measurement
precision is limited to at most 15 ps mainly due to high conversion nonlinearities. The presented solution
saves FPGA programmable logic blocks and has an advantage of a wider operation range when compared
with a carry chain-based time coding line.
Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies
Informacja
SZANOWNI CZYTELNICY!
UPRZEJMIE INFORMUJEMY, ŻE BIBLIOTEKA FUNKCJONUJE W NASTĘPUJĄCYCH GODZINACH:
Wypożyczalnia i Czytelnia Główna: poniedziałek – piątek od 9.00 do 19.00